

# Hi3798M V100 智能网络终端媒体处理器 硬件 用户指南

文档版本 03

发布日期 2015-04-10

#### 版权所有 © 深圳市海思半导体有限公司 2015。保留一切权利。

非经本公司书面许可,任何单位和个人不得擅自摘抄、复制本文档内容的部分或全部,并不得以任 何形式传播。

#### 商标声明

(上) 、HISILICON、海思和其他海思商标均为深圳市海思半导体有限公司的商标。

本文档提及的其他所有商标或注册商标,由各自的所有人拥有。

#### 注意

您购买的产品、服务或特性等应受海思公司商业合同和条款的约束,本文档中描述的全部或部分产 品、服务或特性可能不在您的购买或使用范围之内。除非合同另有约定,海思公司对本文档内容不 做任何明示或默示的声明或保证。

由于产品版本升级或其他原因,本文档内容会不定期进行更新。除非另有约定,本文档仅作为使用 指导,本文档中的所有陈述、信息和建议不构成任何明示或暗示的担保。

### 深圳市海思半导体有限公司

地址: 深圳市龙岗区坂田华为基地华为总部 邮编: 518129

网址: http://www.hisilicon.com

客户服务邮箱: support@hisilicon.com

## 前言

## 概述

本文档主要介绍 Hi3798M V100 芯片的硬件封装、管脚描述、管脚复用寄存器的配置方法、电气特性参数、原理图设计建议、PCB 设计建议、热设计建议、焊接工艺、潮敏参数、注意事项等内容。

本文主要为硬件工程师提供硬件设计的参考。

## 产品版本

与本文档相对应的产品版本如下。

| 产品名称       | 产品版本 |
|------------|------|
| Hi3798M 芯片 | V1XX |

## 读者对象

本文档(本指南)主要适用于以下工程师:

- 技术支持工程师
- 单板硬件开发工程师

## 约定

## 寄存器访问类型约定

| 类型 | 说明      | 类型 | 说明    |
|----|---------|----|-------|
| RO | 只读,不可写。 | RW | 可读可写。 |



| 类型 | 说明   | 类型 | 说明              |  |
|----|------|----|-----------------|--|
| RC | 读清零。 | WC | 可读,写1清零,写0保持不变。 |  |

## 寄存器复位值约定

在寄存器定义表格中:

- 如果某一个比特的复位值 "Reset" (即 "Reset" 行) 为 "?",表示复位值不确定。
- 如果某一个或者多个比特的复位值"Reset"为"?",则整个寄存器的复位值 "Total Reset Value"为"-",表示复位值不确定。

## 数值单位约定

数据容量、频率、数据速率等的表达方式说明如下。

| 类别           | 符号 | 对应的数值         |
|--------------|----|---------------|
| 数据容量(如 RAM 容 | 1K | 1024          |
| 量)           | 1M | 1,048,576     |
|              | 1G | 1,073,741,824 |
| 频率、数据速率等     | 1k | 1000          |
|              | 1M | 1,000,000     |
|              | 1G | 1,000,000,000 |

地址、数据的表达方式说明如下。

| 符号 | 举例                   | 说明                                                                    |
|----|----------------------|-----------------------------------------------------------------------|
| 0x | 0xFE04、0x18          | 用 16 进制表示的数据值、地址值。                                                    |
| 0b | 06000, 0600 00000000 | 表示 2 进制的数据值以及 2 进制序列 (寄存器描述中除外)。                                      |
| X  | 00X、1XX              | 在数据的表达方式中, X表示 0或1。<br>例如: 00X表示 000或 001;<br>1XX表示 100、101、110或 111。 |

## 修订记录

修订记录累积了每次文档更新的说明。最新版本的文档包含以前所有文档版本的更新内容。

| 修订日期       | 版本    | 修订说明                      |
|------------|-------|---------------------------|
| 2014-05-15 | 00B01 | 第1次临时版本发布。                |
| 2014-11-18 | 01    | 将 slwa rate 改为 slew rate。 |
| 2014-12-26 | 02    | 更新管用复用寄存器的上下拉使能信息。        |
| 2015-04-10 | 03    | 增加 QFP 封装。                |

## 目 录

| 「 膏        |                       | iii  |
|------------|-----------------------|------|
| 封装与管脚      |                       | 1-1  |
|            | ·<br>脚分布              |      |
|            | A                     |      |
| 1.1.2 QFP  | ,                     | 1-15 |
| 1.2 管脚描述   |                       | 1-25 |
| 1.2.1 管脚   | 如类型说明                 | 1-25 |
| 1.2.2 ADA  | AC 管脚                 | 1-26 |
| 1.2.3 HDN  | MI 管脚                 | 1-27 |
| 1.2.4 USB  | 3 管脚                  | 1-28 |
| 1.2.5 FE 管 | 章脚                    | 1-30 |
| 1.2.6 PLL  | 管脚                    | 1-32 |
| 1.2.7 VDA  | AC 管脚                 | 1-32 |
| 1.2.8 DDF  | R 管脚                  | 1-32 |
| 1.2.9 SYS  | 管脚                    | 1-38 |
| 1.2.10 I2C | こ管脚                   | 1-39 |
| 1.2.11 I2S | 管脚                    | 1-39 |
| 1.2.12 IR  | 管脚                    | 1-40 |
| 1.2.13 JTA | AG 管脚                 | 1-41 |
| 1.2.14 LE  | D 管脚                  | 1-42 |
| 1.2.15 NA  | NDC 管脚                | 1-42 |
| 1.2.16 SD  | IO 管脚                 | 1-45 |
| 1.2.17 SL  | IC 管脚                 | 1-46 |
| 1.2.18 SPI | DIF 管脚                | 1-48 |
| 1.2.19 STA | ANDBY_PWROFF 管脚       | 1-48 |
| 1.2.20 UA  | LRT 管脚                | 1-49 |
| 1.2.21 PG  | (Power and Ground) 管脚 | 1-49 |
| 1.2.22 DV  | /DD33 管脚              | 1-49 |
| 1.2.23 DV  | /DD11_LDO_OUT 管脚      | 1-50 |
| 1.2.24 DV  | /DD33_STANDBY 管脚      | 1-50 |
|            |                       |      |



|   | 1.3 复用寄存器概览           | 1-52  |
|---|-----------------------|-------|
|   | 1.4 复用寄存器描述           | 1-54  |
|   | 1.5 软件复用管脚            | 1-112 |
|   | 1.5.1 MEM             | 1-112 |
|   | 1.5.2 JTAG            | 1-114 |
|   | 1.5.3 AUDIO           | 1-115 |
|   | 1.5.4 I2C             |       |
|   | 1.5.5 HDMITX          |       |
|   | 1.5.6 NET             |       |
|   | 1.5.7 SDIO            |       |
|   | 1.5.8 SYS             |       |
|   | 1.5.9 SPI             |       |
| 2 | 2 电性能参数               | 2-1   |
|   | 2.1 功耗分布              | 2-1   |
|   | 2.2 极限工作电压            | 2-1   |
|   | 2.3 推荐工作条件            | 2-2   |
|   | 2.4 DC/AC 电气参数        | 2-3   |
|   | 2.5 上下电要求             | 2-5   |
| 3 | 3 原理图设计建议             | 3-1   |
|   | 3.1 小系统设计建议           | 3-1   |
|   | 3.1.1 Clocking 电路     |       |
|   | 3.1.2 复位和 Watchdog 电路 |       |
|   | 3.1.3 JTAG Debug 接口   |       |
|   | 3.1.4 硬件初始化系统配置电路     |       |
|   | 3.1.5 DDR 电路设计        | 3-3   |
|   | 3.1.6 Flash 电路设计      |       |
|   | 3.2 电源设计建议            | 3-9   |
|   | 3.2.1 CPU/CORE 电源设计   | 3-9   |
|   | 3.2.2 IO 电源设计         | 3-9   |
|   | 3.2.3 DDR 电源设计        | 3-9   |
|   | 3.2.4 PLL 电源设计        | 3-10  |
|   | 3.2.5 Standby 电源设计    | 3-10  |
|   | 3.2.6 待机电路方案设计        | 3-10  |
|   | 3.2.7 注意事项            | 3-11  |
|   | 3.3 外围接口设计建议          | 3-11  |
|   | 3.3.1 SDIO 接口设计       |       |
|   | 3.3.2 网口设计            |       |
|   | 3.3.3 USB 接口设计        | 3-12  |
|   | 3.3.4 音频 DAC 接口设计     | 3-13  |

|            | )(1) 1H(1)          | H 30         |
|------------|---------------------|--------------|
|            | 3.3.5 视频 DAC 接口设计   | 3-13         |
|            | 3.3.6 HDMI 接口设计     | 3-14         |
| 4 P        | CB 设计建议             | 4-1          |
|            | 4.1 层叠和布局           |              |
|            | 4.1.1 层叠            |              |
|            | 4.1.2 Fanout 封装设计建议 |              |
|            | 4.2 小系统 PCB 设计建议    |              |
|            | 4.2.1 小系统电源         |              |
|            | 4.2.2 时钟和复位电路       |              |
|            | 4.2.3 DDR 信号设计      |              |
|            | 4.2.4 Flash 设计      | 4-7          |
|            | 4.3 典型外围接口 PCB 设计建议 | 4-8          |
|            | 4.3.1 SDIO 接口设计     | 4-8          |
|            | 4.3.2 USB 接口设计      | 4-9          |
|            | 4.3.3 音频 DAC 接口设计   | 4-10         |
|            | 4.3.4 视频 DAC 接口设计   | 4-10         |
|            | 4.3.5 HDMI 接口设计     | 4-10         |
|            | 4.3.6 其它            | 4-11         |
| <b>5</b> 🖠 | <b>热设计建议</b>        | 5-1          |
|            | 5.1 工作条件            | 5-1          |
|            | 5.2 散热设计参考          | 5-3          |
|            | 5.3 电路热设计参考         | 5-5          |
|            | 5.3.1 原理图           | 5-5          |
|            | 5.3.2 PCB           | 5-6          |
| 6 ½        | 早接工艺建议 <b>.</b>     | 6-1          |
|            | 6.1 概述              |              |
|            | 6.2 无铅回流焊工艺参数要求     | 6-1          |
|            | 6.3 混合回流焊工艺参数要求     | 6-3          |
| 7 🍹        | 朝敏参数                |              |
|            | 7.1 概述              |              |
|            | 7.2 海思产品防潮包装        |              |
|            | 7.2.1 包装信息          |              |
|            | 7.2.2 潮敏产品进料检验      |              |
|            | 7.3 存放与使用           |              |
|            | 7.4 重新烘烤            |              |
| 8 ‡        | ·<br>接口时序           | 8 <u>-</u> 1 |
| ~ J        |                     |              |



| A /宏吹 汪                       | Λ 1  |
|-------------------------------|------|
| 8.7 MMC/SD/SDIO 接口时序          | 8-14 |
| 8.6 SPI 接口时序                  | 8-1  |
| 8.5 I <sup>2</sup> C 时序       | 8-10 |
| 8.4.2 PCM 模式接口时序              | 8-9  |
| 8.4.1 I <sup>2</sup> S 模式接口时序 | 8-8  |
| 8.4 SIO 接口时序                  |      |
| 8.3.1 MDIO 接口时序               | 8-7  |
| 8.3 Ethernet MAC 接口时序         | 8-7  |
| 8.2.4 读数据时序                   | 8-6  |
| 8.2.3 写数据时序                   | 8-4  |
| 8.2.2 地址周期时序                  | 8-4  |
| 8.2.1 命令周期时序                  | 8-4  |
| 8.2 NANDC 接口时序                | 8-4  |
| 8.1.3 时序参数                    | 8-3  |
| 8.1.2 读操作时序                   | 8-2  |
| 8.1.1 写操作时序                   | 8-1  |
|                               |      |

## 插图目录

| 图 1-1 心片封装坝视图                                           | 1-2  |
|---------------------------------------------------------|------|
| 图 1-2 芯片封装底视图                                           | 1-3  |
| 图 1-3 芯片侧视图                                             | 1-3  |
| 图 1-4 DETAIL A 放大图                                      | 1-4  |
| 图 1-5 管脚分布图 part1(A1~L12)                               | 1-5  |
| 图 1-6 管脚分布图 part2(M1~AC12)                              | 1-6  |
| 图 1-7 管脚分布图 part3(M13~AC23)                             | 1-7  |
| 图 1-8 管脚分布图 part4(A13~L23)                              | 1-8  |
| 图 1-9 芯片封装顶视图                                           | 1-15 |
| 图 1-10 芯片封装侧视图                                          | 1-16 |
| 图 1-11 SECTION A 放大图                                    | 1-16 |
| 图 1-12 SECTION B 放大图                                    | 1-16 |
| 图 1-13 封装参数说明                                           | 1-17 |
| 图 1-14 管脚分布 part1(1~27、191~216)                         | 1-18 |
| 图 1-15 管脚分布 part2(28~54、55~80)                          | 1-19 |
| 图 1-16 管脚分布 part3(81~108、109~135)                       | 1-20 |
| 图 1-17 管脚分布 part4(126~162、163~190)                      | 1-21 |
| 图 3-1 推荐晶体连接方式及器件参数                                     | 3-1  |
| 图 3-2 JTAG 连接方式及标准连接器管脚定义                               | 3-2  |
| 图 3-3 Hi3798MV100 与 DDR3 SDRAM 的 T 型拓扑结构图               | 3-4  |
| 图 3-4 Hi3798MV100 与 DDR3 SDRAM 的 fly-by 拓扑结构图           | 3-5  |
| 图 3-5 DDR3 应用中,差分时钟 DDR3_CLK_N、DDR3_CLK_P 一驱一应用         | 3-6  |
| 图 3-6 DDR3 应用中,四负载,采用 Fly-by 结构,差分时钟 DDR3_CLK_P/N 一驱四应用 | 3-6  |
| 图 3-7 地址和控制信号一驱二应用                                      | 3-7  |
| 图 3-8 DDR3 电源分压网络参考设计图                                  | 3-10 |



| 图 3-9 Hi3798MV100 板级待机电路万案框图                           | 3-11 |
|--------------------------------------------------------|------|
| 图 4-1 BGA-395 封装两层板 fanout                             | 4-2  |
| 图 4-2 BGA-395 封装四层板 fanout                             | 4-3  |
| 图 4-3 QFP216 封装两层板 fanout                              | 4-4  |
| 图 4-4 QFP216 封装四层板 fanout                              | 4-5  |
| 图 6-1 无铅回流焊接工艺曲线                                       | 6-2  |
| 图 6-2 封装体测温示意图                                         | 6-3  |
| 图 7-1 干燥真空包装材料示意图                                      | 7-2  |
| 图 8-1 DDR3 中 DDR3_DQS 相对于 DDR3_DQ 的写操作时序图              | 8-1  |
| 图 8-2 DDR3 中 DDR3_DQS 相对于 DDR3_CLK(CMDADDR PHY)的写操作时序图 | 8-1  |
| 图 8-3 命令和地址相对于 DDR3_CLK(CMDADDR PHY)的写操作时序图            | 8-2  |
| 图 8-4 DDRn SDRAM 输出时序图                                 | 8-3  |
| 图 8-5 NANDC 命令周期时序图                                    | 8-4  |
| 图 8-6 NANDC 地址周期时序图                                    | 8-5  |
| 图 8-7 NANDC 写数据时序图                                     | 8-6  |
| 图 8-8 NANDC 读数据时序图                                     | 8-7  |
| 图 8-9 MDIO 接口读时序                                       | 8-7  |
| 图 8-10 MDIO 接口写时序                                      | 8-8  |
| 图 8-11 MDIO 接口接收时序参数                                   | 8-8  |
| 图 8-12 I <sup>2</sup> S 接口接收时序图                        | 8-9  |
| 图 8-13 I <sup>2</sup> S 接口发送时序图                        | 8-9  |
| 图 8-14 PCM 接口接收时序图                                     | 8-9  |
| 图 8-15 PCM 接口发送时序图                                     | 8-10 |
| 图 8-16 I <sup>2</sup> C 传输时序图                          | 8-10 |
| 图 8-17 SPICK 时序                                        | 8-11 |
| 图 8-18 SPI 主模式下接口时序(sph=0)                             | 8-12 |
| 图 8-19 SPI 主模式下接口时序(sph=1)                             | 8-12 |
| 图 8-20 输出方向时序图                                         | 8-14 |
| 图 8-21 输入方向时序图                                         | 8-14 |

## 表格目录

| 表 1-1 封装参数说明表               | 1-4  |
|-----------------------------|------|
| 表 1-2 管脚排列表                 | 1-8  |
| 表 1-3 管脚排列表                 | 1-21 |
| 表 1-4 管脚 I/O 类型说明           | 1-25 |
| 表 1-5 ADAC 管脚               | 1-26 |
| 表 1-6 HDMI 管脚               | 1-27 |
| 表 1-7 USB 管脚                | 1-29 |
| 表 1-8 FE 管脚                 | 1-30 |
| 表 1-9 PLL 管脚                | 1-32 |
| 表 1-10 VDAC 管脚              | 1-32 |
| 表 1-11 DDR 电源管脚             | 1-33 |
| 表 1-12 DDR 信号管脚             | 1-33 |
| 表 1-13 SYS 管脚               | 1-38 |
| 表 1-14 I2C 管脚               | 1-39 |
| 表 1-15 I2S 管脚               | 1-39 |
| 表 1-16 IR 管脚                | 1-40 |
| 表 1-17 JTAG 管脚              | 1-41 |
| 表 1-18 LED 管脚               | 1-42 |
| 表 1-19 NANDC 管脚             | 1-43 |
| 表 1-20 SDIO 管脚              | 1-45 |
| 表 1-21 SLIC 管脚              | 1-46 |
| 表 1-22 SPDIF 管脚             | 1-48 |
| 表 1-23 STANDBY_PWROFF 管脚    | 1-48 |
| 表 1-24 UART 管脚              | 1-49 |
| 表 1-25 DVDD3318_LDO2_OUT 管脚 | 1-49 |



| 表 1-26 DVDD33 管脚                           | 1-50  |
|--------------------------------------------|-------|
| 表 1-27 DVDD11_LDO_OUT 管脚                   | 1-50  |
| 表 1-28 DVDD33_STANDBY 管脚                   | 1-50  |
| 表 1-29 VDD_CPU 管脚                          | 1-50  |
| 表 1-30 VDD 管脚                              | 1-51  |
| 表 1-31 VSS 管脚                              | 1-51  |
| 表 1-32 复用寄存器概览(基地址为 0xF8A2_1000)           | 1-52  |
| 表 1-33 MEM 的软件复用管脚                         | 1-112 |
| 表 1-34 MEM 的软件复用管脚描述                       | 1-113 |
| 表 1-35 JTAG 的软件复用管脚                        | 1-114 |
| 表 1-36 JTAG 的软件复用管脚描述                      | 1-115 |
| 表 1-37 AUDIO 的软件复用管脚                       | 1-115 |
| 表 1-38 AUDIO 的软件复用管脚描述                     | 1-116 |
| 表 1-39 I2C 的软件复用管脚                         | 1-117 |
| 表 1-40 I2C 的软件复用管脚描述                       | 1-117 |
| 表 1-41 HDMITX 的软件复用管脚                      | 1-117 |
| 表 1-42 HDMITX 的软件复用管脚描述                    | 1-118 |
| 表 1-43 NET 的软件复用管脚                         | 1-118 |
| 表 1-44 NET 的软件复用管脚描述                       | 1-118 |
| 表 1-45 SDIO 的软件复用管脚                        | 1-119 |
| 表 1-46 SDIO 的软件复用管脚描述                      | 1-120 |
| 表 1-47 SYS 的软件复用管脚                         | 1-121 |
| 表 1-48 SYS 的软件复用管脚描述                       | 1-121 |
| 表 1-49 SPI 的软件复用管脚                         | 1-121 |
| 表 1-50 SPI 的软件复用管脚描述                       | 1-122 |
| 表 2-1 功耗参数                                 | 2-1   |
| 表 2-2 极限工作电压参数                             | 2-1   |
| 表 2-3 推荐工作条件                               | 2-2   |
| 表 2-4 DC 电气参数表(DVDD33=3.3V,部分接口支持 5V 输入兼容) | 2-3   |
| 表 2-5 DC 电气参数表(DVDD3318_NF=1.8V)           | 2-3   |
| 表 2-6 DC 电气参数表(VDDIO_DDR =1.5V,DDR3 模式)    | 2-4   |
| 表 2-7 AC 电气参数表(VDDIO DDR =1.5V, DDR3 模式)   | 2-5   |



| 表 3-1 JTAG Debug 接口信号              | 3-2  |
|------------------------------------|------|
| 表 3-2 FUNC_SEL 模式说明                | 3-3  |
| 表 3-3 信号描述                         | 3-3  |
| 表 3-4 DQ、DQS_P/DQS_N、DM 拓扑设计推荐     | 3-5  |
| 表 3-5 单片 NAND Flash 上下拉和匹配设计推荐     | 3-7  |
| 表 3-6 单片 eMMC Flash 上下拉和匹配设计推荐     | 3-8  |
| 表 3-7 单片 SD 卡上下拉和匹配设计推荐            | 3-8  |
| 表 3-8 SDIO 接口匹配设计推荐                | 3-12 |
| 表 4-1 单片 NAND Flash PCB 走线约束推荐     | 4-8  |
| 表 4-2 单片 eMMC Flash PCB 走线约束推荐     | 4-8  |
| 表 4-3 SDIO3.0 接口 PCB 走线约束推荐        | 4-9  |
| 表 4-4 HDMI 接口各信号 PCB 走线约束推荐        | 4-10 |
| 表 5-1 BGA 封装四层 PCB 封装热阻参数          | 5-1  |
| 表 5-2 BGA 封装两层 PCB 封装热阻参数          | 5-1  |
| 表 5-3 QFP 封装四层 PCB 封装热阻参数          | 5-2  |
| 表 5-4 QFP 封装两层 PCB 封装热阻参数          | 5-2  |
| 表 5-5 推荐工作环境参数                     | 5-3  |
| 表 5-6 导热介质材料推荐表                    | 5-4  |
| 表 5-7 散热器固定方式与质量关系                 | 5-5  |
| 表 6-1 无铅回流焊工艺参数                    | 6-2  |
| 表 6-2 IPC/JEDEC 020D 中的无铅器件封装体耐温标准 | 6-3  |
| 表 6-3 混装回流焊工艺参数表                   | 6-4  |
| 表 6-4 IPC/JEDEC 020D 中的有铅器件封装体耐温标准 | 6-4  |
| 表 7-1 floor life 参照表               | 7-2  |
| 表 7-2 重新烘烤参考表                      | 7-3  |
| 表 8-1 DDR3 时钟参数表                   | 8-3  |
| 表 8-2 DDR3 SDRAM 存储器参数表(DDR3-1066) | 8-3  |
| 表 8-3 NANDC 命令周期时序参数表              | 8-4  |
| 表 8-4 NANDC 地址周期时序参数表              | 8-5  |
| 表 8-5 NANDC 写数据时序参数表               | 8-6  |
| 表 8-6 NANDC 读数据时序参数表               | 8-7  |
| 表 8-7 MDIO 接口时序参数                  | 8-8  |



用户指南

| 表 8-8 I <sup>2</sup> S 接口时序参数表  | 8-9  |
|---------------------------------|------|
| 表 8-9 PCM 接口时序参数表               | 8-10 |
| 表 8-10 I <sup>2</sup> C 接口时序参数表 | 8-10 |
| 表 8-11 SPI 接口时序参数               | 8-12 |
| 主 0.12 MMC 按口叶序会粉               | 0 11 |

## 1.1 封装与管脚分布

#### 1.1.1 BGA

#### 封装

Hi3798M V100 芯片的 TFBGA(Thin Fine BGA package)封装,封装尺寸为 19mm× 19mm,管脚间距为 0.8mm,管脚总数为 395 个,详细封装请参见图 1-1~图 1-4,封装尺寸参数请参见表 1-1。



图1-1 芯片封装顶视图





用户指南

#### 图1-2 芯片封装底视图

Hi3798M V100 智能网络终端媒体处理器 硬件



图1-3 芯片侧视图



#### 图1-4 DETAIL A 放大图



DETAIL: "A"

表1-1 封装参数说明表

| Symbol | Dimer      | nsion ir | n mm  | Dimer | sion ir | inch  |
|--------|------------|----------|-------|-------|---------|-------|
| Symbol | MIN        | MOM      | MAX   | MIN   | NOM     | MAX   |
| Α      | 1.19       | 1.26     | 1.33  | 0.047 | 0.050   | 0.052 |
| A1     | 0.25       | 0.30     | 0.35  | 0.010 | 0.012   | 0.014 |
| A2     | 0.91       | 0.96     | 1.01  | 0.036 | 0.038   | 0.040 |
| С      | 0.22       | 0.26     | 0.30  | 0.009 | 0.010   | 0.012 |
| D      | 18.90      | 19.00    | 19.10 | 0.744 | 0.748   | 0.752 |
| E      | 18.90      | 19.00    | 19.10 | 0.744 | 0.748   | 0.752 |
| D1     |            | 17.60    |       |       | 0.693   |       |
| E1     |            | 17.60    |       |       | 0.693   |       |
| е      |            | 0.80     |       |       | 0.031   |       |
| b      | 0.35       | 0.40     | 0.45  | 0.014 | 0.016   | 0.018 |
| aaa    |            | 0.15     |       |       | 0.006   |       |
| bbb    |            | 0.20     |       |       | 0.008   |       |
| ddd    | 0.15       |          |       | 0.006 |         |       |
| eee    | 0.15       |          |       | 0.006 |         |       |
| fff    | 0.08 0.003 |          |       |       |         |       |
| MD/ME  | 23/23      |          |       |       |         |       |

#### 管脚分布

Hi3798M V100 BGA 封装的管脚分布如图 1-5~图 1-8 所示。



#### 图1-5 管脚分布图 part1(A1~L12)

|   | 1                  | 2                | 3                  | 4             | 5                 | 6             | 7                | 8              | 9              | 10            | 11               | 12       |
|---|--------------------|------------------|--------------------|---------------|-------------------|---------------|------------------|----------------|----------------|---------------|------------------|----------|
| A | VSS                | VSS              | AVSS_FE            | FE_TXN        |                   | USB0_DM       |                  | 12S0_DIN<br>0  | I2SO_DO<br>UT0 |               | SPI_CSN1         | SPI_SDI  |
| В | FE_LED_<br>ACT     | FE_LED_B<br>ASE  | AVSS_FE            | FE_TXP        |                   | USB0_DP       | USB1_DM          | AVSS_US<br>B1  | I2SO_MCL<br>K  |               | SPI_CSN0         | SPI_SDO  |
| С | SDIO0_C<br>WPR     | SDIO0_C<br>DATA1 | VSS                | AVSS_FE       | FE_RXN            | AVSS_US<br>B0 | USB1_DP          | AVSS_US<br>B1  | 12S0_WS        | I2S0_BCL<br>K | SLIC_RST         | SPI_SCLK |
| D |                    |                  | SDIO0_C<br>DATA0   | AVSS_FE       | FE_RXP            | AVSS_US<br>B2 | AVDD33_<br>USB01 | USB01_R<br>EXT | VSS            | DVDD33        | DVDD33           | DVDD33   |
| Е | SDIO0_C<br>DATA3   | SDIOO_C<br>CMD   | SDIOO_C<br>CLK_OUT | VSS           | AVDD33_<br>FE     | FE_REXT       |                  |                |                |               |                  |          |
| F | SDIO0_C<br>ARD_DET | SDIO0_C<br>DATA2 | SDIO0_C<br>ARD_PO  | VSS           | DVDD33            |               |                  |                |                |               |                  |          |
| G |                    |                  | VSS                | VSS           | CAPACIT<br>OR_LDO |               |                  |                |                | AVDD11_<br>FE | AVCC11_<br>USB01 | VSS      |
| Н | DDR3_DQ<br>2       | DDR3_DQ<br>6     | VSS                | DDR3_DQ<br>0  | DDR3_DQ<br>4      |               |                  |                |                | VSS           | VSS              | VSS      |
| J |                    | VSS              | DDR3_DQ<br>11      | DDR3_DQ<br>13 | DDR3_DQ<br>15     | VDDIO_D<br>DR | VDDIO_D<br>DR    |                |                | VSS           | VSS              | VSS      |
| K | VSS                | DDR3_DQ<br>9     | VSS                | DDR3_DM<br>0  | VSS               | VDDIO_D<br>DR | VDDIO_D<br>DR    |                |                | VSS           | VSS              | VSS      |
| L | DDR3_DQ<br>S0_N    | DDR3_DQ<br>S0_P  | VSS                | VSS           | DDR3_DM<br>1      | VDDIO_D<br>DR |                  |                |                | VDD           | VSS              | VSS      |



#### 图1-6 管脚分布图 part2(M1~AC12)

| M  |                 | DDR3_DQ<br>S1_P | DDR3_DQ<br>S1_N | DDR3_DQ<br>8  | DDR3_DQ<br>10 | VSS           |                 | VSS              |                  | VDD              | VSS           | VSS              |
|----|-----------------|-----------------|-----------------|---------------|---------------|---------------|-----------------|------------------|------------------|------------------|---------------|------------------|
| N  | DDR3_DQ<br>1    | VSS             | VSS             | DDR3_DQ<br>12 | VSS           | VDDIO_D<br>DR |                 | AVDD_DD<br>RPLL1 |                  | VDD              | VDD           | VDD              |
| P  | VSS             | DDR3_DQ<br>7    | DDR3_DQ<br>3    | DDR3_DQ<br>14 | VSS           | VDDIO_D<br>DR |                 |                  |                  | VDD              | VDD           | VDD              |
| R  |                 | VSS             | DDR3_DQ<br>5    | VSS           | DDR3_DQ<br>20 | VSS           |                 |                  |                  |                  |               |                  |
| Т  | VSS             | DDR3_DQ<br>18   | DDR3_DQ<br>22   | DDR3_DQ<br>29 | DDR3_DQ<br>16 | VDDIO_D<br>DR |                 |                  | VDDIO_C<br>K_DDR | VDDIO_C<br>K_DDR | VSS           | AVDD_DD<br>RPLL2 |
| U  | DDR3_DQ<br>25   | VSS             | DDR3_DQ<br>27   | DDR3_DQ<br>31 | VSS           | VDDIO_D<br>DR | VDDIO_D<br>DR   |                  |                  |                  |               |                  |
| V  |                 | DDR3_DQ<br>S2_N | DDR3_DQ<br>S2_P | VSS           | VDDIO_D<br>DR | VDDIO_D<br>DR | VDDIO_D<br>DR   | VDDIO_D<br>DR    | VDDIO_D<br>DR    | VSS              | VDDIO_D<br>DR | VDDIO_D<br>DR    |
| W  | DDR3_DQ<br>S3_P | DDR3_DQ<br>S3_N | VSS             | VDDIO_D<br>DR | VDDIO_D<br>DR | VDDIO_D<br>DR | VDDIO_D<br>DR   | VSS              | DDR3_CK<br>E     | DDR3_A4          | VSS           | DDR3_A1<br>5     |
| Y  | VSS             | DDR3_DM<br>3    | VSS             | VDDIO_D<br>DR | VDDIO_D<br>DR | VDDIO_D<br>DR | VSS             | DDR3_A1<br>0     | VSS              | DDR3_A1          | DDR3_A1<br>1  | DDR3_BA<br>2     |
| AA | DDR3_DM<br>2    | VSS             | VSS             | DDR3_DQ<br>24 | DDR3_DQ<br>17 | DDR3_DQ<br>23 | DDR3_CL<br>K1_P | VSS              | DDR3_BA<br>1     | DDR3_A6          | DDR3_A1<br>4  | DDR3_A9          |
| AB | VSS             | DDR3_DQ<br>30   | DDR3_DQ<br>26   | VSS           | DDR3_DQ<br>19 | VSS           | DDR3_CL<br>K1_N | DDR3_CL<br>K0_N  | DDR3_A1          | VSS              | DDR3_A8       | VSS              |
| AC | VSS             | DDR3_DQ<br>28   | VSS             |               | VSS           | DDR3_DQ<br>21 |                 | DDR3_CL<br>K0_P  | VSS              |                  | VSS           | DDR3_CS<br>_N_0  |
|    | 1               | 2               | 3               | 4             | 5             | 6             | 7               | 8                | 9                | 10               | 11            | 12               |



## 图1-7 管脚分布图 part3(M13~AC23)

| VDD              | VDD            | VSS            | VDD_CPU         | VDD_CPU            |                 | DVDD331<br>8_NF    | VSS                | NF_RDY0  |               |                   | M  |
|------------------|----------------|----------------|-----------------|--------------------|-----------------|--------------------|--------------------|----------|---------------|-------------------|----|
| VDD              | VDD            | VSS            | VSS             | VSS                |                 | DVDD331<br>8_NF    | NF_ALE             | NF_CLE   | NF_CSN0       | NF_REN            | N  |
| VDD              | VDD            | VDD            | VSS             | AVDD11_<br>PLL     |                 | AVSS_PLL           | VSS                | NF_WEN   |               |                   | P  |
|                  |                |                | DVDD11_<br>USB3 | AVDD11_<br>VP_USB3 |                 | AVDD33_<br>PLL     | VSS                | EBI_DQ2  | EBI_DQ1       | EBI_DQ0           | R  |
|                  |                |                |                 | AVDD11_<br>VPTX0_U |                 | DVDD11_<br>LDO_OUT | EBI_DQ4            | EBI_DQ3  |               |                   | T  |
|                  |                |                |                 |                    |                 |                    | VSS                | EBI_DQ7  | EBI_DQ5       | EBI_DQ6           | U  |
| VDDIO_D<br>DR    | VDDIO_D<br>DR  |                |                 |                    |                 |                    | DVDD33_<br>STANDBY | VSS      |               |                   | V  |
| VSS              | DDR3_A2        | VSS            | DDR3_ZQ         | AVDD33_<br>USB3    | AVDD33_<br>USB3 | VSS                | DVDD33_<br>STANDBY | VSS      | XOUT          | XIN               | W  |
| DDR3_W<br>E_N    | DDR3_CA<br>S_N | DDR3_A1        | DDR3_A5         | USB3_RE<br>XT      | VSS             | USB3_TX<br>P       | VSS                | IR_IN    | FUNC_SE<br>L  | VSS               | Y  |
| VSS              | VSS            | VSS            | DDR3_A7         | VSS                | VSS             | USB3_TX<br>N       | VSS                | LED_KEY0 | UARTO_R<br>XD | UARTO_T<br>XD     | AA |
| DDR3_RE<br>SET_N | DDR3_A3        | DDR3_OD<br>T_0 | DDR3_RA<br>S_N  |                    | USB3_DP         |                    | USB3_RX<br>N       |          | LED_DAT<br>A  | STANDBY<br>_PWROF | AB |
|                  | DDR3_A0        | DDR3_BA<br>0   |                 |                    | USB3_DM         |                    | USB3_RX<br>P       |          | LED_CLK       | VSS               | AC |
| 13               | 14             | 15             | 16              | 17                 | 18              | 19                 | 20                 | 21       | 22            | 23                |    |



图1-8 管脚分布图 part4 (A13~L23)

| 13  | 14                | 15                | 16              | 17               | 18             | 19                 | 20              | 21            | 22             | 23            |   |
|-----|-------------------|-------------------|-----------------|------------------|----------------|--------------------|-----------------|---------------|----------------|---------------|---|
|     |                   | HDMI_TX<br>1P     |                 | HDMI_TX<br>CP    |                | HDMITX_<br>SDA     | SPDIF_O<br>UT   |               | ADAC_VO<br>UTR | AVSS_AD<br>AC | A |
|     | HDMI_TX<br>2P     | HDMI_TX<br>1N     |                 | HDMI_TX<br>CN    |                | HDMITX_<br>HOTPLUG | VSS             |               | ADAC_VO<br>UTL | AVSS_AD<br>AC | В |
| VSS | HDMI_TX<br>2N     | AVSS_HD<br>MITX   | HDMI_TX<br>0P   | AVSS_HD<br>MITX  | HDMITX_<br>CEC | MUTE_CT<br>RL      | VSS             | AVSS_AD<br>AC | AVSS_AD<br>AC  |               | С |
| VSS | AVSS_HD<br>MITX   | AVSS_HD<br>MITX   | HDMI_TX<br>0N   | AVSS_HD<br>MITX  | HDMITX_<br>SCL | VSS                | AVSS_AD<br>AC   | AVSS_VD<br>AC | AVSS_VD<br>AC  |               | D |
|     |                   | AVDD33_<br>HDMITX | AVSS_HD<br>MITX | AVSS_HD<br>MITX  | DVDD33         | AVDD33_<br>ADAC    | AVDD33_<br>VDAC | AVSS_VD<br>AC | AVSS_VD<br>AC  | VDAC          | E |
|     |                   |                   |                 |                  |                | AVDD33_<br>VDAC    | VDAC_IR<br>EF   | AVSS_VD<br>AC |                |               | F |
| VSS | AVCC11_<br>HDMITX | AVCC11_<br>HDMITX | VSS             | ADAC_VR<br>EFDAC |                | AVDD33_<br>VDAC    | AVSS_VD<br>AC   | JTAG_SEL      |                |               | G |
| VSS | VSS               | VSS               | VDD_CPU         | VDD_CPU          |                | DVDD33             | VSS             | USB_BOO<br>T  | I2C2_SCL       | I2C2_SD<br>A  | Н |
| VDD | VDD               | VSS               | VDD_CPU         | VDD_CPU          |                | DVDD33             | VSS             | JTAG_TC<br>K  | JTAG_TD<br>O   | JTAG_TDI      | J |
| VDD | VDD               | VSS               | VSS             | VDD_CPU          |                | AVDD33_<br>USB2    | JTAG_TR<br>STN  | JTAG_TM<br>S  |                |               | K |
| VDD | VDD               | VSS               | VDD_CPU         | VDD_CPU          |                | USB2_RE<br>XT      | AVSS_US<br>B2   | AVSS_US<br>B2 | USB2_DM        | USB2_DP       | L |

#### 管脚排列表

Hi3798MV100的管脚按位置排列如表 1-2 所示。

表1-2 管脚排列表

| 位置  | 管脚名称       | 位置  | 管脚名称     |
|-----|------------|-----|----------|
| A1  | VSS        | J16 | VDD_CPU  |
| A2  | VSS        | J17 | VDD_CPU  |
| A3  | AVSS_FE    | J19 | DVDD33   |
| A4  | FE_TXN     | J20 | VSS      |
| A6  | USB0_DM    | J21 | JTAG_TCK |
| A8  | I2S0_DIN0  | J22 | JTAG_TDO |
| A9  | I2S0_DOUT0 | J23 | JTAG_TDI |
| A11 | SPI_CSN1   | K1  | VSS      |
| A12 | SPI_SDI    | K2  | DDR3_DQ9 |
| A15 | HDMI_TX1P  | K3  | VSS      |



| 位置   | 管脚名称        | 位置  | 管脚名称        |
|------|-------------|-----|-------------|
| A17  | HDMI_TXCP   | K4  | DDR3_DM0    |
| A19  | HDMITX_SDA  | K5  | VSS         |
| A20  | SPDIF_OUT   | K6  | VDDIO_DDR   |
| A22  | ADAC_VOUTR  | K7  | VDDIO_DDR   |
| A23  | AVSS_ADAC   | K10 | VSS         |
| AA1  | DDR3_DM2    | K11 | VSS         |
| AA2  | VSS         | K12 | VSS         |
| AA3  | VSS         | K13 | VDD         |
| AA4  | DDR3_DQ24   | K14 | VDD         |
| AA5  | DDR3_DQ17   | K15 | VSS         |
| AA6  | DDR3_DQ23   | K16 | VSS         |
| AA7  | DDR3_CLK1_P | K17 | VDD_CPU     |
| AA8  | VSS         | K19 | AVDD33_USB2 |
| AA9  | DDR3_BA1    | K20 | JTAG_TRSTN  |
| AA10 | DDR3_A6     | K21 | JTAG_TMS    |
| AA11 | DDR3_A14    | L1  | DDR3_DQS0_N |
| AA12 | DDR3_A9     | L2  | DDR3_DQS0_P |
| AA13 | VSS         | L3  | VSS         |
| AA14 | VSS         | L4  | VSS         |
| AA15 | VSS         | L5  | DDR3_DM1    |
| AA16 | DDR3_A7     | L6  | VDDIO_DDR   |
| AA17 | VSS         | L10 | VDD         |
| AA18 | VSS         | L11 | VSS         |
| AA19 | USB3_TXN    | L12 | VSS         |
| AA20 | VSS         | L13 | VDD         |
| AA21 | LED_KEY0    | L14 | VDD         |
| AA22 | UART0_RXD   | L15 | VSS         |
| AA23 | UART0_TXD   | L16 | VDD_CPU     |
| AB1  | VSS         | L17 | VDD_CPU     |
| AB2  | DDR3_DQ30   | L19 | USB2_REXT   |
| AB3  | DDR3_DQ26   | L20 | AVSS_USB2   |



| 位置   | 管脚名称           | 位置  | 管脚名称         |
|------|----------------|-----|--------------|
| AB4  | VSS            | L21 | AVSS_USB2    |
| AB5  | DDR3_DQ19      | L22 | USB2_DM      |
| AB6  | VSS            | L23 | USB2_DP      |
| AB7  | DDR3_CLK1_N    | M2  | DDR3_DQS1_P  |
| AB8  | DDR3_CLK0_N    | M3  | DDR3_DQS1_N  |
| AB9  | DDR3_A12       | M4  | DDR3_DQ8     |
| AB10 | VSS            | M5  | DDR3_DQ10    |
| AB11 | DDR3_A8        | M6  | VSS          |
| AB12 | VSS            | M8  | VSS          |
| AB13 | DDR3_RESET_N   | M10 | VDD          |
| AB14 | DDR3_A3        | M11 | VSS          |
| AB15 | DDR3_ODT_0     | M12 | VSS          |
| AB16 | DDR3_RAS_N     | M13 | VDD          |
| AB18 | USB3_DP        | M14 | VDD          |
| AB20 | USB3_RXN       | M15 | VSS          |
| AB22 | LED_DATA       | M16 | VDD_CPU      |
| AB23 | STANDBY_PWROFF | M17 | VDD_CPU      |
| AC1  | VSS            | M19 | DVDD3318_NF  |
| AC2  | DDR3_DQ28      | M20 | VSS          |
| AC3  | VSS            | M21 | NF_RDY0      |
| AC5  | VSS            | N1  | DDR3_DQ1     |
| AC6  | DDR3_DQ21      | N2  | VSS          |
| AC8  | DDR3_CLK0_P    | N3  | VSS          |
| AC9  | VSS            | N4  | DDR3_DQ12    |
| AC11 | VSS            | N5  | VSS          |
| AC12 | DDR3_CSN       | N6  | VDDIO_DDR    |
| AC14 | DDR3_A0        | N8  | AVDD_DDRPLL1 |
| AC15 | DDR3_BA0       | N10 | VDD          |
| AC18 | USB3_DM        | N11 | VDD          |
| AC20 | USB3_RXP       | N12 | VDD          |
| AC22 | LED_CLK        | N13 | VDD          |



| 位置   | 管脚名称           | 位置  | 管脚名称        |
|------|----------------|-----|-------------|
| AC23 | VSS            | N14 | VDD         |
| B1   | FE_LED_ACT     | N15 | VSS         |
| B2   | FE_LED_BASE    | N16 | VSS         |
| В3   | AVSS_FE        | N17 | VSS         |
| B4   | FE_TXP         | N19 | DVDD3318_NF |
| В6   | USB0_DP        | N20 | NF_ALE      |
| В7   | USB1_DM        | N21 | NF_CLE      |
| B8   | AVSS_USB1      | N22 | NF_CSN0     |
| В9   | I2S0_MCLK      | N23 | NF_REN      |
| B11  | SPI_CSN0       | P1  | VSS         |
| B12  | SPI_SDO        | P2  | DDR3_DQ7    |
| B14  | HDMI_TX2P      | Р3  | DDR3_DQ3    |
| B15  | HDMI_TX1N      | P4  | DDR3_DQ14   |
| B17  | HDMI_TXCN      | P5  | VSS         |
| B19  | HDMITX_HOTPLUG | P6  | VDDIO_DDR   |
| B20  | VSS            | P10 | VDD         |
| B22  | ADAC_VOUTL     | P11 | VDD         |
| B23  | AVSS_ADAC      | P12 | VDD         |
| C1   | SDIO0_CWPR     | P13 | VDD         |
| C2   | SDIO0_CDATA1   | P14 | VDD         |
| C3   | VSS            | P15 | VDD         |
| C4   | AVSS_FE        | P16 | VSS         |
| C5   | FE_RXN         | P17 | AVDD11_PLL  |
| C6   | AVSS_USB0      | P19 | AVSS_PLL    |
| C7   | USB1_DP        | P20 | VSS         |
| C8   | AVSS_USB1      | P21 | NF_WEN      |
| C9   | I2S0_WS        | R2  | VSS         |
| C10  | I2S0_BCLK      | R3  | DDR3_DQ5    |
| C11  | SLIC_RST       | R4  | VSS         |
| C12  | SPI_SCLK       | R5  | DDR3_DQ20   |
| C13  | VSS            | R6  | VSS         |



| 位置  | 管脚名称         | 位置  | 管脚名称              |
|-----|--------------|-----|-------------------|
| C14 | HDMI_TX2N    | R16 | DVDD11_USB3       |
| C15 | AVSS_HDMITX  | R17 | AVDD11_VP_USB3    |
| C16 | HDMI_TX0P    | R19 | AVDD33_PLL        |
| C17 | AVSS_HDMITX  | R20 | VSS               |
| C18 | HDMITX_CEC   | R21 | EBI_DQ2           |
| C19 | MUTE_CTRL    | R22 | EBI_DQ1           |
| C20 | VSS          | R23 | EBI_DQ0           |
| C21 | AVSS_ADAC    | T1  | VSS               |
| C22 | AVSS_ADAC    | T2  | DDR3_DQ18         |
| D3  | SDIO0_CDATA0 | Т3  | DDR3_DQ22         |
| D4  | AVSS_FE      | T4  | DDR3_DQ29         |
| D5  | FE_RXP       | T5  | DDR3_DQ16         |
| D6  | AVSS_USB2    | Т6  | VDDIO_DDR         |
| D7  | AVDD33_USB01 | Т9  | VDDIO_CK_DDR      |
| D8  | USB01_REXT   | T10 | VDDIO_CK_DDR      |
| D9  | VSS          | T11 | VSS               |
| D10 | DVDD33       | T12 | AVDD_DDRPLL2      |
| D11 | DVDD33       | T17 | AVDD11_VPTX0_USB3 |
| D12 | DVDD33       | T19 | DVDD11_LDO_OUT    |
| D13 | VSS          | T20 | EBI_DQ4           |
| D14 | AVSS_HDMITX  | T21 | EBI_DQ3           |
| D15 | AVSS_HDMITX  | U1  | DDR3_DQ25         |
| D16 | HDMI_TX0N    | U2  | VSS               |
| D17 | AVSS_HDMITX  | U3  | DDR3_DQ27         |
| D18 | HDMITX_SCL   | U4  | DDR3_DQ31         |
| D19 | VSS          | U5  | VSS               |
| D20 | AVSS_ADAC    | U6  | VDDIO_DDR         |
| D21 | AVSS_VDAC    | U7  | VDDIO_DDR         |
| D22 | AVSS_VDAC    | U20 | VSS               |
| E1  | SDIO0_CDATA3 | U21 | EBI_DQ7           |
| E2  | SDIO0_CCMD   | U22 | EBI_DQ5           |

| 位置  | 管脚名称                | 位置  | 管脚名称           |
|-----|---------------------|-----|----------------|
| E3  | SDIO0_CCLK_OUT      | U23 | EBI_DQ6        |
| E4  | VSS                 | V2  | DDR3_DQS2_N    |
| E5  | AVDD33_FE           | V3  | DDR3_DQS2_P    |
| E6  | FE_REXT             | V4  | VSS            |
| E15 | AVDD33_HDMITX       | V5  | VDDIO_DDR      |
| E16 | AVSS_HDMITX         | V6  | VDDIO_DDR      |
| E17 | AVSS_HDMITX         | V7  | VDDIO_DDR      |
| E18 | DVDD33              | V8  | VDDIO_DDR      |
| E19 | AVDD33_ADAC         | V9  | VDDIO_DDR      |
| E20 | AVDD33_VDAC         | V10 | VSS            |
| E21 | AVSS_VDAC           | V11 | VDDIO_DDR      |
| E22 | AVSS_VDAC           | V12 | VDDIO_DDR      |
| E23 | VDAC                | V13 | VDDIO_DDR      |
| F1  | SDIO0_CARD_DETECT   | V14 | VDDIO_DDR      |
| F2  | SDIO0_CDATA2        | V20 | DVDD33_STANDBY |
| F3  | SDIO0_CARD_POWER_EN | V21 | VSS            |
| F4  | VSS                 | W1  | DDR3_DQS3_P    |
| F5  | DVDD33              | W2  | DDR3_DQS3_N    |
| F19 | AVDD33_VDAC         | W3  | VSS            |
| F20 | VDAC_IREF           | W4  | VDDIO_DDR      |
| F21 | AVSS_VDAC           | W5  | VDDIO_DDR      |
| G3  | VSS                 | W6  | VDDIO_DDR      |
| G4  | VSS                 | W7  | VDDIO_DDR      |
| G5  | DVDD3318_LDO2_OUT   | W8  | VSS            |
| G10 | AVDD11_FE           | W9  | DDR3_CKE       |
| G11 | AVCC11_USB01        | W10 | DDR3_A4        |
| G12 | VSS                 | W11 | VSS            |
| G13 | VSS                 | W12 | DDR3_A15       |
| G14 | AVCC11_HDMITX       | W13 | VSS            |
| G15 | AVCC11_HDMITX       | W14 | DDR3_A2        |
| G16 | VSS                 | W15 | VSS            |



| 位置  | 管脚名称         | 位置  | 管脚名称           |
|-----|--------------|-----|----------------|
| G17 | ADAC_VREFDAC | W16 | DDR3_ZQ        |
| G19 | AVDD33_VDAC  | W17 | AVDD33_USB3    |
| G20 | AVSS_VDAC    | W18 | AVDD33_USB3    |
| G21 | JTAG_SEL     | W19 | VSS            |
| H1  | DDR3_DQ2     | W20 | DVDD33_STANDBY |
| H2  | DDR3_DQ6     | W21 | VSS            |
| Н3  | VSS          | W22 | XOUT           |
| H4  | DDR3_DQ0     | W23 | XIN            |
| Н5  | DDR3_DQ4     | Y1  | VSS            |
| H10 | VSS          | Y2  | DDR3_DM3       |
| H11 | VSS          | Y3  | VSS            |
| H12 | VSS          | Y4  | VDDIO_DDR      |
| H13 | VSS          | Y5  | VDDIO_DDR      |
| H14 | VSS          | Y6  | VDDIO_DDR      |
| H15 | VSS          | Y7  | VSS            |
| H16 | VDD_CPU      | Y8  | DDR3_A10       |
| H17 | VDD_CPU      | Y9  | VSS            |
| H19 | DVDD33       | Y10 | DDR3_A1        |
| H20 | VSS          | Y11 | DDR3_A11       |
| H21 | USB_BOOT     | Y12 | DDR3_BA2       |
| H22 | I2C2_SCL     | Y13 | DDR3_WE_N      |
| H23 | I2C2_SDA     | Y14 | DDR3_CAS_N     |
| J2  | VSS          | Y15 | DDR3_A13       |
| J3  | DDR3_DQ11    | Y16 | DDR3_A5        |
| J4  | DDR3_DQ13    | Y17 | USB3_REXT      |
| J5  | DDR3_DQ15    | Y18 | VSS            |
| J6  | VDDIO_DDR    | Y19 | USB3_TXP       |
| J7  | VDDIO_DDR    | Y20 | VSS            |
| J10 | VSS          | Y21 | IR_IN          |
| J11 | VSS          | Y22 | FUNC_SEL       |
| J12 | VSS          | Y23 | VSS            |

| 位置  | 管脚名称 | 位置 | 管脚名称 |
|-----|------|----|------|
| J13 | VDD  | -  | •    |
| J14 | VDD  | -  | -    |
| J15 | VSS  | -  | -    |

## 1.1.2 QFP

#### 封装

Hi3798M V100 芯片的 QFP(Quad Flat Package)封装,封装尺寸为 24mm×24mm,管 脚间距为 0.4mm,管脚总数为 216 个,芯片封装如图 1-9~图 1-13 所示。

#### 图1-9 芯片封装顶视图





#### 图1-10 芯片封装侧视图



#### 图1-11 SECTION A 放大图



#### 图1-12 SECTION B 放大图



#### 图1-13 封装参数说明

| Sumbal         | Dime  | nsion in    | mm    | Dimer | sion in | inch  |  |  |  |  |
|----------------|-------|-------------|-------|-------|---------|-------|--|--|--|--|
| Symbol         | Min   | Nom         | Max   | Min   | Nom     | Max   |  |  |  |  |
| Α              |       |             | 1.60  |       |         | 0.063 |  |  |  |  |
| A1             | 0.025 |             | 0.127 | 0.001 | _       | 0.005 |  |  |  |  |
| A <sub>2</sub> | 1.35  | 1.40        | 1.45  | 0.053 | 0.055   | 0.057 |  |  |  |  |
| b              | 0.13  | 0.18        | 0.23  | 0.005 | 0.007   | 0.009 |  |  |  |  |
| b <sub>1</sub> | 0.13  | 0.16        | 0.19  | 0.005 | 0.006   | 0.007 |  |  |  |  |
| С              | 0.09  | 0.14        | 0.20  | 0.004 | 0.006   | 0.008 |  |  |  |  |
| C 1            | 0.09  | 0.12        | 0.16  | 0.004 | 0.005   | 0.006 |  |  |  |  |
| D              | 25.85 | 26.00       | 26.15 | 1.018 | 1.024   | 1.030 |  |  |  |  |
| D <sub>1</sub> | 23.90 | 24.00       | 24.10 | 0.941 | 0.945   | 0.949 |  |  |  |  |
| Ε              | 25.85 | 26.00       | 26.15 | 1.018 | 1.024   | 1.030 |  |  |  |  |
| E <sub>1</sub> | 23.90 | 24.00       | 24.10 | 0.941 | 0.945   | 0.949 |  |  |  |  |
| e              | 0.    | 40 BS       | С     | 0.    | .016 BS | SC    |  |  |  |  |
| L              | 0.45  | 0.60        | 0.75  | 0.018 | 0.024   | 0.030 |  |  |  |  |
| L <sub>1</sub> | 1.    | .00 RE      | F     | 0.    | .039 RE | EF    |  |  |  |  |
| R <sub>1</sub> | 0.08  |             | —     | 0.003 | —       | —     |  |  |  |  |
| R <sub>2</sub> | 0.08  |             |       | 0.003 | —       | —     |  |  |  |  |
| S              | 0.20  |             |       | 0.008 |         |       |  |  |  |  |
| θ              | 0.    | 3.5*        | 7.    | 0.    | 3.5*    | 7*    |  |  |  |  |
| <del>0</del> 1 | 0°    | —           |       | 0.    |         | —     |  |  |  |  |
| <del>O</del> ₂ | 11*   | 12 <b>*</b> | 13*   | 11"   | 12*     | 13*   |  |  |  |  |
| Өз             | 11"   | 12*         | 13"   | 11"   | 12°     | 13*   |  |  |  |  |
| ccc            |       | 0.08        |       | 0.003 |         |       |  |  |  |  |

## 管脚分布

Hi3798M V100 QFP 封装的管脚分布如图 1-14~图 1-17 所示。



#### 图1-14 管脚分布 part1 (1~27、191~216)

| 191 | DDR3_DQ1    |
|-----|-------------|
| 192 | DDR3_DQ3    |
| 193 | VDD         |
| 194 | DDR3_DQ7    |
| 195 | DDR3_DQ5    |
| 196 | VDDIO_DDR   |
| 197 | DDR3_DQ22   |
| 198 | DDR3_DQ18   |
| 199 | VDDIO_DDR   |
| 200 | DDR3_DQ20   |
| 201 | DDR3_DQ16   |
| 202 | VDD         |
| 203 | DDR3_DQ27   |
| 204 | DDR3_DQ25   |
| 205 | VDDIO_DDR   |
| 206 | DDR3_DQ29   |
| 207 | DDR3_DQ31   |
| 208 | VDDIO_DDR   |
| 209 | DDR3_DQS2_P |
| 210 | DDR3_DQS2_N |
| 211 | vss         |
| 212 | DDR3_DQS3_P |
| 213 | DDR3_DQS3_N |
| 214 | VDD         |
| 215 | DDR3_DM2    |
| 216 | DDR3_DM3    |

Hi3798



#### 图1-15 管脚分布 part2(28~54、55~80)



## **MV100**

| NF_ALE          | 80 |
|-----------------|----|
| NF_WEN          | 79 |
| VDD             | 78 |
| EBI_DQ0         | 77 |
| EBI_DQ1         | 76 |
| EBI_DQ2         | 75 |
| DVDD3318_NF     | 74 |
| EBI_DQ3         | 73 |
| EBI_DQ4         | 72 |
| EBI_DQ5         | 71 |
| EBI_DQ6         | 70 |
| EBI_DQ7         | 69 |
| AVDD11_PLL      | 68 |
| AVSS_PLL        | 67 |
| AVDD33_PLL      | 66 |
| DVDD33_STANDBY  | 65 |
| XOUT            | 64 |
| XIN             | 63 |
| vss             | 62 |
| UART0_TXD       | 61 |
| UART0_RXD       | 60 |
| STANDBY_PWROFF  | 59 |
| IR_IN           | 58 |
| LED_KEY0        | 57 |
| FUNC_SEL        | 56 |
| DVDD11_LDO1_OUT | 55 |

| DDR3_A6 | DDR3_A8 | VDD | DDR3_A14 | DDR3_A11 | DDR3_BA2 | DDR3_CS_N_0 | VDDIO_DDR | DDR3_A15 | DDR3_A9 | DDR3_RESET_N | VDD | DDR3_CAS_N | DDR3_WE_N | DDR3_A3 | DDR3_A0 | VDDIO_DDR | DDR3_A2 | DDR3_A13 | DDR3_BA0 | DDR3_ODT_0 | VDD | DDR3_A7 | DDR3_A5 | DDR3_RAS_N | VDDIO_DDR | DDR3_ZCOMP |
|---------|---------|-----|----------|----------|----------|-------------|-----------|----------|---------|--------------|-----|------------|-----------|---------|---------|-----------|---------|----------|----------|------------|-----|---------|---------|------------|-----------|------------|
| 28      | 29      | 30  | 31       | 32       | 33       | 34          | 35        | 36       | 37      | 38           | 39  | 40         | 14        | 42      | 43      | 44        | 45      | 46       | 47       | 48         | 49  | 20      | 21      | 52         | 53        | 54         |



#### 图1-16 管脚分布 part3(81~108、109~135)

| 135     | 134 | 133       | 132       | 131       | 130       | 129           | 128           | 127       | 126       | 125       | 124       | 123        | 122        | 121        | 120    | 119            | 118 | 117       | 116        | 115       | 114        | 113          | 112         | 111       | 110       | 109  |
|---------|-----|-----------|-----------|-----------|-----------|---------------|---------------|-----------|-----------|-----------|-----------|------------|------------|------------|--------|----------------|-----|-----------|------------|-----------|------------|--------------|-------------|-----------|-----------|------|
| USB1_DM | VDD | HDMI_TX2P | HDMI_TX2N | HDMI_TX1P | HDMI_TX1N | AVDD33_HDMITX | AVCC11_HDMITX | HDMI_TX0P | HDMI_TX0N | HDMI_TXCP | HDMI_TXCN | HDMITX_CEC | HDMITX_SCL | HDMITX_SDA | DVDD33 | HDMITX_HOTPLUG | VDD | SPDIF_OUT | ADAC_VOUTR | AVSS_ADAC | ADAC_VOUTL | ADAC_VREFDAC | AVDD33_VDAC | VDAC_IREF | AVSS_VDAC | VDAC |



| USB_BOOT                                                                         | 108                                                |
|----------------------------------------------------------------------------------|----------------------------------------------------|
| I2C2_SDA                                                                         | 107                                                |
| I2C2_SCL                                                                         | 106                                                |
| VDD                                                                              | 105                                                |
| DVDD33                                                                           | 104                                                |
| JTAG_TDO                                                                         | 103                                                |
| JTAG_TDI                                                                         | 102                                                |
| JTAG_TCK                                                                         | 101                                                |
| JTAG_TRSTN                                                                       | 100                                                |
| JTAG_TMS                                                                         | 99                                                 |
| VDD_CPU                                                                          | 98                                                 |
| vss                                                                              | 97                                                 |
| VDD_CPU                                                                          | 96                                                 |
| VDD_CPU                                                                          | 95                                                 |
|                                                                                  |                                                    |
| VSS                                                                              | 94                                                 |
| VDD_CPU                                                                          | 94<br>93                                           |
|                                                                                  |                                                    |
| VDD_CPU                                                                          | 93                                                 |
| VDD_CPU<br>VDD_CPU                                                               | 93<br>92                                           |
| VDD_CPU VDD_CPU VDD_CPU                                                          | 93<br>92<br>91                                     |
| VDD_CPU VDD_CPU VDD_CPU USB2_DP                                                  | 93<br>92<br>91<br>90                               |
| VDD_CPU VDD_CPU VDD_CPU USB2_DP USB2_DM                                          | 93<br>92<br>91<br>90<br>89                         |
| VDD_CPU VDD_CPU VDD_CPU USB2_DP USB2_DM AVDD33_USB2                              | 93<br>92<br>91<br>90<br>89<br>88                   |
| VDD_CPU VDD_CPU VDD_CPU USB2_DP USB2_DM AVDD33_USB2 USB2_REXT                    | 93<br>92<br>91<br>90<br>89<br>88<br>87             |
| VDD_CPU VDD_CPU VDD_CPU USB2_DP USB2_DM AVDD33_USB2 USB2_REXT                    | 93<br>92<br>91<br>90<br>89<br>88<br>87<br>86       |
| VDD_CPU VDD_CPU VDD_CPU USB2_DP USB2_DM AVDD33_USB2 USB2_REXT VDD NF_RDY0        | 93<br>92<br>91<br>90<br>89<br>88<br>87<br>86       |
| VDD_CPU VDD_CPU VDD_CPU USB2_DP USB2_DM AVDD33_USB2 USB2_REXT VDD NF_RDY0 NF_REN | 93<br>92<br>91<br>90<br>89<br>88<br>87<br>86<br>85 |



#### 图1-17 管脚分布 part4(126~162、163~190)

| 162                 | 161               | 160          | 159          | 158 | 157        | 156            | 155    | 154          | 153          | 152        | 151         | 150        | 149     | 148       | 147       | 146    | 145    | 144       | 143    | 142    | 141     | 140     | 139          | 138        | 137          | 136     |
|---------------------|-------------------|--------------|--------------|-----|------------|----------------|--------|--------------|--------------|------------|-------------|------------|---------|-----------|-----------|--------|--------|-----------|--------|--------|---------|---------|--------------|------------|--------------|---------|
| SDIO0_CARD_POWER_EN | SDIO0_CARD_DETECT | SDIO0_CDATA2 | SDIO0_CDATA3 | VDD | SDIO0_CCMD | SDIO0_CCLK_OUT | DVDD33 | SDIO0_CDATA0 | SDIO0_CDATA1 | SDIO0_CWPR | FE_LED_BASE | FE_LED_ACT | FE_REXT | AVDD33_FE | AVDD11_FE | FE_TXP | FE_TXN | AVDD33_FE | FE_RXP | FE_RXN | USB0_DP | USB0_DM | AVDD33_USB01 | USB01_REXT | AVCC11_USB01 | USB1_DP |

| 163 DDR3_DQ6 164 DDR3_DQ2 165 VDDIO_DDR 166 DDR3_DQ4 167 DDR3_DQ0 168 VDD 169 DDR3_DQ11 170 DDR3_DQ9 171 VDDIO_DDR 172 DDR3_DQ13 173 DDR3_DQ15 174 VDDIO_DDR 175 DDR3_DQ30_P 176 DDR3_DQ30_P 177 VSS 178 DDR3_DQ31_P 179 DDR3_DQ31_N 180 VDD 181 DDR3_DM1 182 DDR3_DM1 183 VDDIO_DDR 184 DDR3_DM1 185 DDR3_DQ8 185 DDR3_DQ8 185 DDR3_DQ8 186 VDD 187 AVDD_DDRPLL1 188 DDR3_DQ12 189 DDR3_DQ14 190 VDDIO_DDR                                                                                                                                                                                                                                                                                                                                                                                        |     |              |  |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|--------------|--|
| 165         VDDIO_DDR           166         DDR3_DQ4           167         DDR3_DQ0           168         VDD           169         DDR3_DQ11           170         DDR3_DQ9           171         VDDIO_DDR           172         DDR3_DQ13           173         DDR3_DQ15           174         VDDIO_DDR           175         DDR3_DQ30_P           176         DDR3_DQ30_P           177         VSS           178         DDR3_DQ31_P           179         DDR3_DQ31_N           180         VDD           181         DDR3_DM1           182         DDR3_DM1           183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14 | 163 | DDR3_DQ6     |  |
| 166 DDR3_DQ4 167 DDR3_DQ0 168 VDD 169 DDR3_DQ11 170 DDR3_DQ9 171 VDDIO_DDR 172 DDR3_DQ13 173 DDR3_DQ15 174 VDDIO_DDR 175 DDR3_DQ30_P 176 DDR3_DQ30_P 177 VSS 178 DDR3_DQS1_P 179 DDR3_DQS1_N 180 VDD 181 DDR3_DQS1_N 182 DDR3_DM1 183 VDDIO_DDR 184 DDR3_DM0 185 DDR3_DQ10 186 VDD 187 AVDD_DDRPLL1 188 DDR3_DQ12 189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 164 | DDR3_DQ2     |  |
| 167 DDR3_DQ0 168 VDD 169 DDR3_DQ11 170 DDR3_DQ9 171 VDDIO_DDR 172 DDR3_DQ13 173 DDR3_DQ15 174 VDDIO_DDR 175 DDR3_DQ30_P 176 DDR3_DQ30_P 177 VSS 178 DDR3_DQS1_P 179 DDR3_DQS1_P 179 DDR3_DQS1_N 180 VDD 181 DDR3_DM0 182 DDR3_DM1 183 VDDIO_DDR 184 DDR3_DM0 185 DDR3_DQ10 186 VDD 187 AVDD_DDRPLL1 188 DDR3_DQ12 189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 165 | VDDIO_DDR    |  |
| 168         VDD           169         DDR3_DQ11           170         DDR3_DQ9           171         VDDIO_DDR           172         DDR3_DQ13           173         DDR3_DQ15           174         VDDIO_DDR           175         DDR3_DQ30_P           176         DDR3_DQ30_N           177         VSS           178         DDR3_DQ31_P           179         DDR3_DQ31_N           180         VDD           181         DDR3_DM0           182         DDR3_DM1           183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                               | 166 | DDR3_DQ4     |  |
| 169 DDR3_DQ11 170 DDR3_DQ9 171 VDDIO_DDR 172 DDR3_DQ13 173 DDR3_DQ15 174 VDDIO_DDR 175 DDR3_DQ30_P 176 DDR3_DQ30_N 177 VSS 178 DDR3_DQ51_P 179 DDR3_DQ51_N 180 VDD 181 DDR3_DM0 182 DDR3_DM1 183 VDDIO_DDR 184 DDR3_DM1 185 DDR3_DQ10 186 VDD 187 AVDD_DDRPLL1 188 DDR3_DQ12 189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 167 | DDR3_DQ0     |  |
| 170 DDR3_DQ9 171 VDDIO_DDR 172 DDR3_DQ13 173 DDR3_DQ15 174 VDDIO_DDR 175 DDR3_DQ30_P 176 DDR3_DQ30_N 177 VSS 178 DDR3_DQ51_P 179 DDR3_DQ51_P 179 DDR3_DQ51_N 180 VDD 181 DDR3_DM0 182 DDR3_DM1 183 VDDIO_DDR 184 DDR3_DM1 185 DDR3_DQ10 186 VDD 187 AVDD_DDRPLL1 188 DDR3_DQ12 189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 168 | VDD          |  |
| 171                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 169 | DDR3_DQ11    |  |
| 172 DDR3_DQ13 173 DDR3_DQ15 174 VDDIO_DDR 175 DDR3_DQS0_P 176 DDR3_DQS0_N 177 VSS 178 DDR3_DQS1_P 179 DDR3_DQS1_N 180 VDD 181 DDR3_DM0 182 DDR3_DM1 183 VDDIO_DDR 184 DDR3_DM1 185 DDR3_DQ8 185 DDR3_DQ10 186 VDD 187 AVDD_DDRPLL1 188 DDR3_DQ12 189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 170 | DDR3_DQ9     |  |
| 173 DDR3_DQ15 174 VDDIO_DDR 175 DDR3_DQS0_P 176 DDR3_DQS0_N 177 VSS 178 DDR3_DQS1_P 179 DDR3_DQS1_N 180 VDD 181 DDR3_DM0 182 DDR3_DM1 183 VDDIO_DDR 184 DDR3_DQ8 185 DDR3_DQ10 186 VDD 187 AVDD_DDRPLL1 188 DDR3_DQ12 189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 171 | VDDIO_DDR    |  |
| 174                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 172 | DDR3_DQ13    |  |
| 175 DDR3_DQS0_P 176 DDR3_DQS0_N 177 VSS 178 DDR3_DQS1_P 179 DDR3_DQS1_P 180 VDD 181 DDR3_DM0 182 DDR3_DM1 183 VDDIO_DDR 184 DDR3_DQ8 185 DDR3_DQ10 186 VDD 187 AVDD_DDRPLL1 188 DDR3_DQ12 189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            | 173 | DDR3_DQ15    |  |
| 176         DDR3_DQS0_N           177         VSS           178         DDR3_DQS1_P           179         DDR3_DQS1_N           180         VDD           181         DDR3_DM0           182         DDR3_DM1           183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                          | 174 | VDDIO_DDR    |  |
| 177         VSS           178         DDR3_DQS1_P           179         DDR3_DQS1_N           180         VDD           181         DDR3_DM0           182         DDR3_DM1           183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                            | 175 | DDR3_DQS0_P  |  |
| 178         DDR3_DQS1_P           179         DDR3_DQS1_N           180         VDD           181         DDR3_DM0           182         DDR3_DM1           183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                      | 176 | DDR3_DQS0_N  |  |
| 179         DDR3_DQS1_N           180         VDD           181         DDR3_DM0           182         DDR3_DM1           183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                        | 177 | VSS          |  |
| 180         VDD           181         DDR3_DM0           182         DDR3_DM1           183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 178 | DDR3_DQS1_P  |  |
| 181         DDR3_DM0           182         DDR3_DM1           183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 179 | DDR3_DQS1_N  |  |
| 182         DDR3_DM1           183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   | 180 | VDD          |  |
| 183         VDDIO_DDR           184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 181 | DDR3_DM0     |  |
| 184         DDR3_DQ8           185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 182 | DDR3_DM1     |  |
| 185         DDR3_DQ10           186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 183 | VDDIO_DDR    |  |
| 186         VDD           187         AVDD_DDRPLL1           188         DDR3_DQ12           189         DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 184 | DDR3_DQ8     |  |
| 187 AVDD_DDRPLL1 188 DDR3_DQ12 189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 185 | DDR3_DQ10    |  |
| 188 DDR3_DQ12<br>189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 186 | VDD          |  |
| 189 DDR3_DQ14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 187 | AVDD_DDRPLL1 |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 188 | DDR3_DQ12    |  |
| 190 VDDIO_DDR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      | 189 | DDR3_DQ14    |  |
|                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |     |              |  |



#### 管脚排列表

Hi3798MV100 QFP 封装的管脚按位置排列如表 1-3 所示。

表1-3 管脚排列表

| 位置 | 管脚名称      | 位置  | 管脚名称         |
|----|-----------|-----|--------------|
| 1  | VDDIO_DDR | 109 | VDAC         |
| 2  | DDR3_DQ28 | 110 | AVSS_VDAC    |
| 3  | DDR3_DQ30 | 111 | VDAC_IREF    |
| 4  | VDD       | 112 | AVDD33_VDAC  |
| 5  | DDR3_DQ26 | 113 | ADAC_VREFDAC |



| 位置 | 管脚名称         | 位置  | 管脚名称           |  |
|----|--------------|-----|----------------|--|
| 6  | DDR3_DQ24    | 114 | ADAC_VOUTL     |  |
| 7  | VDDIO_DDR    | 115 | AVSS_ADAC      |  |
| 8  | DDR3_DQ17    | 116 | ADAC_VOUTR     |  |
| 9  | DDR3_DQ19    | 117 | SPDIF_OUT      |  |
| 10 | VDD          | 118 | VDD            |  |
| 11 | DDR3_DQ23    | 119 | HDMITX_HOTPLUG |  |
| 12 | DDR3_DQ21    | 120 | DVDD33         |  |
| 13 | VDDIO_DDR    | 121 | HDMITX_SDA     |  |
| 14 | DDR3_CLK1_P  | 122 | HDMITX_SCL     |  |
| 15 | DDR3_CLK1_N  | 123 | HDMITX_CEC     |  |
| 16 | VDDIO_DDR_CK | 124 | HDMI_TXCN      |  |
| 17 | DDR3_CLK0_P  | 125 | HDMI_TXCP      |  |
| 18 | DDR3_CLK0_N  | 126 | HDMI_TX0N      |  |
| 19 | VSS          | 127 | HDMI_TX0P      |  |
| 20 | AVDD_DDRPLL2 | 128 | AVCC11_HDMITX  |  |
| 21 | DDR3_CKE     | 129 | AVDD33_HDMITX  |  |
| 22 | DDR3_A10     | 130 | HDMI_TX1N      |  |
| 23 | DDR3_A12     | 131 | HDMI_TX1P      |  |
| 24 | DDR3_BA1     | 132 | HDMI_TX2N      |  |
| 25 | VDDIO_DDR    | 133 | HDMI_TX2P      |  |
| 26 | DDR3_A4      | 134 | VDD            |  |
| 27 | DDR3_A1      | 135 | USB1_DM        |  |
| 28 | DDR3_A6      | 136 | USB1_DP        |  |
| 29 | DDR3_A8      | 137 | AVCC11_USB01   |  |
| 30 | VDD          | 138 | USB01_REXT     |  |
| 31 | DDR3_A14     | 139 | AVDD33_USB01   |  |
| 32 | DDR3_A11     | 140 | USB0_DM        |  |
| 33 | DDR3_BA2     | 141 | USB0_DP        |  |
| 34 | DDR3_CSN     | 142 | FE_RXN         |  |
| 35 | VDDIO_DDR    | 143 | FE_RXP         |  |
| 36 | DDR3_A15     | 144 | AVDD33_FE      |  |

| 位置 | 管脚名称            | 位置  | 管脚名称                |
|----|-----------------|-----|---------------------|
| 37 | DDR3_A9         | 145 | FE_TXN              |
| 38 | DDR3_RESET_N    | 146 | FE_TXP              |
| 39 | VDD             | 147 | AVDD11_FE           |
| 40 | DDR3_CAS_N      | 148 | AVDD33_FE           |
| 41 | DDR3_WE_N       | 149 | FE_REXT             |
| 42 | DDR3_A3         | 150 | FE_LED_ACT          |
| 43 | DDR3_A0         | 151 | FE_LED_BASE         |
| 44 | VDDIO_DDR       | 152 | SDIO0_CWPR          |
| 45 | DDR3_A2         | 153 | SDIO0_CDATA1        |
| 46 | DDR3_A13        | 154 | SDIO0_CDATA0        |
| 47 | DDR3_BA0        | 155 | DVDD33              |
| 48 | DDR3_ODT_0      | 156 | SDIO0_CCLK_OUT      |
| 49 | VDD             | 157 | SDIO0_CCMD          |
| 50 | DDR3_A7         | 158 | VDD                 |
| 51 | DDR3_A5         | 159 | SDIO0_CDATA3        |
| 52 | DDR3_RAS_N      | 160 | SDIO0_CDATA2        |
| 53 | VDDIO_DDR       | 161 | SDIO0_CARD_DETECT   |
| 54 | DDR3_ZCOMP      | 162 | SDIO0_CARD_POWER_EN |
| 55 | DVDD11_LDO1_OUT | 163 | DDR3_DQ6            |
| 56 | FUNC_SEL        | 164 | DDR3_DQ2            |
| 57 | LED_KEY0        | 165 | VDDIO_DDR           |
| 58 | IR_IN           | 166 | DDR3_DQ4            |
| 59 | STANDBY_PWROFF  | 167 | DDR3_DQ0            |
| 60 | UART0_RXD       | 168 | VDD                 |
| 61 | UART0_TXD       | 169 | DDR3_DQ11           |
| 62 | VSS             | 170 | DDR3_DQ9            |
| 63 | XIN             | 171 | VDDIO_DDR           |
| 64 | XOUT            | 172 | DDR3_DQ13           |
| 65 | DVDD33_STANDBY  | 173 | DDR3_DQ15           |
| 66 | AVDD33_PLL      | 174 | VDDIO_DDR           |
| 67 | AVSS_PLL        | 175 | DDR3_DQS0_P         |



| 位置 | 管脚名称        | 位置  | 管脚名称         |  |
|----|-------------|-----|--------------|--|
| 68 | AVDD11_PLL  | 176 | DDR3_DQS0_N  |  |
| 69 | EBI_DQ7     | 177 | VSS          |  |
| 70 | EBI_DQ6     | 178 | DDR3_DQS1_P  |  |
| 71 | EBI_DQ5     | 179 | DDR3_DQS1_N  |  |
| 72 | EBI_DQ4     | 180 | VDD          |  |
| 73 | EBI_DQ3     | 181 | DDR3_DM0     |  |
| 74 | DVDD3318_NF | 182 | DDR3_DM1     |  |
| 75 | EBI_DQ2     | 183 | VDDIO_DDR    |  |
| 76 | EBI_DQ1     | 184 | DDR3_DQ8     |  |
| 77 | EBI_DQ0     | 185 | DDR3_DQ10    |  |
| 78 | VDD         | 186 | VDD          |  |
| 79 | NF_WEN      | 187 | AVDD_DDRPLL1 |  |
| 80 | NF_ALE      | 188 | DDR3_DQ12    |  |
| 81 | NF_CLE      | 189 | DDR3_DQ14    |  |
| 82 | NF_CSN0     | 190 | VDDIO_DDR    |  |
| 83 | DVDD3318_NF | 191 | DDR3_DQ1     |  |
| 84 | NF_REN      | 192 | DDR3_DQ3     |  |
| 85 | NF_RDY0     | 193 | VDD          |  |
| 86 | VDD         | 194 | DDR3_DQ7     |  |
| 87 | USB2_REXT   | 195 | DDR3_DQ5     |  |
| 88 | AVDD33_USB2 | 196 | VDDIO_DDR    |  |
| 89 | USB2_DM     | 197 | DDR3_DQ22    |  |
| 90 | USB2_DP     | 198 | DDR3_DQ18    |  |
| 91 | VDD_CPU     | 199 | VDDIO_DDR    |  |
| 92 | VDD_CPU     | 200 | DDR3_DQ20    |  |
| 93 | VDD_CPU     | 201 | DDR3_DQ16    |  |
| 94 | VSS         | 202 | VDD          |  |
| 95 | VDD_CPU     | 203 | DDR3_DQ27    |  |
| 96 | VDD_CPU     | 204 | DDR3_DQ25    |  |
| 97 | VSS         | 205 | VDDIO_DDR    |  |
| 98 | VDD_CPU     | 206 | DDR3_DQ29    |  |

| 位置  | 管脚名称       | 位置  | 管脚名称        |
|-----|------------|-----|-------------|
| 99  | JTAG_TMS   | 207 | DDR3_DQ31   |
| 100 | JTAG_TRSTN | 208 | VDDIO_DDR   |
| 101 | JTAG_TCK   | 209 | DDR3_DQS2_P |
| 102 | JTAG_TDI   | 210 | DDR3_DQS2_N |
| 103 | JTAG_TDO   | 211 | VSS         |
| 104 | DVDD33     | 212 | DDR3_DQS3_P |
| 105 | VDD        | 213 | DDR3_DQS3_N |
| 106 | I2C2_SCL   | 214 | VDD         |
| 107 | I2C2_SDA   | 215 | DDR3_DM2    |
| 108 | USB_BOOT   | 216 | DDR3_DM3    |

# 1.2 管脚描述

## 1.2.1 管脚类型说明

管脚 I/O 类型说明如表 1-4 所示。

表1-4 管脚 I/O 类型说明

| I/O                | 说明                 |  |  |  |  |  |
|--------------------|--------------------|--|--|--|--|--|
| Ι                  | 输入信号。              |  |  |  |  |  |
| $I_{PD}$           | 输入信号,内部下拉。         |  |  |  |  |  |
| $I_{\mathrm{PU}}$  | 输入信号,内部上拉。         |  |  |  |  |  |
| $I_S$              | 输入信号,带施密特触发器。      |  |  |  |  |  |
| $I_{SPD}$          | 输入信号,带施密特触发器,内部下拉。 |  |  |  |  |  |
| $I_{SPU}$          | 输入信号,带施密特触发器,内部上垃。 |  |  |  |  |  |
| О                  | 输出信号。              |  |  |  |  |  |
| $O_{\mathrm{OD}}$  | 输出,漏极开路。           |  |  |  |  |  |
| I/O                | 双向输入/输出信号。         |  |  |  |  |  |
| I <sub>PD</sub> /O | 双向,输入下拉。           |  |  |  |  |  |
| I <sub>PU</sub> /O | 双向,输入上拉。           |  |  |  |  |  |



| I/O                              | 说明                       |
|----------------------------------|--------------------------|
| I <sub>SPU</sub> /O              | 双向,输入上拉,带施密特触发器。         |
| $I_{PD}/O_{OD}$                  | 双向,输入下拉,输出漏极开路。          |
| I <sub>PU</sub> /O <sub>OD</sub> | 双向,输入上拉,输出漏极开路。          |
| I <sub>S</sub> /O                | 双向,输入带施密特触发器。            |
| I <sub>S</sub> /O <sub>OD</sub>  | 双向,输入带施密特触发器,输出漏极开路。     |
| CIN                              | Crystal Oscillator,晶振输入。 |
| COUT                             | Crystal Oscillator,晶振输出。 |
| P                                | 电源。                      |
| G                                | 地。                       |



### 注意

以下管脚描述中,粉红色的代表 QFP 封装的管脚。

## 1.2.2 ADAC 管脚

ADAC 管脚如表 1-5 所示。

表1-5 ADAC 管脚

| Pin                     | 管脚名称         | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                |
|-------------------------|--------------|-----|------------|-----------|-------------------------------------------------------------------|
| B22<br>/114             | ADAC_VOUTL   | 0   | -          | 3.3       | 左声道输出                                                             |
| A22<br>/116             | ADAC_VOUTR   | О   | -          | 3.3       | 右声道输出                                                             |
| G17<br>/113             | ADAC_VREFDAC | I/O | -          | 3.3       | 参考源,外挂 10uF 普通电容,<br>且需要与 100nF 低 ESR 陶瓷电<br>容并联,小电容尽量靠近芯片<br>管脚。 |
| E19                     | AVDD33_ADAC  | P   | -          | -         | ADAC 3.3V 模拟电压                                                    |
| A23 \<br>B23 \<br>C21 \ | AVSS_ADAC    | G   | -          | -         | ADAC 模拟地                                                          |

| Pin                | 管脚名称 | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述 |
|--------------------|------|----|------------|-----------|----|
| C22<br>D20<br>/115 |      |    |            |           |    |

# 1.2.3 HDMI 管脚

HDMI 管脚如表 1-6 所示。

### 表1-6 HDMI 管脚

| Pin                                                 | 管脚名称          | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述                |
|-----------------------------------------------------|---------------|----|------------|-----------|-------------------|
| G14、<br>G15<br>/128                                 | AVCC11_HDMITX | P  | -          | 1.1       | HDMI TX 1.1V 模拟电源 |
| E15                                                 | AVDD33_HDMITX | P  | -          | 3.3       | HDMI TX 3.3V 模拟电源 |
| C15、<br>C17、<br>D14、<br>D15、<br>D17、<br>E16、<br>E17 | AVSS_HDMITX   | G  | -          | -         | HDMI TX 模拟地       |
| D16<br>/126                                         | HDMI_TX0N     | О  | -          | 3.3       | 通道 0 串行差分信号       |
| C16<br>/127                                         | HDMI_TX0P     |    |            |           |                   |
| B15<br>/130                                         | HDMI_TX1N     | 0  | -          | 3.3       | 通道1串行差分信号         |
| A15<br>/131                                         | HDMI_TX1P     |    |            |           |                   |
| C14<br>/132                                         | HDMI_TX2N     | 0  | -          | 3.3       | 通道2串行差分信号         |
| B14<br>/133                                         | HDMI_TX2P     |    |            |           |                   |
| B17                                                 | HDMI_TXCN     | О  | -          | 3.3       | 差分像素时钟            |



| Pin         | 管脚名称               | 类型                               | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                                |
|-------------|--------------------|----------------------------------|------------|-----------|---------------------------------------------------------------------------------------------------|
| /124        |                    |                                  |            |           |                                                                                                   |
| A17<br>/125 | HDMI_TXCP          |                                  |            |           |                                                                                                   |
| C18<br>/123 | HDMITX_CEC         | I <sub>S</sub> /O <sub>O</sub>   | 4          | 3.3       | 功能 0: 保留<br>功能 1: HDMITX_CEC<br>HDMI TX 接口的控制通道信<br>号<br>功能 2: GPIO4_7<br>通用输入输出<br>功能 3: 保留      |
| B19<br>/119 | HDMITX_HOTPLU<br>G | I <sub>S</sub> /O                | 4          | 3.3/5     | 功能 0: 保留<br>功能 1: HDMITX_HOTPLUG<br>HDMI TX 接口的热插拔信号<br>功能 2: GPIO4_6<br>通用输入输出<br>功能 3: 保留       |
| D18<br>/122 | HDMITX_SCL         | I <sub>S</sub> /O <sub>O</sub> D | 4          | 3.3/5     | 功能 0: 保留<br>功能 1: HDMITX_SCL<br>HDMI TX 接口的 I2C 总线时钟<br>功能 2: GPIO4_5<br>通用输入输出<br>功能 3、4: 保留     |
| A19<br>/121 | HDMITX_SDA         | I <sub>S</sub> /O <sub>O</sub>   | 4          | 3.3/5     | 功能 0: 保留<br>功能 1: HDMITX_SDA<br>HDMI TX 接口的 I2C 总线数<br>据<br>功能 2: GPIO4_4<br>通用输入输出<br>功能 3、4: 保留 |

## 1.2.4 USB 管脚

── 说明QFP 封装不支持 USB3.0。

USB 管脚如表 1-7 所示。

### 表1-7 USB 管脚

| Pin                      | 管脚名称              | 类型                  | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                          |
|--------------------------|-------------------|---------------------|------------|-----------|---------------------------------------------------------------------------------------------|
| G11<br>/137              | AVCC11_USB01      | P                   | -          | 1.1       | USB 1.1.V 模拟电源                                                                              |
| R17                      | AVDD11_VP_USB3    | P                   | -          | 1.1       | USB3.0 1.1.V 模拟电源                                                                           |
| T17                      | AVDD11_VPTX0_USB3 | P                   | -          | 1.1       | USB3.0 1.1.V 模拟电源                                                                           |
| D7<br>/139               | AVDD33_USB01      | P                   | -          | 3.3       | USB2.0 3.3V 模拟电源                                                                            |
| K19<br>/88               | AVDD33_USB2       | P                   | -          | 3.3       | USB2.0 3.3V 模拟电源                                                                            |
| W17、<br>W18              | AVDD33_USB3       | P                   | -          | 3.3       | USB3.0 3.3V 模拟电源                                                                            |
| C6                       | AVSS_USB0         | G                   | -          | -         | USB2.0 模拟地                                                                                  |
| B8、<br>C8                | AVSS_USB1         | G                   | -          | -         | USB2.0 模拟地                                                                                  |
| D6、<br>L20、<br>L21       | AVSS_USB2         | G                   | -          | -         | USB2.0 模拟地                                                                                  |
| R16                      | DVDD11_USB3       | P                   | -          | 1.1       | USB 1.1V 数字电源                                                                               |
| H21<br>/108              | USB_BOOT          | I <sub>SPU</sub> /O | 4          | 3.3       | 功能 0: USB_BOOT<br>BOOT 时,指示 USB 自举<br>是否使能:<br>0: 使能;<br>1: 不使能;<br>功能 1: GPIO2_5<br>通用输入输出 |
| D8<br>/138               | USB01_REXT        | I/O                 | -          | 3.3       | USB2.0 外接电阻接口,电<br>阻阻值是 135±1%Ω                                                             |
| A6<br>/140<br>B6<br>/141 | USB0_DM USB0_DP   | I/O                 | -          | 0.4/3.    | USB2.0 的差分总线,在高速模式下,该端口的工作电压为 0~400mV,在全速和低速模式下,该端口的的电压为 0~3.3V                             |



| Pin          | 管脚名称            | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                        |
|--------------|-----------------|-----|------------|-----------|---------------------------------------------------------------------------|
| B7<br>/135   | USB1_DM         | I/O | -          | 0.4/3.    | USB2.0 的差分总线,在高速模式下,该端口的工作电压为 0~400mV,在全速                                 |
| C7<br>/136   | USB1_DP         |     |            |           | 和低速模式下,该端口的<br>的电压为 0~3.3V                                                |
| L22<br>/89   | USB2_DM         | I/O | -          | 0.4/3.    | USB2.0 的差分总线,在高速模式下,该端口的工作                                                |
| L23<br>/90   | USB2_DP         |     |            |           | 电压为 0~400mV,在全速和低速模式下,该端口的的电压为 0~3.3V                                     |
| L19<br>/87   | USB2_REXT       | I/O | -          | 3.3       | USB2.0 外接电阻接口,电<br>阻阻值是 135±1%Ω                                           |
| AC18<br>AB18 | USB3_DM USB3_DP | I/O | -          | 0.4/3.    | USB3.0 的 USB2.0 模式下的差分总线,在高速模式下,该端口的工作电压为0~400mV,在全速和低速模式下,该端口的的电压为0~3.3V |
| Y17          | USB3_REXT       | I/O | -          | 3.3       | USB3.0 外接电阻接口,电<br>阻阻值是 200±10%Ω                                          |
| AB20         | USB3_RXN        | I   | -          | 1.1.      | USB3.0 的接收数据差分总<br>线                                                      |
| AC20         | USB3_RXP        |     |            |           |                                                                           |
| AA19         | USB3_TXN        | О   | -          | 1.1       | USB3.0 的发送数据差分总<br>线                                                      |
| Y19          | USB3_TXP        |     |            |           | ×                                                                         |

# 1.2.5 FE 管脚

FE 管脚如表 1-8 所示。

表1-8 FE 管脚

| Pin         | 管脚名称      | 类<br>型 | 驱动<br>(mA) | 电压<br>(V) | 描述               |
|-------------|-----------|--------|------------|-----------|------------------|
| G10<br>/147 | AVDD11_FE | P      | -          | 1.1       | FE PHY 1.1V 模拟电源 |
| E5 /144、    | AVDD33_FE | P      | -          | 3.3       | FE PHY 3.3V 模拟电源 |

| Pin            | 管脚名称            | 类型        | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                                                                     |
|----------------|-----------------|-----------|------------|-----------|----------------------------------------------------------------------------------------------------------------------------------------|
| 148            |                 |           |            |           |                                                                                                                                        |
| A3  B3  C4  D4 | AVSS_FE         | G         | -          | -         | FE PHY 模拟地                                                                                                                             |
| B1<br>/150     | FE_LED_ACT      | I/O       | 4          | 3.3       | 功能 0: 保留 功能 1: FE_LED_ACT 网口链接状态指示信号: 此信号控制的 LED 闪烁,传输的数据包密集时 LED 闪烁迅速,传输数据包稀疏时 LED 闪烁缓慢。 OD/CMOS 类型可选,默认为 OD 输出; 功能 2: GPIO2_1 通用输入输出 |
| B2<br>/151     | FE_LED_BAS<br>E | I/O<br>OD | 4          | 3.3       | 功能 0: GPIO2_2<br>通用输入输出<br>功能 1: FE_LED_BASE<br>网口链接状态指示信号:<br>0: 链接已经建立; 1: 没有链接建立。<br>OD/CMOS 类型可选,默认为 OD 输出;                        |
| E6<br>/149     | FE_REXT         | I/O       | -          | 3.3       | 内部基准参考电压,该引脚需要外接 1%精度的 10.0kΩ 电阻到地。                                                                                                    |
| C5<br>/142     | FE_RXN          | Ι         | -          | 3.3       | 差分接收,极性自适应                                                                                                                             |
| D5<br>/143     | FE_RXP          |           |            |           |                                                                                                                                        |
| A4<br>/145     | FE_TXN          | О         | -          | 3.3       | 差分发送,极性自适应                                                                                                                             |
| B4<br>/146     | FE_TXP          |           |            |           |                                                                                                                                        |



## 1.2.6 PLL 管脚

PLL 管脚如表 1-9 所示。

#### 表1-9 PLL 管脚

| Pin        | 管脚名称       | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述            |
|------------|------------|----|------------|-----------|---------------|
| P17<br>/68 | AVDD11_PLL | P  | 1          | 1.1       | PLL 1.1V 模拟电源 |
| R19<br>/66 | AVDD33_PLL | P  | 1          | 3.3       | PLL 3.3V 模拟电源 |
| P19<br>/67 | AVSS_PLL   | G  | -          | -         | PLL 模拟地       |

## 1.2.7 VDAC 管脚

VDAC 管脚如表 1-10 所示。

#### 表1-10 VDAC 管脚

| Pin                                     | 管脚名称        | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述             |
|-----------------------------------------|-------------|-----|------------|-----------|----------------|
| E20、F19、<br>G19<br>/112                 | AVDD33_VDAC | P   | -          | 3.3       | VDAC 3.3V 模拟电源 |
| D21、D22、<br>E21、E22、<br>F21、G20<br>/110 | AVSS_VDAC   | G   | -          | -         | VDAC 模拟地       |
| E23<br>/109                             | VDAC        | О   | -          | 3.3       | VDAC 模拟输出      |
| F20<br>/111                             | VDAC_IREF   | I/O | -          | 3.3       | 参考电流源          |

## 1.2.8 DDR 管脚

### DDR 电源管脚

DDR 电源管脚如表 1-11 所示。



### 表1-11 DDR 电源管脚

| Pin                                                                                                                                          | 管脚名称         | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述                     |
|----------------------------------------------------------------------------------------------------------------------------------------------|--------------|----|------------|-----------|------------------------|
| N8<br>/187                                                                                                                                   | AVDD_DDRPLL1 | P  | -          | 3.3       | DDR3 PLL 3.3V 模拟<br>电源 |
| T12 /20                                                                                                                                      | AVDD_DDRPLL2 | P  | -          | 3.3       | DDR3 PLL 3.3V 模拟<br>电源 |
| T9、T10                                                                                                                                       | VDDIO_CK_DDR | P  | -          | 1.5       | DDR3 时钟接口电源            |
| J6、J7、K6、K7、L6、N6、P6、T6、U6、U7、V5、V6、V7、V8、V9、V11、V12、V13、V14、W4、W5、W6、W7、Y4、Y5、Y6 /16、1、7、13、25、35、44、53、165、171、174、183、190、196、199、205、208 | VDDIO_DDR    | P  |            | 1.5       | DDR3 接口电源              |

### DDR 信号管脚

DDR 信号管脚如表 1-12 所示。

### 表1-12 DDR 信号管脚

| Pin         | 管脚名称    | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述                |
|-------------|---------|----|------------|-----------|-------------------|
| AC14<br>/43 | DDR3_A0 | О  | -          | 1.5       | DDR3 SDRAM 地址信号 0 |
| Y10<br>/27  | DDR3_A1 | О  | -          | 1.5       | DDR3 SDRAM 地址信号 1 |



| Pin         | 管脚名称     | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述                         |
|-------------|----------|----|------------|-----------|----------------------------|
| W14<br>/45  | DDR3_A2  | О  | -          | 1.5       | DDR3 SDRAM 地址信号 2          |
| AB14<br>/42 | DDR3_A3  | О  | -          | 1.5       | DDR3 SDRAM 地址信号 3          |
| W10<br>/26  | DDR3_A4  | О  | -          | 1.5       | DDR3 SDRAM 地址信号 4          |
| Y16<br>/51  | DDR3_A5  | О  | -          | 1.5       | DDR3 SDRAM 地址信号 5          |
| AA10<br>/28 | DDR3_A6  | О  | -          | 1.5       | DDR3 SDRAM 地址信号 6          |
| AA16<br>/50 | DDR3_A7  | О  | -          | 1.5       | DDR3 SDRAM 地址信号 7          |
| AB11<br>/29 | DDR3_A8  | О  | -          | 1.5       | DDR3 SDRAM 地址信号 8          |
| AA12<br>/37 | DDR3_A9  | О  | -          | 1.5       | DDR3 SDRAM 地址信号 9          |
| Y8<br>/22   | DDR3_A10 | О  | -          | 1.5       | DDR3 SDRAM 地址信号 10         |
| Y11<br>/32  | DDR3_A11 | О  | -          | 1.5       | DDR3 SDRAM 地址信号 11         |
| AB9<br>/23  | DDR3_A12 | О  | -          | 1.5       | DDR3 SDRAM 地址信号 12         |
| Y15<br>/46  | DDR3_A13 | О  | -          | 1.5       | DDR3 SDRAM 地址信号 13         |
| AA11<br>/31 | DDR3_A14 | О  | -          | 1.5       | DDR3 SDRAM 地址信号 14         |
| W12<br>/36  | DDR3_A15 | О  | -          | 1.5       | DDR3 SDRAM 地址信号 15         |
| AC15<br>/47 | DDR3_BA0 | О  | -          | 1.5       | DDR3 SDRAM BANK 地址<br>信号 0 |
| AA9<br>/24  | DDR3_BA1 | О  | -          | 1.5       | DDR3 SDRAM BANK 地址<br>信号 1 |
| Y12<br>/33  | DDR3_BA2 | О  | -          | 1.5       | DDR3 SDRAM BANK 地址<br>信号 2 |



| Pin         | 管脚名称        | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述                      |
|-------------|-------------|-----|------------|-----------|-------------------------|
| Y14<br>40   | DDR3_CAS_N  | О   | -          | 1.5       | DDR3 SDRAM 列地址选择<br>信号  |
| AC8 /17     | DDR3_CLK0_P | О   | -          | 1.5       | DDR3 SDRAM 差分时钟         |
| AA7<br>/14  | DDR3_CLK1_P | О   | -          | 1.5       | DDR3 SDRAM 差分时钟         |
| AB8<br>/18  | DDR3_CLK0_N | О   | -          | 1.5       | DDR3 SDRAM 差分时钟         |
| AB7<br>/15  | DDR3_CLK1_N | О   | -          | 1.5       | DDR3 SDRAM 差分时钟         |
| W9<br>/21   | DDR3_CKE    | О   | -          | 1.5       | DDR3 SDRAM 时钟使能信号       |
| AC12<br>/34 | DDR3_CSN    | О   | -          | 1.5       | DDR3 SDRAM 片选信号 0       |
| K4<br>/181  | DDR3_DM0    | I/O | -          | 1.5       | DDR3 SDRAM 数据屏蔽使能 0,高有效 |
| L5<br>/182  | DDR3_DM1    | I/O | -          | 1.5       | DDR3 SDRAM 数据屏蔽使能 1,高有效 |
| AA1<br>/215 | DDR3_DM2    | I/O | -          | 1.5       | DDR3 SDRAM 数据屏蔽使能 2,高有效 |
| Y2<br>/216  | DDR3_DM3    | I/O | -          | 1.5       | DDR3 SDRAM 数据屏蔽使能 3,高有效 |
| H4<br>/167  | DDR3_DQ0    | I/O | -          | 1.5       | DDR3 SDRAM 数据线 0        |
| N1<br>/191  | DDR3_DQ1    | I/O | -          | 1.5       | DDR3 SDRAM 数据线 1        |
| H1<br>/164  | DDR3_DQ2    | I/O | -          | 1.5       | DDR3 SDRAM 数据线 2        |
| P3<br>/192  | DDR3_DQ3    | I/O | -          | 1.5       | DDR3 SDRAM 数据线 3        |
| H5<br>/166  | DDR3_DQ4    | I/O | -          | 1.5       | DDR3 SDRAM 数据线 4        |
| R3<br>/195  | DDR3_DQ5    | I/O | -          | 1.5       | DDR3 SDRAM 数据线 5        |



| Pin        | 管脚名称      | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述                |
|------------|-----------|-----|------------|-----------|-------------------|
| H2<br>/163 | DDR3_DQ6  | I/O | -          | 1.5       | DDR3 SDRAM 数据线 6  |
| P2<br>/194 | DDR3_DQ7  | I/O | -          | 1.5       | DDR3 SDRAM 数据线 7  |
| M4<br>/184 | DDR3_DQ8  | I/O | -          | 1.5       | DDR3 SDRAM 数据线 8  |
| K2<br>/170 | DDR3_DQ9  | I/O | -          | 1.5       | DDR3 SDRAM 数据线 9  |
| M5<br>/185 | DDR3_DQ10 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 10 |
| J3<br>/169 | DDR3_DQ11 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 11 |
| N4<br>/188 | DDR3_DQ12 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 12 |
| J4<br>/172 | DDR3_DQ13 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 13 |
| P4<br>/189 | DDR3_DQ14 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 14 |
| J5<br>/173 | DDR3_DQ15 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 15 |
| T5<br>/201 | DDR3_DQ16 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 16 |
| AA5<br>/8  | DDR3_DQ17 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 17 |
| T2<br>/198 | DDR3_DQ18 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 18 |
| AB5        | DDR3_DQ19 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 19 |
| R5<br>/200 | DDR3_DQ20 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 20 |
| AC6<br>/12 | DDR3_DQ21 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 21 |
| T3<br>/197 | DDR3_DQ22 | I/O | -          | 1.5       | DDR3 SDRAM 数据线 22 |



| Pin        | 管脚名称        | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述                                    |
|------------|-------------|-----|------------|-----------|---------------------------------------|
| AA6<br>/11 | DDR3_DQ23   | I/O | -          | 1.5       | DDR3 SDRAM 数据线 23                     |
| AA4<br>/6  | DDR3_DQ24   | I/O | -          | 1.5       | DDR3 SDRAM 数据线 24                     |
| U1<br>/204 | DDR3_DQ25   | I/O | -          | 1.5       | DDR3 SDRAM 数据线 25                     |
| AB3<br>/5  | DDR3_DQ26   | I/O | -          | 1.5       | DDR3 SDRAM 数据线 26                     |
| U3<br>/203 | DDR3_DQ27   | I/O | -          | 1.5       | DDR3 SDRAM 数据线 27                     |
| AC2<br>/2  | DDR3_DQ28   | I/O | -          | 1.5       | DDR3 SDRAM 数据线 28                     |
| T4<br>/206 | DDR3_DQ29   | I/O | -          | 1.5       | DDR3 SDRAM 数据线 29                     |
| AB2 /3     | DDR3_DQ30   | I/O | -          | 1.5       | DDR3 SDRAM 数据线 30                     |
| U4<br>/207 | DDR3_DQ31   | I/O | -          | 1.5       | DDR3 SDRAM 数据线 31                     |
| L2<br>/175 | DDR3_DQS0_P | I/O | -          | 1.5       | DDR3 DQS strobe 信号 0,控<br>制 DQ[7:0]   |
| M2<br>/178 | DDR3_DQS1_P | I/O | -          | 1.5       | DDR3 DQS strobe 信号 1,控<br>制 DQ[15:8]  |
| V3<br>/209 | DDR3_DQS2_P | I/O | -          | 1.5       | DDR3 DQS strobe 信号 2,控制 DQ[23:16]     |
| W1<br>/212 | DDR3_DQS3_P | I/O | -          | 1.5       | DDR3 DQS strobe 信号 3,控制 DQ[31:24]     |
| L1<br>/176 | DDR3_DQS0_N | I/O | -          | 1.5       | DDR3 DQS strobe 信号 0,控制 DQ[7:0]       |
| M3<br>/179 | DDR3_DQS1_N | I/O | -          | 1.5       | DDR3 DQS strobe 信号 1,控<br>制 DQ[15:8]  |
| V2<br>/210 | DDR3_DQS2_N | I/O | -          | 1.5       | DDR3 DQS strobe 信号 2,控<br>制 DQ[23:16] |
| W2<br>/213 | DDR3_DQS3_N | I/O | -          | 1.5       | DDR3 DQS strobe 信号 3,控制 DQ[31:24]     |



| Pin         | 管脚名称         | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述                      |
|-------------|--------------|----|------------|-----------|-------------------------|
| AB15<br>/48 | DDR3_ODT_0   | О  | -          | 1.5       | DDR3 SDRAM 片内终端匹配控制信号   |
| AB16<br>/52 | DDR3_RAS_N   | О  | -          | 1.5       | DDR SDRAM 行地址选择信<br>号   |
| AB13<br>/38 | DDR3_RESET_N | О  | -          | 1.5       | DDR3 SDRAM 复位信号,<br>低有效 |
| Y13<br>/41  | DDR3_WE_N    | О  | -          | 1.5       | DDR SDRAM 写使能,低有效       |
| W16<br>/54  | DDR3_ZQ      | О  | -          | 1.5       | DDR SDRAM ZQ 校准信号       |

# 1.2.9 SYS 管脚

□ 说明

QFP 封装不支持 MUTE\_CTRL 功能。

SYS 管脚如表 1-13 所示。

表1-13 SYS 管脚

| Pin        | 管脚名称      | 类型               | 驱动<br>(mA) | 电压<br>(V) | 描述                                                      |
|------------|-----------|------------------|------------|-----------|---------------------------------------------------------|
| Y22<br>/56 | FUNC_SEL  | $I_{SPD}$        | -          | 3.3/5     | 功能模式和测试模式选择:<br>0:功能模式;<br>1:测试模式;                      |
| C19        | MUTE_CTRL | I/O              | 4          | 3.3       | 功能 0: GPIO4_3<br>通用输入输出<br>功能 1: MUTE_CTRL<br>MUTE 控制信号 |
| W23<br>/63 | XIN       | C <sub>IN</sub>  | -          | 3.3       | 晶体输入                                                    |
| W22<br>/64 | XOUT      | C <sub>OUT</sub> | -          | 3.3       | 晶体输出                                                    |

## 1.2.10 I2C 管脚

I2C 管脚如表 1-14 所示。

#### 表1-14 I2C 管脚

| Pin         | 管脚名称     | 类型                              | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                                                            |
|-------------|----------|---------------------------------|------------|-----------|-------------------------------------------------------------------------------------------------------------------------------|
| H22<br>/106 | I2C2_SCL | I <sub>S</sub> /O <sub>OD</sub> | 4          | 3.3/5     | 功能 0: PMC_PWM0 PWM 输出信号 0, 用法请参见芯片手册第 11 章的 PWM 相关小节。 功能 1、2、3: 保留功能 4: I2C2_SCL I2C2 总线时钟, OD 输出功能 5: 保留功能 6: GPIO2_6 通用输入输出 |
| H23<br>/107 | I2C2_SDA | I <sub>S</sub> /O <sub>OD</sub> | 4          | 3.3/5     | 功能 0: PMC_PWM1 PWM 输出信号 1, 用法请参见 芯片手册第 11 章的 PWM 相关 小节。 功能 1: GPIO2_7 通用输入输出 功能 2、3: 保留 功能 4: I2C2_SDA I2C2 总线数据/地址, OD 输出    |

## 1.2.11 I2S 管脚

□ 说明

QFP 封装不支持 I2S。

I2S 管脚如表 1-15 所示。

#### 表1-15 I2S 管脚

| Pin | 管脚名称      | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述              |
|-----|-----------|-----|------------|-----------|-----------------|
| C10 | I2S0_BCLK | I/O | 4          | 3.3       | 功能 0: GPIO6_3   |
|     |           |     |            |           | 通用输入输出          |
|     |           |     |            |           | 功能 1: I2SO_BCLK |



| Pin | 管脚名称       | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                              |
|-----|------------|-----|------------|-----------|-------------------------------------------------------------------------------------------------|
|     |            |     |            |           | I2S 或 PCM 接口位流时钟                                                                                |
| A8  | I2S0_DIN0  | I/O | 4          | 3.3       | 功能 0: GPIO6_7<br>通用输入输出<br>功能 1: I2S0_DIN0<br>I2S 或 PCM 接口数据输入。                                 |
| A9  | I2S0_DOUT0 | I/O | 4          | 3.3       | 功能 0: GPIO6_5<br>通用输入输出<br>功能 1: I2S0_DOUT0<br>I2S 或 PCM 接口数据输出。                                |
| В9  | I2S0_MCLK  | I/O | 4          | 3.3       | 功能 0: GPIO6_6<br>通用输入输出<br>功能 1: I2S0_MCLK<br>I2S 或 PCM 接口主时钟,可以作为<br>音频 CODEC 的工作时钟(低端<br>DAC) |
| С9  | I2S0_WS    | I/O | 4          | 3.3       | 功能 0: GPIO6_4<br>通用输入输出<br>功能 1: I2S0_WS<br>I2S 接收端左右声道选择信号(与<br>ADC 接口)                        |

# 1.2.12 IR 管脚

IR 管脚如表 1-16 所示。

表1-16 IR 管脚

| Pin        | 管脚名称  | 类型        | 驱动<br>(mA) | 电压<br>(V) | 描述                                             |
|------------|-------|-----------|------------|-----------|------------------------------------------------|
| Y21<br>/58 | IR_IN | $I_{SPU}$ | -          | 3.3/5     | 功能 0: IR_IN<br>红外输入<br>功能 1: GPIO5_1<br>通用输入输出 |

# 1.2.13 JTAG 管脚

□ 说明

QFP 封装不支持 JTAG\_SEL 功能。

JTAG 管脚如表 1-17 所示。

#### 表1-17 JTAG 管脚

| Pin         | 管脚名称     | 类型                  | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                              |
|-------------|----------|---------------------|------------|-----------|-------------------------------------------------------------------------------------------------|
| G21         | JTAG_SEL | $I_{SPD}$           | 4          | 3.3       | JTAG 管脚复用功能控制指示: 0: JTAG 管脚功能通过管脚复用寄存器控制; 1: JTAG 管脚功能固定为 JTAG 接口功能;                            |
| J21<br>/101 | JTAG_TCK | I <sub>SPD</sub> /O | 4          | 3.3       | 功能 0: JTAG_TCK JTAG 时钟输入 功能 1、2、3、4: 保留 功能 5: GPIO0_6 通用输入输出 功能 6: 保留                           |
| J23<br>/102 | JTAG_TDI | I <sub>SPU</sub> /O | 4          | 3.3       | 功能 0: JTAG_TDI JTAG 数据输入 功能 1、2、3、4: 保留 功能 5: GPIO0_7 通用输入输出                                    |
| J22<br>/103 | JTAG_TDO | I/O                 | 4          | 3.3       | 功能 0: JTAG_TDO<br>JTAG 数据输出<br>功能 1、2、3、4: 保留<br>功能 5: GPIO2_0<br>通用输入输出                        |
| K21<br>/99  | JTAG_TMS | I <sub>SPU</sub> /O | 4          | 3.3       | 功能 0: JTAG_TMS JTAG 模式选择输入或软件跟踪的数据输出。两种模式选择在 CPU 中进行控制功能 1、2、3、4: 保留功能 5: GPIO0_4通用输入输出功能 6: 保留 |



| Pin         | 管脚名称       | 类型                  | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                      |
|-------------|------------|---------------------|------------|-----------|-------------------------------------------------------------------------|
| K20<br>/100 | JTAG_TRSTN | I <sub>SPD</sub> /O | 4          | 3.3       | 功能 0: JTAG_TRSTN JTAG 复位输入 功能 1、2、3、4: 保留 功能 5: GPIO0_5 通用输入输出 功能 6: 保留 |

## 1.2.14 LED 管脚

### □ 说明

QFP 封装只支持 1 线的 LED 接口,即只有 LED\_KEY0 管脚。

LED 管脚如表 1-18 所示。

表1-18 LED 管脚

| Pin         | 管脚名称     | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述                                                        |
|-------------|----------|-----|------------|-----------|-----------------------------------------------------------|
| AC22        | LED_CLK  | I/O | 4          | 3.3/5     | 功能 0: GPIO5_6<br>通用输入输出<br>功能 1: LED_CLK<br>Led 串行输出同步时钟  |
| AA21<br>/57 | LED_KEY0 | I/O | 4          | 3.3/5     | 功能 0: LED_KEY0 Led 矩阵键盘输入 0 功能 1: GPIO5_2 通用输入输出 功能 2: 保留 |
| AB22        | LED_DATA | I/O | 4          | 3.3/5     | 功能 0: GPIO5_5<br>通用输入输出<br>功能 1: LED_DATA<br>Led 串行输出数据   |

## 1.2.15 NANDC 管脚

NANDC 管脚如表 1-19 所示。



#### 表1-19 NANDC 管脚

| Pin                       | 管脚名称            | 类型                      | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                           |
|---------------------------|-----------------|-------------------------|------------|-----------|----------------------------------------------------------------------------------------------|
| M19、<br>N19<br>/74、<br>83 | DVDD3318<br>_NF | P                       | -          | 1.8/3.3   | NAND Flash 1.8/3.3V 电源                                                                       |
| N20<br>/80                | NF_ALE          | I/O                     | 4          | 1.8/3.3   | 功能 0: NF_ALE NAND Flash 地址锁存信号 功能 1: SDIO1_CARD_POWER_EN 电源使能控制信号,高电平有效 功能 2: GPIO0_1 通用输入输出 |
| N21<br>/81                | NF_CLE          | I/O                     | 4          | 1.8/3.3   | 功能 0: NF_CLE NAND Flash 命令锁存信号 功能 1: SDIO1_CWPR 卡写保护检测信号,高电平有效 功能 2: GPIO0_2 通用输入输出          |
| N22<br>/82                | NF_CSN0         | I <sub>PU</sub> /       | 8          | 1.8/3.3   | 功能 0: NF_CSN0 NAND Flash 片选信号,低电平有效 功能 1: SDIO1_CCMD 卡命令,默认处于高电平                             |
| M21<br>/85                | NF_RDY0         | I <sub>SPU</sub> /<br>O | 4          | 1.8/3.3   | 功能 0: NF_RDY0 NAND Flash 忙/空闲指示。 1: 空闲; 0: 忙; 功能 1: SDIO1_RST EMMC 复位信号                      |
| N23<br>/84                | NF_REN          | О                       | 8          | 1.8/3.3   | 功能 0: NF_REN NAND Flash 读使能信号,低电平有效 功能 1: SDIO1_CCLK_OUT 输出给卡使用的工作时钟                         |
| P21<br>/79                | NF_WEN          | I/O                     | 4          | 1.8/3.3   | 功能 0: NF_WEN NAND Flash 写使能信号,低电平有效 功能 1: SDIO1_CARD_DETECT                                  |



| Pin        | 管脚名称    | 类型                 | 驱动<br>(mA) | 电压<br>(V) | 描述                                                           |
|------------|---------|--------------------|------------|-----------|--------------------------------------------------------------|
|            |         |                    |            |           | 卡检查信号,低电平有效<br>功能 2: GPIO0_0<br>通用输入输出                       |
| R23<br>/77 | EBI_DQ0 | I/O                | 8          | 1.8/3.3   | 功能 0: EBI_DQ0 NAND Flash 数据总线 功能 1: SDIO1_CDATA0 卡数据,默认处于高电平 |
| R22<br>/76 | EBI_DQ1 | I/O                | 8          | 1.8/3.3   | 功能 0: EBI_DQ1 NAND Flash 数据总线 功能 1: SDIO1_CDATA1 卡数据,默认处于高电平 |
| R21<br>/75 | EBI_DQ2 | I/O                | 8          | 1.8/3.3   | 功能 0: EBI_DQ2 NAND Flash 数据总线 功能 1: SDIO1_CDATA2 卡数据,默认处于高电平 |
| T21<br>/73 | EBI_DQ3 | I/O                | 8          | 1.8/3.3   | 功能 0: EBI_DQ3 NAND Flash 数据总线 功能 1: SDIO1_CDATA3 卡数据,默认处于高电平 |
| T20<br>/72 | EBI_DQ4 | I/O                | 8          | 1.8/3.3   | 功能 0: EBI_DQ4 NAND Flash 数据总线 功能 1: SDIO1_CDATA4 卡数据,默认处于高电平 |
| U22<br>/71 | EBI_DQ5 | I/O                | 8          | 1.8/3.3   | 功能 0: EBI_DQ5 NAND Flash 数据总线 功能 1: SDIO1_CDATA5 卡数据,默认处于高电平 |
| U23<br>/70 | EBI_DQ6 | I/O                | 8          | 1.8/3.3   | 功能 0: EBI_DQ6 NAND Flash 数据总线 功能 1: SDIO1_CDATA6 卡数据,默认处于高电平 |
| U21<br>/69 | EBI_DQ7 | I <sub>SPU</sub> / | 8          | 1.8/3.3   | 功能 0: EBI_DQ7<br>NAND Flash 数据总线                             |

用户指南 1 封装与管脚 1 封装与管脚

| Pin | 管脚名称 | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述                             |
|-----|------|----|------------|-----------|--------------------------------|
|     |      |    |            |           | 功能 1: SDIO1_CDATA7             |
|     |      |    |            |           | 卡数据,默认处于高电平                    |
|     |      |    |            |           | 功能 2: BOOT_SEL0                |
|     |      |    |            |           | 启动 memeory 类型选择,仅在上电<br>的时候有效, |
|     |      |    |            |           | {BOOT_SEL1,BOOT_SEL0}:         |
|     |      |    |            |           | 00: 保留;                        |
|     |      |    |            |           | 01: NANDFlash                  |
|     |      |    |            |           | 10: SD                         |
|     |      |    |            |           | 11: EMMC                       |

## 1.2.16 SDIO 管脚

SDIO 管脚如表 1-20 所示。

#### 表1-20 SDIO 管脚

| Pin        | 管脚名称                    | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                    |
|------------|-------------------------|-----|------------|-----------|---------------------------------------------------------------------------------------|
| F1<br>/161 | SDIO0_CARD_D<br>ETECT   | I/O | 4          | 3.3       | 功能 0: GPIO3_6<br>通用输入输出<br>功能 1: SDIO0_CARD_DETECT<br>卡检查信号,低电平有效                     |
| F3<br>/162 | SDIO0_CARD_P<br>OWER_EN | I/O | 4          | 3.3       | 功能 0: GPIO3_7<br>通用输入输出<br>功能 1:<br>SDIO0_CARD_POWER_EN<br>电源使能控制信号,高电平有<br>效,默认处于低电平 |
| E3 /156    | SDIO0_CCLK_O<br>UT      | I/O | 4          | 3.3       | 功能 0: GPIO3_2<br>通用输入输出<br>功能 1: SDIO0_CCLK_OUT<br>输出给卡使用的工作时钟                        |
| E2<br>/157 | SDIO0_CCMD              | I/O | 4          | 3.3       | 功能 0: GPIO3_3<br>通用输入输出<br>功能 1: SDIO0_CCMD                                           |



| Pin        | 管脚名称         | 类型                             | 驱动<br>(mA) | 电压<br>(V) | 描述                                                            |
|------------|--------------|--------------------------------|------------|-----------|---------------------------------------------------------------|
|            |              |                                |            |           | 卡命令,默认处于高电平                                                   |
| D3<br>/154 | SDIO0_CDATA0 | I/O                            | 4          | 3.3       | 功能 0: GPIO3_1<br>通用输入输出<br>功能 1: SDIO0_CDATA0<br>卡数据,默认处于高电平  |
| C2<br>/153 | SDIO0_CDATA1 | I/O                            | 4          | 3.3       | 功能 0: GPIO3_0<br>通用输入输出<br>功能 1: SDIO0_CDATA1<br>卡数据,默认处于高电平  |
| F2<br>/160 | SDIO0_CDATA2 | I <sub>S</sub> /O <sub>O</sub> | 4          | 3.3/5     | 功能 0: GPIO3_5<br>通用输入输出<br>功能 1: SDIO0_CDATA2<br>卡数据,默认处于高电平  |
| E1 /159    | SDIO0_CDATA3 | I <sub>S</sub> /O <sub>O</sub> | 4          | 3.3/5     | 功能 0: GPIO3_4<br>通用输入输出<br>功能 1: SDIO0_CDATA3<br>卡数据,默认处于高电平  |
| C1<br>/152 | SDIO0_CWPR   | I/O                            | 4          | 3.3       | 功能 0: GPIO2_3<br>通用输入输出<br>功能 1: SDIO0_CWPR<br>卡写保护检测信号,高电平有效 |

## 1.2.17 SLIC 管脚

### □ 说明

QFP 封装不支持 SLIC、SPI 和 UART2 功能,没有以下管脚。

SLIC 管脚如表 1-21 所示。

#### 表1-21 SLIC 管脚

| Pin | 管脚名称     | 类型  | 驱动<br>(mA) | 电压<br>(V) | 描述                      |
|-----|----------|-----|------------|-----------|-------------------------|
| C11 | SLIC_RST | I/O | 4          | 3.3       | 功能 0: GPIO6_2<br>通用输入输出 |



| Pin | 管脚名称     | 类型                | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                                                                                                 |
|-----|----------|-------------------|------------|-----------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|     |          |                   |            |           | 功能 1: SLIC_RST                                                                                                                                                     |
|     |          |                   |            |           | SLIC 芯片复位信号                                                                                                                                                        |
| B11 | SPI_CSN0 | I/O               | 4          | 3.3       | 功能 0: GPIO6_0<br>通用输入输出<br>功能 1: SPI_CSN0<br>SPI 的片选 0 输出<br>功能 2: UART2_RTSN<br>UART2 Modem状态输出: request to send, 低有效。复位值为0<br>功能 3: I2C1_SDA<br>I2C1 总线数据, OD 输出 |
| A11 | SPI_CSN1 | I/O               | 4          | 3.3       | 功能 0: GPIO6_1<br>通用输入输出<br>功能 1: SPI_CSN1<br>SPI 的片选 1 输出                                                                                                          |
| C12 | SPI_SCLK | I/O               | 4          | 3.3/5     | 功能 0: GPIO0_3<br>通用输入输出<br>功能 1: SPI_SCLK<br>SPI 时钟信号<br>功能 2: UART2_CTSN<br>Modem 状态输入: Clear To Send.低有效。                                                        |
| A12 | SPI_SDI  | I/O <sub>OD</sub> | 4          | 3.3/5     | 功能 0: GPIO4_1<br>通用输入输出<br>功能 1: SPI_SDI<br>SPI 数据输入<br>功能 2: UART2_TXD<br>UART2 数据发送<br>功能 3: I2C1_SCL<br>I2C1 总线时钟, OD 输出                                        |
| B12 | SPI_SDO  | I/O               | 4          | 3.3/5     | 功能 0: GPIO4_0<br>通用输入输出<br>功能 1: SPI_SDO<br>SPI 数据输出<br>功能 2: UART2_RXD                                                                                            |



| Pin | 管脚名称 | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述         |
|-----|------|----|------------|-----------|------------|
|     |      |    |            |           | UART2 数据接收 |

# 1.2.18 SPDIF 管脚

SPDIF 管脚如表 1-22 所示。

表1-22 SPDIF 管脚

| Pin         | 管脚名称      | 类型                  | 驱动<br>(mA) | 电压<br>(V) | 描述                                                                                                                                                               |
|-------------|-----------|---------------------|------------|-----------|------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| A20<br>/117 | SPDIF_OUT | I <sub>SPD</sub> /O | 4          | 3.3       | 功能 0: 保留 功能 1: SPDIF_OUT SPDIF 数据输出 功能 2: GPIO4_2 通用输入输出 功能 3: BOOT_SEL1 启动 memeory 类型选择,仅在上电的时候有效, {BOOT_SEL1,BOOT_SEL0}: 00: 保留; 01: Nandflash 10: SD 11: EMMC |

## 1.2.19 STANDBY\_PWROFF 管脚

STANDBY\_PWROFF 管脚如表 1-23 所示。

表1-23 STANDBY\_PWROFF 管脚

| Pin         | 管脚名称           | 类<br>型 | 驱动<br>(mA) | 电压<br>(V) | 描述                                                             |
|-------------|----------------|--------|------------|-----------|----------------------------------------------------------------|
| AB23<br>/59 | STANDBY_PWROFF | I/O    | -          | 3.3/5     | 功能 0: STANDBY_PWROFF<br>待机的时候控制芯片下电<br>功能 1: GPIO5_0<br>通用输入输出 |

## 1.2.20 UART 管脚

UART 管脚如表 1-24 所示。

#### 表1-24 UART 管脚

| Pin         | 管脚名称      | 类型                | 驱动<br>(mA) | 电压<br>(V) | 描述                                                             |
|-------------|-----------|-------------------|------------|-----------|----------------------------------------------------------------|
| AA22<br>/60 | UART0_RXD | I/O <sub>OD</sub> | 4          | 3.3/5     | 功能 0: UARTO_RXD<br>UARTO 数据接收<br>功能 1: UART1_RXD<br>UART1 数据接收 |
| AA23<br>/61 | UART0_TXD | I/O <sub>OD</sub> | 4          | 3.3/5     | 功能 0: UARTO_TXD<br>UARTO 数据发送<br>功能 1: UART1_TXD<br>UART1 数据发送 |

### 1.2.21 PG (Power and Ground) 管脚

### DVDD3318\_LDO2\_OUT 管脚

DVDD3318 LDO2 OUT 管脚如表 1-25 所示。

#### 表1-25 DVDD3318\_LDO2\_OUT 管脚

| Pin        | 管脚名称              | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述                                            |
|------------|-------------------|----|------------|-----------|-----------------------------------------------|
| G5<br>/155 | DVDD3318_LDO2_OUT | P  | -          | 3.3/1.8   | 芯片内部 SDIO_LDO 输出<br>的 3.3V/1.8V 电源,外接<br>滤波电容 |

### 1.2.22 DVDD33 管脚

DVDD33 管脚如表 1-26 所示。



#### 表1-26 DVDD33 管脚

| Pin                                        | 管脚名称   | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述            |
|--------------------------------------------|--------|----|------------|-----------|---------------|
| D10、D11、D12、E18、<br>F5、H19、J19<br>/104、120 | DVDD33 | P  | -          | 3.3       | 3.3V I/O 接口电源 |

# 1.2.23 DVDD11\_LDO\_OUT 管脚

DVDD11\_LDO\_OUT 管脚如表 1-27 所示。

#### 表1-27 DVDD11\_LDO\_OUT 管脚

| Pin        | 管脚名称           | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述                                      |
|------------|----------------|----|------------|-----------|-----------------------------------------|
| T19<br>/55 | DVDD11_LDO_OUT | P  | -          | 1.1       | 芯片内部 LDO 输出的<br>1.1V core 电源,外接滤<br>波电容 |

## 1.2.24 DVDD33\_STANDBY 管脚

DVDD33\_STANDBY 管脚如表 1-28 所示。

### 表1-28 DVDD33\_STANDBY 管脚

| Pin                 | 管脚名称           | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述              |
|---------------------|----------------|----|------------|-----------|-----------------|
| V20 \<br>W20<br>/65 | DVDD33_STANDBY | P  | -          | 3.3       | 3.3V STANDBY 电源 |

### VDD\_CPU 管脚

VDD\_CPU 管脚如表 1-29 所示。

### 表1-29 VDD\_CPU 管脚

| Pin                          | 管脚名称    | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述       |
|------------------------------|---------|----|------------|-----------|----------|
| H16、H17、J16、<br>J17、K17、L16、 | VDD_CPU | P  | -          | 1.1       | CPU 内核电源 |

指南 1 封装与管脚

| Pin                    | 管脚名称 | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述 |
|------------------------|------|----|------------|-----------|----|
| L17、M16、M17            |      |    |            |           |    |
| /91、92、93、95、<br>96、98 |      |    |            |           |    |

### VDD 管脚

VDD 管脚如表 1-30 所示。

#### 表1-30 VDD 管脚

| Pin                                                                                                         | 管脚名称 | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述              |
|-------------------------------------------------------------------------------------------------------------|------|----|------------|-----------|-----------------|
| J13、J14、K13、K14、<br>L10、L13、L14、<br>M10、M13、M14、<br>N10、N11、N12、<br>N13、N14、P10、<br>P11、P12、P13、P14、<br>P15 | VDD  | P  | -          | 1.1       | 内核 1.1V Core 电压 |
| /4、10、30、39、49、 78、86、105、118、 134、158、168、180、 186、193、202、214                                             |      |    |            |           |                 |

### VSS 管脚

VSS 管脚如表 1-31 所示。

### 表1-31 VSS 管脚

| Pin                                                                                                                                                                     | 管脚名称 | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述  |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|----|------------|-----------|-----|
| A1、A2、B20、C3、C13、C20、D9、D13、D19、E4、F4、G3、G4、G12、G13、G16、H3、H10、H11、H12、H13、H14、H15、H20、J2、J10、J11、J12、J15、J20、K1、K3、K5、K10、K11、K12、K15、K16、L3、L4、L11、L12、L15、M6、M8、M11、 | VSS  | G  | -          | 1         | 数字地 |



| Pin                                                                                                                                                                                                                                 | 管脚名称 | 类型 | 驱动<br>(mA) | 电压<br>(V) | 描述 |
|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|------|----|------------|-----------|----|
| M12、M15、M20、N2、N3、N5、N15、N16、N17、P1、P5、P16、P20、R2、R4、R6、R20、T1、T11、U2、U5、U20、V4、V10、V21、W3、W8、W11、W13、W15、W19、W21、Y1、Y3、Y7、Y9、Y18、Y20、Y23、AA2、AA3、AA8、AA13、AA14、AA15、AA17、AA18、AA20、AB1、AB4、AB6、AB10、AB12、AC1、AC3、AC5、AC9、AC11、AC23 |      |    |            |           |    |

# 1.3 复用寄存器概览



### 注意

QFP 封装不支持 USB3.0、SPI、I2S、SLIC、JTAG\_SEL、MUTE\_CTRL、UART2 功能,并且只支持 LED\_KEY0 的管脚 1 线功能,不支持 3 线功能。因此,不需要配置相关管脚的复用。

复用寄存器概览如表 1-32 所示。

表1-32 复用寄存器概览(基地址为 0xF8A2\_1000)

| 偏移地址  | 名称        | 描述                 | 页码   |
|-------|-----------|--------------------|------|
| 0x000 | ioshare_0 | EBI_DQ7 管脚的复用控制寄存器 | 1-54 |
| 0x004 | ioshare_1 | EBI_DQ6 管脚的复用控制寄存器 | 1-56 |
| 0x008 | ioshare_2 | EBI_DQ5 管脚的复用控制寄存器 | 1-57 |
| 0x00C | ioshare_3 | EBI_DQ4 管脚的复用控制寄存器 | 1-58 |
| 0x010 | ioshare_4 | EBI_DQ3 管脚的复用控制寄存器 | 1-60 |
| 0x014 | ioshare_5 | EBI_DQ2 管脚的复用控制寄存器 | 1-61 |

| 偏移地址  | 名称         | 描述                        | 页码   |
|-------|------------|---------------------------|------|
| 0x018 | ioshare_6  | EBI_DQ1 管脚的复用控制寄存器        | 1-62 |
| 0x01C | ioshare_7  | EBI_DQ0 管脚的复用控制寄存器        | 1-64 |
| 0x020 | ioshare_8  | NF_WEN 管脚的复用控制寄存器         | 1-65 |
| 0x024 | ioshare_9  | NF_ALE 管脚的复用控制寄存器         | 1-66 |
| 0x028 | ioshare_10 | NF_CLE 管脚的复用控制寄存器         | 1-67 |
| 0x02C | ioshare_11 | NF_CSN0 管脚的复用控制寄存器        | 1-69 |
| 0x030 | ioshare_12 | NF_REN 管脚的复用控制寄存器         | 1-70 |
| 0x034 | ioshare_13 | NF_RDY0 管脚的复用控制寄存器        | 1-71 |
| 0x054 | ioshare_21 | JTAG_TMS 管脚的复用控制寄存器       | 1-72 |
| 0x058 | ioshare_22 | JTAG_TRSTN 管脚的复用控制寄存器     | 1-73 |
| 0x05C | ioshare_23 | JTAG_TCK 管脚的复用控制寄存器       | 1-74 |
| 0x060 | ioshare_24 | JTAG_TDI 管脚的复用控制寄存器       | 1-75 |
| 0x064 | ioshare_25 | JTAG_TDO 管脚的复用控制寄存器       | 1-76 |
| 0x07C | ioshare_31 | I2C2_SCL 管脚的复用控制寄存器       | 1-77 |
| 0x080 | ioshare_32 | I2C2_SDA 管脚的复用控制寄存器       | 1-78 |
| 0x0AC | ioshare_43 | SPDIF_OUT 管脚的复用控制寄存器      | 1-79 |
| 0x0B0 | ioshare_44 | MUTE_CTRL 管脚的复用控制寄存器      | 1-80 |
| 0x0B4 | ioshare_45 | HDMITX_SDA 管脚的复用控制寄存器     | 1-81 |
| 0x0B8 | ioshare_46 | HDMITX_SCL 管脚的复用控制寄存器     | 1-82 |
| 0x0BC | ioshare_47 | HDMITX_HOTPLUG 管脚的复用控制寄存器 | 1-83 |
| 0x0C0 | ioshare_48 | HDMITX_CEC 管脚的复用控制寄存器     | 1-84 |
| 0x0D8 | ioshare_54 | FE_LED_ACT 管脚的复用控制寄存器     | 1-85 |
| 0x0DC | ioshare_55 | FE_LED_BASE 管脚的复用控制寄存器    | 1-86 |
| 0x0E0 | ioshare_56 | SDIO0_CWPR 管脚的复用控制寄存器     | 1-87 |
| 0x0E4 | ioshare_57 | SDIO0_CDATA1 管脚的复用控制寄存器   | 1-88 |
| 0x0E8 | ioshare_58 | SDIO0_CDATA0 管脚的复用控制寄存器   | 1-90 |
| 0x0EC | ioshare_59 | SDIO0_CCLK_OUT 管脚的复用控制寄存器 | 1-91 |
| 0x0F0 | ioshare_60 | SDIO0_CCMD 管脚的复用控制寄存器     | 1-92 |
| 0x0F4 | ioshare_61 | SDIO0_CDATA3 管脚的复用控制寄存器   | 1-93 |



| 偏移地址   | 名称                  | 描述                             | 页码    |
|--------|---------------------|--------------------------------|-------|
| 0x0F8  | ioshare_62          | SDIO0_CDATA2 管脚的复用控制寄存器        | 1-95  |
| 0x0FC  | ioshare_63          | SDIO0_CARD_DETECT 管脚的复用控制寄存器   | 1-96  |
| 0x100  | ioshare_64          | SDIO0_CARD_POWER_EN 管脚的复用控制寄存器 | 1-97  |
| 0x138  | ioshare_78          | USB_BOOT 管脚的复用控制寄存器            | 1-98  |
| 0x13C  | ioshare_79          | SPI_SCLK 管脚的复用控制寄存器            | 1-99  |
| 0x140  | ioshare_80          | SPI_SDO 管脚的复用控制寄存器             | 1-100 |
| 0x144  | ioshare_81          | SPI_SDI 管脚的复用控制寄存器             | 1-101 |
| 0x148  | ioshare_82          | SPI_CSN0 管脚的复用控制寄存器            | 1-102 |
| 0x14C  | ioshare_83          | SPI_CSN1 管脚的复用控制寄存器            | 1-103 |
| 0x150  | ioshare_84          | SLIC_RST 管脚的复用控制寄存器            | 1-104 |
| 0x154  | ioshare_85          | I2S0_BCLK 管脚的复用控制寄存器           | 1-105 |
| 0x158  | ioshare_86          | I2S0_WS 管脚的复用控制寄存器             | 1-106 |
| 0x15C  | ioshare_87          | I2S0_DOUT0 管脚的复用控制寄存器          | 1-107 |
| 0x160  | ioshare_88          | I2S0_MCLK 管脚的复用控制寄存器           | 1-108 |
| 0x164  | ioshare_89          | I2S0_DIN0 管脚的复用控制寄存器           | 1-109 |
| 0x0044 | SC_IO_REU<br>SE_SEL | MCU 子系统管脚复用控制寄存器               | 1-110 |

注: SC\_IO\_REUSE\_SEL 寄存器的基地址和其他寄存器基地址不一样, SC\_IO\_REUSE\_SEL 的基地址为 0xF800\_0000。

# 1.4 复用寄存器描述

ioshare\_0

EBI\_DQ7 管脚复用控制寄存器。



|       |                                                                 |                                                   |    | Ot |    | et Ac |     | SS   |     |    |    |   |      |     | F  |           |    | r Na<br>re_( |     |    |             |       |            |          |             | Т    |   | Rese |      | alue |   |   |           |
|-------|-----------------------------------------------------------------|---------------------------------------------------|----|----|----|-------|-----|------|-----|----|----|---|------|-----|----|-----------|----|--------------|-----|----|-------------|-------|------------|----------|-------------|------|---|------|------|------|---|---|-----------|
| Bit   | 31                                                              | 30                                                | 29 | 28 | 2  | 7 26  | 25  | 24   | 23  | 22 | 21 | 2 | 0 19 | 1   | 8  | 17        | 16 | 15           | 14  | 13 | 12          | 1     | 1 1        | 0 9      | 8           | 7    | 6 | 5    | 4    | 3    | 2 | 1 | 0         |
| Name  |                                                                 |                                                   |    |    |    |       |     |      | res |    |    |   |      |     |    |           |    |              |     |    | ioctrl 0 PU |       |            |          | ioctrl 0 SR |      |   | rese | erve | ed   |   |   | ioshare_0 |
| Reset | 0                                                               | 0                                                 | 0  | 0  | (  | ) 0   | 0   | 0    | 0   | 0  | 0  | ( | 0 0  | (   | )  | 0         | 0  | 0            | 0   | 0  | 1           | 1     | . 1        | 1        | 1           | 0    | 0 | 0    | 0    | 0    | 0 | 0 | 0         |
|       | Bits                                                            | s                                                 |    | Ac | ce | ess   | Na  | ıme  |     |    |    |   | D    | esc | ri | pti       | on |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       | [31                                                             | :13                                               | ]  | -  |    |       | res | erve | ed  |    |    |   | 保    | 留   | 0  |           |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   | F    | 拉   | 伂  | 能         | 0  |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       | [12 <sup>-</sup>                                                | 1                                                 |    | RW | V  |       | ioc | trl  | 0 P | J  |    |   |      |     |    |           |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       |                                                                 | -                                                 |    |    |    |       |     |      | _   |    |    |   | 1:   | 侼   | 吏怠 | 能。        |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   | 驱    | 动   | 控  | 制         | :  |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       | 驱动控制:<br>000: 12mA;<br>001: 11mA;<br>010: 9mA;                  |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       | 000: 12mA;<br>001: 11mA;                                        |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       | 000: 12mA;<br>001: 11mA;<br>010: 9mA;<br>011: 8mA;<br>100: 5mA; |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       |                                                                 | 001: 11mA;<br>010: 9mA;<br>011: 8mA;<br>100: 5mA; |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       | 001: 11mA;<br>010: 9mA;<br>011: 8mA;<br>100: 5mA;               |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    | 2m/       |    |              |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       | [11                                                             | :9]                                               |    | RW | V  |       | ioc | trl_ | 0_D | Sx |    |   |      |     |    | m/        |    | <del>'</del> | ПС  | DC | \7 -        | r+ı á | 能时         | ŀ        |             |      |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     | 置: |             |       |            | ,        |             |      |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     | 置. |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     |    |             |       |            | 能时       | ţ,          |      |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   |      |     |    |           |    |              |     |    |             |       |            | 置        |             | 11   | ; |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   | 3    | 3V  | 梼  | <b></b> 大 | 下  | 四月           | 昙板  | 设  | 计           | 住き    | 荐酉         | 置        | 为 1         | 10   | ; |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   | 1.8  | 3V  | 梼  | <b></b> 大 | 下  | 两点           | 昙板  | 设  | 计           | 惟     | 荐酉         | 置        | 为 1         | 10   | ; |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   | 1.8  | 3V  | 梼  | <b></b> 大 | 下  | 四月           | 昙板  | 设  | 计           | 惟き    | 荐酉         | 置        | 为 1         | 01   | ; |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   | 当    | 管   | 脚  | 为         | 其作 | 也写           | 力能  | 时  | , 扌         | 住才    | <b>学</b> 酢 | 置え       | 勺 1         | 11;  |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   | sle  | w   | ra | te :      | 空制 | 削使           | 能   | 信号 | 号。          |       |            |          |             |      |   |      |      |      |   |   |           |
|       | [8]                                                             |                                                   |    | RW | V  |       | ioc | trl  | 0_S | 2  |    |   |      |     |    | SR        |    | 1;           |     |    |             |       |            |          |             |      |   |      |      |      |   |   |           |
|       | ر                                                               |                                                   |    |    |    |       |     | _    | _   |    |    |   |      |     |    | ctr       |    | d. c         | (D. | 01 | <u> </u>    |       | æ :        | <b>.</b> | しムレ         | н_1. |   |      |      |      |   |   |           |
|       |                                                                 |                                                   |    |    |    |       |     |      |     |    |    |   | 汪    | :   | 当  | 官         | 脚  | <b>万</b> S   | DI  | Ol | _Cl         | JΑ    | TA         | 7万       | 別能          | 时,   |   |      |      |      |   |   |           |



|       |    |           | <ul><li>3.3V 模式下推荐配置为 1;</li><li>1.8V 模式下推荐配置为 0;</li><li>当管脚为其他功能时,推荐配置为 1;</li></ul> |
|-------|----|-----------|----------------------------------------------------------------------------------------|
| [7:2] | -  | reserved  | 保留。                                                                                    |
| [1:0] | RW | ioshare_0 | EBI_DQ7 管脚的具体复用情况。<br>00: EBI_DQ7;<br>01: SDIO1_CDATA7;<br>10: BOOT_SEL0;<br>其它: 保留。   |

## ioshare\_1

EBI\_DQ6 管脚复用控制寄存器。

|       |                                        |    |    | Of  | fset<br>0x | Ado<br>004 |      | S    |     |      |    | Register Name ioshare_1 |                                        |                                    |                                                            |                       |    |    |    |             |    |              | Total Reset Value 0x00000F00 |             |   |   |    |      |    |   |   |           |
|-------|----------------------------------------|----|----|-----|------------|------------|------|------|-----|------|----|-------------------------|----------------------------------------|------------------------------------|------------------------------------------------------------|-----------------------|----|----|----|-------------|----|--------------|------------------------------|-------------|---|---|----|------|----|---|---|-----------|
| Bit   | 31                                     | 30 | 29 | 28  | 27         | 26         | 25   | 24   | 23  | 22   | 21 | 20                      | 19                                     | 18                                 | 17                                                         | 16                    | 15 | 14 | 13 | 12          | 11 | 1 10         | 9                            | 8           | 7 | 6 | 5  | 4    | 3  | 2 | 1 | 0         |
| Name  |                                        |    |    |     |            |            |      | ,    | res | ervo | ed |                         |                                        |                                    |                                                            |                       |    |    |    | ioctrl_1_PD |    | ioctrl_1_DSx |                              | ioctrl_l_SR |   |   | re | serv | ed |   |   | ioshare_1 |
| Reset | 0                                      | 0  | 0  | 0   | 0          | 0          | 0    | 0    | 0   | 0    | 0  | 0                       | 0                                      | 0                                  | 0                                                          | 0                     | 0  | 0  | 0  | 0           | 1  | 1            | 1                            | 1           | 0 | 0 | 0  | 0    | 0  | 0 | 0 | 0         |
|       | Bits                                   | 3  |    | Aco | cess       |            | Na   | me   |     |      |    |                         | De                                     | scr                                | ipti                                                       | on                    |    |    |    |             |    |              |                              |             |   |   |    |      |    |   |   |           |
|       | [31:                                   | 13 | ]  | -   |            |            | rese | erve | 1   |      |    |                         | 保旨                                     | 習。                                 |                                                            |                       |    |    |    |             |    |              |                              |             |   |   |    |      |    |   |   |           |
|       | [31:13] - reserved [12] RW ioctrl_1_PD |    |    |     |            |            |      |      |     |      |    |                         | 下拉使能。<br>0: 不使能;<br>1: 使能。             |                                    |                                                            |                       |    |    |    |             |    |              |                              |             |   |   |    |      |    |   |   |           |
|       | [11:9] RW ioctrl_1_DSx                 |    |    |     |            |            |      |      |     |      |    |                         | 000<br>001<br>010<br>011<br>100<br>101 | );<br>l:<br>l:<br>l: ();<br>l: (4) | 注制<br>12m<br>11m<br>9m<br>8m<br>8m<br>4m<br>4m<br>4m<br>1m | nA;<br>A;<br>A;<br>A; |    |    |    |             |    |              |                              |             |   |   |    |      |    |   |   |           |



|       |    |             | 注: 当管脚为 NF_DQ6 功能时,       |
|-------|----|-------------|---------------------------|
|       |    |             | 两层板设计推荐配置为111;            |
|       |    |             | 四层板设计推荐配置为110;            |
|       |    |             | 当管脚为 SDIO1_CDATA6 功能时,    |
|       |    |             | 3.3V 模式下两层板设计推荐配置为 111;   |
|       |    |             | 3.3V 模式下四层板设计推荐配置为 110;   |
|       |    |             | 1.8V 模式下两层板设计推荐配置为 110;   |
|       |    |             | 1.8V 模式下四层板设计推荐配置为 101;   |
|       |    |             | 当管脚为其他功能时,推荐配置为 111;      |
|       |    |             | slew rate 控制使能信号。         |
|       |    |             | 0: no SR ctrl;            |
|       |    |             | 1: SR ctrl。               |
| [8]   | RW | ioctrl_1_SR | 注: 当管脚为 SDIO1_CDATA6 功能时, |
|       |    |             | 3.3V 模式下推荐配置为 1;          |
|       |    |             | 1.8V 模式下推荐配置为 0;          |
|       |    |             | 当管脚为其他功能时,推荐配置为1;         |
| [7:1] | -  | reserved    | 保留。                       |
|       |    |             | EBI_DQ6 管脚的具体复用情况。        |
| [0]   | RW | ioshare_1   | 0: EBI_DQ6;               |
|       |    |             | 1: SDIO1_CDATA6。          |

### ioshare\_2

EBI\_DQ5 管脚复用控制寄存器。

|                           |      | Offset Address |    |    |     |      |     |      |    |    |    |                         | Register Name |      |      |     |             |    |              |    |             |    | Total Reset Value |    |      |     |     |      |           |   |   |   |
|---------------------------|------|----------------|----|----|-----|------|-----|------|----|----|----|-------------------------|---------------|------|------|-----|-------------|----|--------------|----|-------------|----|-------------------|----|------|-----|-----|------|-----------|---|---|---|
|                           |      |                |    |    | 02  | x008 | 3   |      |    |    |    |                         |               |      | ic   | sha | re_2        | 2  |              |    |             |    |                   |    |      | 0x0 | 000 | 0F00 | )         |   |   |   |
| Bit                       | 31   | 30             | 29 | 28 | 27  | 26   | 25  | 24   | 23 | 22 | 21 | 20                      | 19            | 18   | 17   | 16  | 15          | 14 | 13           | 12 | 11          | 10 | 9                 | 8  | 7    | 6   | 5   | 4    | 3         | 2 | 1 | 0 |
| Name                      |      |                |    |    |     |      |     |      |    |    |    |                         |               |      |      |     | ioctrl_2_PD |    | ioctrl_2_DSx |    | ioctrl_2_SR |    |                   | re | serv | ed  |     |      | ioshare_2 |   |   |   |
| Reset                     | 0    | 0              | 0  | 0  | 0   | 0    | 0   | 0    | 0  | 0  | 0  | 0 0 0 0 0 0 0 0 0 1 1 1 |               |      |      |     |             |    |              |    |             | 1  | 1                 | 0  | 0    | 0   | 0   | 0    | 0         | 0 | 0 |   |
|                           | Bits | S              |    | Ac | ces | s    | Na  | me   |    |    |    |                         | De            | scri | ipti | on  |             |    |              |    |             |    |                   |    |      |     |     |      |           |   |   |   |
|                           | [31  | :13            | ]  | _  |     |      | res | erve | ed |    |    |                         | 保旨            | 習。   |      |     |             |    |              |    |             |    |                   |    |      |     |     |      |           |   |   | _ |
| [12] RW ioctrl_2_PD 下拉使能。 |      |                |    |    |     |      |     |      |    |    |    |                         |               |      |      |     |             |    |              |    |             |    |                   |    |      |     |     |      |           |   |   |   |



|        |       |              | 0: 不使能;                   |
|--------|-------|--------------|---------------------------|
|        |       |              | 1: 使能。                    |
|        |       |              | 驱动控制:                     |
|        |       |              | 000: 12mA;                |
|        |       |              | 001: 11mA;                |
|        |       |              | 010: 9mA;                 |
|        |       |              | 011: 8mA;                 |
|        |       |              | 100: 5mA;                 |
|        |       |              | 101: 4mA;                 |
|        |       |              | 110: 2mA;                 |
| [11:9] | RW    | ioctrl 2 DSx | 111: 1mA;                 |
| [11.7] | 10,00 | 10eti1_2_D5x | 注: 当管脚为 NF_DQ5 功能时,       |
|        |       |              | 两层板设计推荐配置为 111;           |
|        |       |              | 四层板设计推荐配置为 110;           |
|        |       |              | 当管脚为 SDIO1_CDATA5 功能时,    |
|        |       |              | 3.3V 模式下两层板设计推荐配置为 111;   |
|        |       |              | 3.3V 模式下四层板设计推荐配置为 110;   |
|        |       |              | 1.8V 模式下两层板设计推荐配置为 110;   |
|        |       |              | 1.8V 模式下四层板设计推荐配置为 101;   |
|        |       |              | 当管脚为其他功能时,推荐配置为111;       |
|        |       |              | slew rate 控制使能信号。         |
|        |       |              | 0: no SR ctrl;            |
|        |       |              | 1: SR ctrl。               |
| [8]    | RW    | ioctrl_2_SR  | 注: 当管脚为 SDIO1_CDATA5 功能时, |
|        |       |              | 3.3V 模式下推荐配置为 1;          |
|        |       |              | 1.8V 模式下推荐配置为 0;          |
|        |       |              | 当管脚为其他功能时,推荐配置为1;         |
| [7:1]  | -     | reserved     | 保留。                       |
|        |       |              | EBI_DQ5 管脚的具体复用情况。        |
| [0]    | RW    | ioshare_2    | 0: EBI_DQ5;               |
|        |       |              | 1: SDIO1_CDATA5。          |

EBI\_DQ4 管脚复用控制寄存器。



|       | Offset Address 0x00C  31 30 29 28 27 26 25 24 23 22 2 |     |    |    |      |    |      |           |       |     |      |                                                                             |                       | egist<br>iosh                                       |                                         |                  |       |              |                   |                            |              |                       | То             |                   |   | et Va |      |     |   |   |           |
|-------|-------------------------------------------------------|-----|----|----|------|----|------|-----------|-------|-----|------|-----------------------------------------------------------------------------|-----------------------|-----------------------------------------------------|-----------------------------------------|------------------|-------|--------------|-------------------|----------------------------|--------------|-----------------------|----------------|-------------------|---|-------|------|-----|---|---|-----------|
| Bit   | 31                                                    | 30  | 29 | 28 | 27   | 26 | 25   | 24        | 23 22 | 2 2 | 1 20 | 19                                                                          | 18                    | 1                                                   | 7 16                                    | 5 15             | 14    | 13           | 12                | 11                         | 1 10         | 9                     | 8              | 7                 | 6 | 5     | 4    | 3   | 2 | 1 | 0         |
| Name  |                                                       |     |    |    |      |    |      |           | reser | ved | I    |                                                                             |                       |                                                     |                                         |                  |       |              | ioctrl 3 PD       |                            | ioctrl 3 DSx | <br>                  | ioctrl 3 SR    |                   |   | re    | serv | red |   |   | ioshare_3 |
| Reset | 0                                                     | 0   | 0  | 0  | 0    | 0  | 0    | 0         | 0 0   | (   | 0 0  | 0                                                                           | 0                     | (                                                   | 0 0                                     | 0                | 0     | 0            | 0                 | 1                          | 1            | 1                     | 1              | 0                 | 0 | 0     | 0    | 0   | 0 | 0 | 0         |
|       | Bits                                                  | 5   |    | Ac | cess |    | Na   | me        |       |     |      | De                                                                          | scr                   | ip                                                  | tior                                    | ì                |       |              |                   |                            |              |                       |                |                   |   |       |      |     |   |   |           |
|       | [31                                                   | :13 | ]  | -  |      |    | rese | erve      | d     |     |      | 保                                                                           | 留。                    |                                                     |                                         |                  |       |              |                   |                            |              |                       |                |                   |   |       |      |     |   |   |           |
|       | [12]                                                  | ]   |    | RW | V    | j  | ioct | rl_3      | B_PD  |     |      | 0:                                                                          | 拉尔使                   | 使                                                   | 能;                                      |                  |       |              |                   |                            |              |                       |                |                   |   |       |      |     |   |   |           |
|       | [11                                                   | :9] |    | RW | V    |    | ioct | .rl_3     | 3_DS  | x   |      | 000<br>001<br>010<br>100<br>110<br>111<br>注:两<br>四<br>当:3.33<br>3.33<br>1.8 | 1: 0: 1: 0: 1: 三层管VVV | 12 11 9 8 5 4 2 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 | 制: mA,mA,mA,mA,对式式式为mA,,,,和A,,,即计计S下下下其 | 为推推DIC两四两四两四两四两四 | 茅 茅 1 | 置置<br>近设设设设设 | 为 1 ATZ 计 计 计 计 计 | 111<br>  10<br>  <b>A4</b> | ; ); 功       | 能<br>置<br>置<br>置<br>置 | 为1<br>为1<br>为1 | 10;<br>10;<br>01; |   |       |      |     |   |   |           |
|       | [8]                                                   |     |    | RW | V    | j  | ioct | <br>:rl_3 | 3_SR  |     |      | 0:<br>1:<br>注:                                                              | no<br>SF              | S<br>R c<br>当管                                      | e 控<br>R ct<br>trl。<br>管脚<br>式下         | rl;<br>为?        | SDI   | 01_          | _CI               |                            | .TA          | 4 功                   | )能             | 时,                |   |       |      |     |   |   |           |



|       |    |          | 1.8V 模式下推荐配置为 0;<br>当管脚为其他功能时,推荐配置为 1;              |
|-------|----|----------|-----------------------------------------------------|
| [7:1] | _  | reserved | 保留。                                                 |
| [0]   | RW |          | EBI_DQ4 管脚的具体复用情况。<br>0:EBI_DQ4;<br>1:SDIO1_CDATA4。 |

EBI\_DQ3 管脚复用控制寄存器。

|       | Offset Address 0x010  31 30 29 28 27 26 25 24 23 22 2 |    |    |    |      |    |      |       |             |       |    |    |                                                              | Reg<br>io                                          |                                                                    | r Na<br>re_4                             |           |    |    |             |    |              |   |             | otal l<br>0x0 |   |    | alue |     |   |   |           |
|-------|-------------------------------------------------------|----|----|----|------|----|------|-------|-------------|-------|----|----|--------------------------------------------------------------|----------------------------------------------------|--------------------------------------------------------------------|------------------------------------------|-----------|----|----|-------------|----|--------------|---|-------------|---------------|---|----|------|-----|---|---|-----------|
| Bit   | 31                                                    | 30 | 29 | 28 | 27   | 26 | 25   | 24    | 23          | 22    | 21 | 20 | 19                                                           | 18                                                 | 17                                                                 | 16                                       | 15        | 14 | 13 | 12          | 11 | 10           | 9 | 8           | 7             | 6 | 5  | 4    | 3   | 2 | 1 | 0         |
| Name  |                                                       |    |    |    |      |    |      |       | res         | servo | ed |    |                                                              |                                                    |                                                                    |                                          |           |    |    | ioctrl 4 PD |    | ioctrl_4_DSx |   | ioctrl_4_SR |               |   | re | serv | ved |   |   | ioshare_4 |
| Reset | 0                                                     | 0  | 0  | 0  | 0    | 0  | 0    | 0     | 0           | 0     | 0  | 0  | 0                                                            | 0                                                  | 0                                                                  | 0                                        | 0         | 0  | 0  | 0           | 1  | 1            | 1 | 1           | 0             | 0 | 0  | 0    | 0   | 0 | 0 | 0         |
|       | Bits                                                  | 3  |    | Ac | cess |    | Na   | me    |             |       |    |    | De                                                           | scr                                                | ipti                                                               | on                                       |           |    |    |             |    |              |   |             |               |   |    |      |     |   |   |           |
|       | [31:                                                  | 13 | ]  | _  |      |    | rese | erve  | d           |       |    |    | 保旨                                                           | 留。                                                 |                                                                    |                                          |           |    |    |             |    |              |   |             |               |   |    |      |     |   |   |           |
|       | [12]                                                  |    |    | RW | I    |    | ioct | trl_4 | 1_P         | D     |    |    | 0:                                                           | 不                                                  | b能<br>使<br>能。                                                      | Ŀ;                                       |           |    |    |             |    |              |   |             |               |   |    |      |     |   |   |           |
|       | [11:                                                  | 9] |    | RW | 7    |    | ioct | trl_4 | <b>1</b> _Γ | OSx   |    |    | 000<br>001<br>01(<br>011<br>10(<br>101<br>11(<br>111<br>注: 两 | );<br>!: );<br>!: );<br>!: );<br>!: ;<br>!: ;<br>! | 空制<br>12m<br>11m<br>9m/<br>8m/<br>5m/<br>4m/<br>2m/<br>11m/<br>管设设 | nA;<br>nA;<br>A;<br>A;<br>A;<br>A;<br>h) | 为 N<br>隹君 | 配  | 置之 | 为 1         | 11 |              | • |             |               |   |    |      |     |   |   |           |

1 封装与管脚

| Hi3798M V100<br>用户指南 | 智能网络终端媒体处理器 | 硬件 |
|----------------------|-------------|----|
|                      |             |    |

|       |    |             | 当管脚为 SDIO1_CDATA3 功能时,    |
|-------|----|-------------|---------------------------|
|       |    |             | 3.3V 模式下两层板设计推荐配置为 111;   |
|       |    |             | 3.3V 模式下四层板设计推荐配置为 110;   |
|       |    |             | 1.8V 模式下两层板设计推荐配置为 110;   |
|       |    |             | 1.8V 模式下四层板设计推荐配置为 101;   |
|       |    |             | 当管脚为其他功能时,推荐配置为 111;      |
|       |    |             | slew rate 控制使能信号。         |
|       |    |             | 0: no SR ctrl;            |
|       |    |             | 1: SR ctrl.               |
| [8]   | RW | ioctrl_4_SR | 注: 当管脚为 SDIO1_CDATA3 功能时, |
|       |    |             | 3.3V 模式下推荐配置为 1;          |
|       |    |             | 1.8V 模式下推荐配置为 0;          |
|       |    |             | 当管脚为其他功能时,推荐配置为 1;        |
| [7:1] | -  | reserved    | 保留。                       |
|       |    |             | EBI_DQ3 管脚的具体复用情况。        |
| [0]   | RW | ioshare_4   | 0: EBI_DQ3;               |
|       |    |             | 1: SDIO1_CDATA3。          |

# ioshare\_5

#### EBI\_DQ2 管脚复用控制寄存器。

|       |      |     |    | Ot | ffset<br>02 | Ad<br>(014 |      | S     |     |       |    |    |    |      | Reg            |    | r Na<br>re_5 |    |    |             |    |              |   |             |   |   | Rese |      |    |   |   |           |
|-------|------|-----|----|----|-------------|------------|------|-------|-----|-------|----|----|----|------|----------------|----|--------------|----|----|-------------|----|--------------|---|-------------|---|---|------|------|----|---|---|-----------|
| Bit   | 31   | 30  | 29 | 28 | 27          | 26         | 25   | 24    | 23  | 22    | 21 | 20 | 19 | 18   | 17             | 16 | 15           | 14 | 13 | 12          | 11 | 10           | 9 | 8           | 7 | 6 | 5    | 4    | 3  | 2 | 1 | 0         |
| Name  |      |     |    |    |             |            |      |       | res | serve | ed |    |    |      |                |    |              |    |    | ioctrl_5_PD |    | ioctrl_5_DSx |   | ioctrl_5_SR |   |   | re   | serv | ed |   |   | ioshare_5 |
| Reset | 0    | 0   | 0  | 0  | 0           | 0          | 0    | 0     | 0   | 0     | 0  | 0  | 0  | 0    | 0              | 0  | 0            | 0  | 0  | 0           | 1  | 1            | 1 | 1           | 0 | 0 | 0    | 0    | 0  | 0 | 0 | 0         |
|       | Bits | 5   |    | Ac | ces         | s          | Na   | me    |     |       |    |    | De | scri | ipti           | on |              |    |    |             |    |              |   |             |   |   |      |      |    |   |   |           |
|       | [31  | :13 |    | -  |             |            | rese | erve  | d   |       |    |    | 保旨 | 習。   |                |    |              |    |    |             |    |              |   |             |   |   |      |      |    |   |   |           |
|       | [12] | ]   |    | RW | V           |            | ioct | trl_s | 5_P | D     |    |    | 0: | 不    | b能<br>使能<br>能。 |    |              |    |    |             |    |              |   |             |   |   |      |      |    |   |   |           |
|       | [11  | :9] |    | RW | V           |            | ioc1 | rl_:  | 5_E | Sx    |    |    | 驱z | 力挖   | 控制             | :  |              |    |    |             |    |              |   |             |   |   |      |      |    |   |   |           |



|       |    |             | 000: 12mA;                |
|-------|----|-------------|---------------------------|
|       |    |             | 001: 11mA;                |
|       |    |             | 010: 9mA;                 |
|       |    |             | 011: 8mA;                 |
|       |    |             | 100: 5mA;                 |
|       |    |             | 101: 4mA;                 |
|       |    |             | 110: 2mA;                 |
|       |    |             | 111: 1mA;                 |
|       |    |             | 注: 当管脚为 NF_DQ2 功能时,       |
|       |    |             | 两层板设计推荐配置为 111;           |
|       |    |             | 四层板设计推荐配置为 110;           |
|       |    |             | 当管脚为 SDIO1_CDATA2 功能时,    |
|       |    |             | 3.3V 模式下两层板设计推荐配置为 111;   |
|       |    |             | 3.3V 模式下四层板设计推荐配置为 110;   |
|       |    |             | 1.8V 模式下两层板设计推荐配置为 110;   |
|       |    |             | 1.8V 模式下四层板设计推荐配置为 101;   |
|       |    |             | 当管脚为其他功能时,推荐配置为111;       |
|       |    |             | slew rate 控制使能信号。         |
|       |    |             | 0: no SR ctrl;            |
|       |    |             | 1: SR ctrl。               |
| [8]   | RW | ioctrl_5_SR | 注: 当管脚为 SDIO1_CDATA2 功能时, |
|       |    |             | 3.3V 模式下推荐配置为 1;          |
|       |    |             | 1.8V 模式下推荐配置为 0;          |
|       |    |             | 当管脚为其他功能时,推荐配置为1;         |
| [7:1] | -  | reserved    | 保留。                       |
|       |    |             | EBI_DQ2 管脚的具体复用情况。        |
| [0]   | RW | ioshare_5   | 0: EBI_DQ2;               |
|       |    |             | 1: SDIO1_CDATA2。          |

EBI\_DQ1 管脚复用控制寄存器。



|       |      | Offset Address 0x018  31 30 29 28 27 26 25 24 23 22 21 |    |    |      |    |      |       |      |      |    |    |                                                                       |                                            | R                                   | egist<br>iosł                           |                 |                | ;            |          |                       |                        |                                 |        |                   |                   |   |    | et Va<br>0F0 | alue<br>0 |   |   |           |
|-------|------|--------------------------------------------------------|----|----|------|----|------|-------|------|------|----|----|-----------------------------------------------------------------------|--------------------------------------------|-------------------------------------|-----------------------------------------|-----------------|----------------|--------------|----------|-----------------------|------------------------|---------------------------------|--------|-------------------|-------------------|---|----|--------------|-----------|---|---|-----------|
| Bit   | 31   | 30                                                     | 29 | 28 | 27   | 26 | 25   | 24    | 23   | 22   | 21 | 20 | 19                                                                    | 18                                         | 1                                   | 7 10                                    | 5 15            | 5 14           | 13           | 3 1      | 12                    | 11                     | 10                              | 9      | 8                 | 7                 | 6 | 5  | 4            | 3         | 2 | 1 | 0         |
| Name  |      |                                                        |    |    |      |    |      |       | reso | ervo | ed |    |                                                                       |                                            |                                     |                                         |                 |                |              | <b>.</b> | 10ctrl 6 PD           |                        | ioctrl_6_DSx                    |        | ioctrl_6_SR       |                   |   | re | serv         | red       |   |   | ioshare_6 |
| Reset | 0    | 0                                                      | 0  | 0  | 0    | 0  | 0    | 0     | 0    | 0    | 0  | 0  | 0                                                                     | 0                                          | (                                   | 0 0                                     | 0               | 0              | 0            | (        | 0                     | 1                      | 1                               | 1      | 1                 | 0                 | 0 | 0  | 0            | 0         | 0 | 0 | 0         |
|       | Bits | S                                                      |    | Ac | cess |    | Na   | me    |      |      |    |    | De                                                                    | scr                                        | ip                                  | tio                                     | ı               |                |              |          |                       |                        |                                 |        |                   |                   |   |    |              |           |   |   |           |
|       | [31  | :13                                                    | ]  | _  |      | ]  | rese | erve  | d    |      |    |    | 保                                                                     | 留。                                         |                                     |                                         |                 |                |              |          |                       |                        |                                 |        |                   |                   |   |    |              |           |   |   |           |
|       | [12] | ]                                                      |    | RW | I    |    | ioct | trl_( | 5_P  | )    |    |    |                                                                       |                                            | 使                                   | 能;                                      |                 |                |              |          |                       |                        |                                 |        |                   |                   |   |    |              |           |   |   |           |
|       | [11  | :9]                                                    |    | RW | 7    |    | ioct | trl_0 | 6_D  | Sx   |    |    | 001<br>01(<br>011<br>10(<br>111<br>注:两<br>四<br>当<br>3.3<br>3.3<br>1.8 | ): (: ): (: ): (: ): (: ): (: ] 医 医 管 VVVV | 12 11 9 8 5 4 2 1 1 1 5 反 反 即 漠 漠 漠 | 制:mA,mA;mA,mA;背没没为式式式为mA,,,,和A;销计计S下下下其 | ;<br>为推推DIC两四两四 | 荸 荸 D1 层 层 层 层 | 置置 C 反 反 反 反 | 为AT计计计计  | · 1<br>ΓA<br>十拼<br>十拼 | 11;<br>10;<br>11 詳 荐 荐 | 力<br>育<br>配<br>配<br>配<br>配<br>配 | と时置置置置 | 为 1<br>为 1<br>为 1 | 10;<br>10;<br>01; |   |    |              |           |   |   |           |
|       | [8]  |                                                        |    | RW | 7    |    | ioct | trl_0 | 6_S  | ₹    |    |    | 0:<br>1:<br>注:                                                        | no<br>SR                                   | S c<br>当省                           | e 控<br>R ctrl。<br>管脚<br>式了              | rl;<br>为        | SD             | IO1          |          | CD                    |                        | Γ <b>Α</b> 1                    | 功      | 伸                 | 时,                |   |    |              |           |   |   |           |



|       |    |          | 1.8V 模式下推荐配置为 0;<br>当管脚为其他功能时,推荐配置为 1;              |
|-------|----|----------|-----------------------------------------------------|
| [7:1] | _  | reserved | 保留。                                                 |
| [0]   | RW |          | EBI_DQ1 管脚的具体复用情况。<br>0:EBI_DQ1;<br>1:SDIO1_CDATA1。 |

EBI\_DQ0 管脚复用控制寄存器。

|       | Offset Address 0x01C  31 30 29 28 27 26 25 24 23 22 2 |    |    |    |      |    |      |       |     |       |    |    |                                                              | Reg<br>io                                          |                                                                       | r Na<br>re_7                             |           |    |    |             |    |              |   |             | otal l<br>0x0 |   |    | alue |     |   |   |           |
|-------|-------------------------------------------------------|----|----|----|------|----|------|-------|-----|-------|----|----|--------------------------------------------------------------|----------------------------------------------------|-----------------------------------------------------------------------|------------------------------------------|-----------|----|----|-------------|----|--------------|---|-------------|---------------|---|----|------|-----|---|---|-----------|
| Bit   | 31                                                    | 30 | 29 | 28 | 27   | 26 | 25   | 24    | 23  | 22    | 21 | 20 | 19                                                           | 18                                                 | 17                                                                    | 16                                       | 15        | 14 | 13 | 12          | 11 | 10           | 9 | 8           | 7             | 6 | 5  | 4    | 3   | 2 | 1 | 0         |
| Name  |                                                       |    |    |    |      |    |      |       | res | servo | ed |    |                                                              |                                                    |                                                                       |                                          |           |    |    | ioctrl 7 PD |    | ioctrl_7_DSx |   | ioctrl_7_SR |               |   | re | ser  | ved |   |   | ioshare_7 |
| Reset | 0                                                     | 0  | 0  | 0  | 0    | 0  | 0    | 0     | 0   | 0     | 0  | 0  | 0                                                            | 0                                                  | 0                                                                     | 0                                        | 0         | 0  | 0  | 0           | 1  | 1            | 1 | 1           | 0             | 0 | 0  | 0    | 0   | 0 | 0 | 0         |
|       | Bits                                                  | 3  |    | Ac | cess |    | Na   | me    |     |       |    |    | De                                                           | scr                                                | ipti                                                                  | on                                       |           |    |    |             |    |              |   |             |               |   |    |      |     |   |   |           |
|       | [31:                                                  | 13 | ]  | -  |      |    | rese | erve  | d   |       |    |    | 保旨                                                           | 留。                                                 |                                                                       |                                          |           |    |    |             |    |              |   |             |               |   |    |      |     |   |   |           |
|       | [12]                                                  |    |    | RW | I    |    | ioct | trl_7 | 7_P | D     |    |    | 0:                                                           | 不                                                  | b能<br>使自<br>能。                                                        | Ŀ;                                       |           |    |    |             |    |              |   |             |               |   |    |      |     |   |   |           |
|       | [11:                                                  | 9] |    | RW | 7    |    | ioct | trl_7 | 7_[ | OSx   |    |    | 000<br>001<br>01(<br>011<br>10(<br>101<br>11(<br>111<br>注: 两 | );<br>!: ); !: );<br>!: '); !: '<br>!: '!<br>!! !! | 空制<br>112m<br>111m<br>9m/<br>8m/<br>55m/<br>4m/<br>2m/<br>11m/<br>管设设 | nA;<br>nA;<br>A;<br>A;<br>A;<br>A;<br>H; | <b>为ト</b> | 配  | 置  | 为 1         | 11 |              |   |             |               |   |    |      |     |   |   |           |

1 封装与管脚

| Hi3798M V100<br>用户指南 | 智能网络终端媒体处理器 | 硬件 |
|----------------------|-------------|----|
|                      |             |    |

|       |    |             | 当管脚为 SDIO1_CDATA0 功能时,    |
|-------|----|-------------|---------------------------|
|       |    |             | 3.3V 模式下两层板设计推荐配置为 111;   |
|       |    |             | 3.3V 模式下四层板设计推荐配置为 110;   |
|       |    |             | 1.8V 模式下两层板设计推荐配置为 110;   |
|       |    |             | 1.8V 模式下四层板设计推荐配置为 101;   |
|       |    |             | 当管脚为其他功能时,推荐配置为 111;      |
|       |    |             | slew rate 控制使能信号。         |
|       |    |             | 0: no SR ctrl;            |
|       |    |             | 1: SR ctrl。               |
| [8]   | RW | ioctrl_7_SR | 注: 当管脚为 SDIO1_CDATA0 功能时, |
|       |    |             | 3.3V 模式下推荐配置为 1;          |
|       |    |             | 1.8V 模式下推荐配置为 0;          |
|       |    |             | 当管脚为其他功能时,推荐配置为1;         |
| [7:1] | -  | reserved    | 保留。                       |
|       |    |             | EBI_DQ0 管脚的具体复用情况。        |
| [0]   | RW | ioshare_7   | 0: EBI_DQ0;               |
|       |    |             | 1: SDIO1_CDATA0。          |

### $ioshare\_8$

NF\_WEN 管脚复用控制寄存器。

|       |                          | Offset Address<br>0x020 |    |    |      |     |      |       |     |      |    |    |    |     | Reg            | iste | r Na | me |    |             |          |      |            |             | То | tal F | Rese | t Va | lue |   |   |           |
|-------|--------------------------|-------------------------|----|----|------|-----|------|-------|-----|------|----|----|----|-----|----------------|------|------|----|----|-------------|----------|------|------------|-------------|----|-------|------|------|-----|---|---|-----------|
|       |                          |                         |    |    | 0x   | 020 | )    |       |     |      |    |    |    |     | io             | sha  | re_8 | 3  |    |             |          |      |            |             |    | 0x0   | 000  | 0500 | )   |   |   |           |
| Bit   | 31                       | 30                      | 29 | 28 | 27   | 26  | 25   | 24    | 23  | 22   | 21 | 20 | 19 | 18  | 17             | 16   | 15   | 14 | 13 | 12          | 11       | 10   | 9          | 8           | 7  | 6     | 5    | 4    | 3   | 2 | 1 | 0         |
| Name  |                          |                         |    |    |      |     |      |       | res | serv | ed |    |    |     |                |      |      |    |    | ioctrl_8_PD | reserved | 0 77 | 10cm 8 DSX | ioctrl_8_SR |    | 1     | rese | rved |     |   |   | ioshare_8 |
| Reset | et 0 0 0 0 0 0 0 0 0 0 0 |                         |    |    |      |     |      |       |     |      |    | 0  | 0  | 0   | 0              | 0    | 0    | 0  | 0  | 0           | 0        | 1    | 0          | 1           | 0  | 0     | 0    | 0    | 0   | 0 | 0 | 0         |
|       | Bit                      | s                       |    | Ac | cess | 5   | Na   | me    |     |      |    |    | De | scr | ipti           | on   |      |    |    |             |          |      |            |             |    |       |      |      |     |   |   |           |
|       | [31                      | :13                     | ]  |    |      |     | rese | erve  | ed  |      |    |    | 保旨 | 習。  |                |      |      |    |    |             |          |      |            |             |    |       |      |      |     |   |   |           |
|       | [12                      | ,]                      |    | RW | V    |     | ioc  | trl_8 | 8_P | D    |    |    | 0: | 不   | 走能<br>使自<br>能。 | Ŀ;   |      |    |    |             |          |      |            |             |    |       |      |      |     |   |   |           |
|       | [11] RW reserved         |                         |    |    |      |     |      |       |     |      |    | 保旨 | 習。 |     |                |      |      |    |    |             |          |      |            |             |    |       |      |      |     |   |   |           |



|        |     |              | 驱动控制:                  |
|--------|-----|--------------|------------------------|
|        |     |              | 00: 4mA;               |
|        |     |              | 01: 3mA;               |
|        |     |              | 10: 2mA;               |
| [10:9] | RW  | ioctrl_8_DSx | 11: 1mA;               |
|        |     |              | 注: 当管脚为 NF_WEN 功能时,    |
|        |     |              | 两层板设计推荐配置为 11;         |
|        |     |              | 四层板设计推荐配置为 10;         |
|        |     |              | 当管脚为其他功能时,推荐配置为11;     |
|        |     |              | slew rate 控制使能信号。      |
| F01    | RW  | icatrl 9 CD  | 0: no SR ctrl;         |
| [8]    | K W | ioctrl_8_SR  | 1: SR ctrl。            |
|        |     |              | 注:推荐配置为1;              |
| [7:2]  | RW  | reserved     | 保留。                    |
|        |     |              | NF_WEN 管脚的具体复用情况。      |
|        |     |              | 00: NF_WEN;            |
| [1:0]  | RW  | ioshare_8    | 01: SDIO1_CARD_DETECT; |
|        |     |              | 10: GPIO0_0;           |
|        |     |              | 其它:保留。                 |

NF\_ALE 管脚复用控制寄存器。

|       |                     |    |    | Of | ffset | Ad   | dres | S  |     |      |    |    |    |      | Reg      | iste | r Na | me |    |             |          |            |             |             | То | tal I | Rese | t Va | lue |   |   |           |
|-------|---------------------|----|----|----|-------|------|------|----|-----|------|----|----|----|------|----------|------|------|----|----|-------------|----------|------------|-------------|-------------|----|-------|------|------|-----|---|---|-----------|
|       |                     |    |    |    | 02    | x024 | ļ    |    |     |      |    |    |    |      | ic       | sha  | re_9 | )  |    |             |          |            |             |             |    | 0x0   | 000  | 0700 | )   |   |   |           |
| Bit   | 31                  | 30 | 29 | 28 | 27    | 26   | 25   | 24 | 23  | 22   | 21 | 20 | 19 | 18   | 17       | 16   | 15   | 14 | 13 | 12          | 11       | 10         | 9           | 8           | 7  | 6     | 5    | 4    | 3   | 2 | 1 | 0         |
| Name  |                     |    |    |    |       |      |      |    | res | serv | ed |    |    |      |          |      |      |    |    | ioctrl_9_PD | reserved | voci 0 Dev | 10cul_9_D3X | ioctrl_9_SR |    | 1     | rese | rved | l   |   |   | 10share_9 |
| Reset | 0 0 0 0 0 0 0 0 0 0 |    |    |    |       |      |      |    |     |      |    | 0  | 0  | 0    | 0        | 0    | 0    | 0  | 0  | 0           | 0        | 1          | 1           | 1           | 0  | 0     | 0    | 0    | 0   | 0 | 0 | 0         |
|       | Bit                 | s  |    | Ac | ces   | s    | Na   | me |     |      |    |    | De | scri | pti      | on   |      |    |    |             |          |            |             |             |    |       |      |      |     |   |   |           |
|       | [31:13] - reserved  |    |    |    |       |      |      |    |     |      |    |    | 保旨 | 留。   |          |      |      |    |    |             |          |            |             |             |    |       |      |      |     |   |   |           |
|       | [12] RW ioctrl_9_PD |    |    |    |       |      |      |    |     |      |    |    |    |      | 更能<br>使能 |      |      |    |    |             |          |            |             |             |    |       |      |      |     |   |   |           |



|        |       |              | 1: 使能。                           |
|--------|-------|--------------|----------------------------------|
| [11]   | RW    | reserved     | 保留。                              |
|        |       |              | 驱动控制:                            |
|        |       |              | 00: 4mA;                         |
|        |       |              | 01: 3mA;                         |
|        |       |              | 10: 2mA;                         |
| [10:9] | RW    | ioctrl_9_DSx | 11: 1mA;                         |
|        |       |              | 注: 当管脚为 NF_ALE 功能时,              |
|        |       |              | 两层板设计推荐配置为11;                    |
|        |       |              | 四层板设计推荐配置为10;                    |
|        |       |              | 当管脚为其他功能时,推荐配置为11;               |
|        |       |              | slew rate 控制使能信号。                |
|        |       |              | 0: no SR ctrl;                   |
| [8]    | RW    | ioctrl 9 SR  | 1: SR ctrl。                      |
| [o]    | IX VV | locui_9_SK   | 注:当管脚为 SDIO1_CARD_POWER_EN 功能时,  |
|        |       |              | 3.3V 时推荐配置为 1;                   |
|        |       |              | 1.8V 时推荐配置为 0。当管脚为其他功能时,推荐配置为 1; |
| [7:2]  | RW    | reserved     | 保留。                              |
|        |       |              | NF_ALE 管脚的具体复用情况。                |
|        |       |              | 00: NF_ALE;                      |
| [1:0]  | RW    | ioshare_9    | 01: SDIO1_CARD_POWER_EN;         |
|        |       |              | 10: GPIO0_1;                     |
|        |       |              | 其它:保留。                           |

NF\_CLE 管脚复用控制寄存器。



|       |      |     |    | Ot | ffset<br>0x | Add<br>:028 |      | S    |      |             |     |                                     |                                         | R                             | Regis<br>iosh                            |                   |                   |          |              |          |    |               |              |            |    | Rese         |      |    |   |     |            |
|-------|------|-----|----|----|-------------|-------------|------|------|------|-------------|-----|-------------------------------------|-----------------------------------------|-------------------------------|------------------------------------------|-------------------|-------------------|----------|--------------|----------|----|---------------|--------------|------------|----|--------------|------|----|---|-----|------------|
| Bit   | 31   | 30  | 29 | 28 | 27          | 26          | 25   | 24   | 23 2 | 2 21        | 1 2 | 20 19                               | 18                                      | 8 1                           | 17 1                                     | 6 1:              | 5 14              | 13       | 12           | 11       | 10 | 9             | 8            | 7          | 6  | 5            | 4    | 3  | 2 | 1   | 0          |
| ame   |      |     |    |    |             |             |      |      | rese | rved        |     |                                     |                                         |                               |                                          |                   |                   |          | ioctrl_10_PD | reserved |    | 10ctrl_10_DSx | ioctrl_10_SR |            |    | rese         | rvec | I  |   |     | ioshare_10 |
| leset | 0    | 0   | 0  | 0  | 0           | 0           | 0    | 0    | 0    | 0 0         |     | 0 0                                 | 0                                       | )                             | 0 (                                      | 0                 | 0                 | 0        | 0            | 0        | 1  | 1             | 1            | 0          | 0  | 0            | 0    | 0  | 0 | 0   | 0          |
|       | Bits | 5   |    | Ac | cess        | 3           | Na   | me   |      |             |     | D€                                  | esc                                     | rip                           | otio                                     | n                 |                   |          |              |          |    |               |              |            |    |              |      |    |   |     |            |
|       | [31  | :13 | [  |    |             |             | rese | erve | ed   |             |     | 保                                   | 留。                                      | 0                             |                                          |                   |                   |          |              |          |    |               |              |            |    |              |      |    |   |     |            |
|       | [12] | ]   |    | RW | V           |             | ioc1 | trl_ | 10_F | D           |     | 0:                                  |                                         | 「信                            | 能。<br>技能:                                | ł                 |                   |          |              |          |    |               |              |            |    |              |      |    |   |     |            |
|       | [11] | ]   |    | RW | V           |             | rese | erve | d    |             |     | 保                                   | 留。                                      | 0                             |                                          |                   |                   |          |              |          |    |               |              |            |    |              |      |    |   |     |            |
|       | [10  | :9] |    | RW | V           |             | ioct | trl_ | 10_I | <b>9</b> Sx |     | 00<br>01<br>10<br>11<br>注<br>两<br>四 | : " : : : : : : : : : : : : : : : : : : | 4m<br>3m<br>2m<br>1m<br>当 板 板 | 制: 1A; 1A 管设设为                           | 推                 | 字配<br>字配          | ·<br>[置] | 为 1<br>为 1   | 1;       |    |               | সু 11        | <b>!</b> ; |    |              |      |    |   |     |            |
|       | [8]  |     |    | RW | V           |             | ioc  | trl_ | 10_S | R           |     | 0:<br>1:<br>注<br>3.3                | no<br>S]<br>: : :                       | o S<br>R o<br>当<br>时          | e 控<br>SR c<br>ctrl。<br>管<br>推<br>推<br>推 | trl;<br>『为<br>孛配  | SDI<br>置 <i>尹</i> | O1       | _C\<br>;     |          |    |               |              |            | 能时 | <b>†</b> , : | 推荐   | 李西 | 置 | 为 1 | 1;         |
|       | [7:2 | 2]  |    | RW | V           |             | rese | erve | ed   | _           | _   | 保                                   | 留。                                      | 0                             | _                                        |                   |                   |          |              |          |    | _             |              |            | _  |              |      | _  |   | _   |            |
|       | [1:0 | )]  |    | RW | V           |             | iosl | nare | e_10 |             |     | 00<br>01<br>10                      | -<br>: 1<br>: 5                         | NF<br>SD<br>GF                | E 管<br>F_Cl<br>PIO1<br>PIO0<br>保留        | LE;<br>_C'<br>_2; |                   |          | 复用           | 情        | 况。 |               |              |            |    |              |      |    |   |     |            |

NF\_CSN0 管脚复用控制寄存器。

|       |      |     |    | Of | ffset |      |      | S    |        |     |   |                                                                                 |                        | R                                                   | egiste                                                                             | r Na              | me           |          |                           |               |               |                               |                    |                   |     |      | t Va  |    |   |   |            |
|-------|------|-----|----|----|-------|------|------|------|--------|-----|---|---------------------------------------------------------------------------------|------------------------|-----------------------------------------------------|------------------------------------------------------------------------------------|-------------------|--------------|----------|---------------------------|---------------|---------------|-------------------------------|--------------------|-------------------|-----|------|-------|----|---|---|------------|
|       |      |     |    |    | 0x    | .02C | _    |      |        |     |   |                                                                                 |                        |                                                     | iosha                                                                              | re_1              | 1            |          |                           |               |               |                               |                    |                   | 0x0 | 0001 | 1F00  | )  |   |   |            |
| Bit   | 31   | 30  | 29 | 28 | 27    | 26   | 25   | 24   | 23 22  | 21  | 2 | 0 19                                                                            | 18                     | 1                                                   | 7 16                                                                               | 15                | 14           | 13       | 12                        | 11            | 10            | 9                             | 8                  | 7                 | 6   | 5    | 4     | 3  | 2 | 1 | 0          |
| lame  |      |     |    |    |       |      |      |      | reserv | ved |   |                                                                                 |                        |                                                     |                                                                                    |                   |              |          | ioctrl_11_OPU             |               | ioctrl_11_DSx |                               | ioctrl_11_SR       |                   |     | res  | serve | ed |   |   | ioshare_11 |
| leset | 0    | 0   | 0  | 0  | 0     | 0    | 0    | 0    | 0 0    | 0   | 0 | 0                                                                               | 0                      | (                                                   | 0 0                                                                                | 0                 | 0            | 0        | 1                         | 1             | 1             | 1                             | 1                  | 0                 | 0   | 0    | 0     | 0  | 0 | 0 | 0          |
|       | Bit  | s   |    | Ac | cess  | 5    | Na   | me   |        |     |   | De                                                                              | scr                    | rip                                                 | otion                                                                              |                   |              |          |                           |               |               |                               |                    |                   |     |      |       |    |   |   |            |
|       | [31  | :13 | ]  |    |       |      | rese | erve | ed     |     |   | 保                                                                               | 習。                     | ,                                                   |                                                                                    |                   |              |          |                           |               |               |                               |                    |                   |     |      |       |    |   |   |            |
|       |      |     |    |    |       |      |      |      |        |     |   | 上                                                                               | 立仁                     | 吏戶                                                  | 能。                                                                                 |                   |              |          |                           |               |               |                               |                    |                   |     |      |       |    |   |   |            |
|       | [12  | .]  |    | RW | /     |      | ioct | trl_ | 11_OI  | U   |   |                                                                                 |                        |                                                     | 竟能;                                                                                |                   |              |          |                           |               |               |                               |                    |                   |     |      |       |    |   |   |            |
|       |      |     |    |    |       |      |      |      |        |     |   | 1:                                                                              | 使                      | 能                                                   | 110                                                                                |                   |              |          |                           |               |               |                               |                    |                   |     |      |       |    |   |   |            |
|       | [11  | :9] |    | RW | 7     |      | ioct | trl_ | 11_D\$ | Sx  |   | 001<br>010<br>100<br>101<br>110<br>111<br>注:两,<br>四,<br>当,<br>3.3<br>3.3<br>1.8 | ): ': ): ': ': ': ': ' | 12 11 9 8 5 4 2 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 | 制 2 m A,m A,m A,m A,m A,m A,m A,m A,m A,m H;h;l;l;l;l;l;l;l;l;l;l;l;l;l;l;l;l;l;l; | 为准准DI两四两四个者者OI原原原 | 室室 1_核 核 核 板 | 置置CV设设设设 | 为 1<br>MD<br>计 计 计<br>计 计 | 11; 10; 10; 4 |               | ナ,<br>置,<br>置,<br>ガ<br>ガ<br>ガ | り 1<br>り 1<br>り 1( | 10;<br>10;<br>01; |     |      |       |    |   |   |            |
|       | [8]  |     |    | RW | I     |      | ioct | trl  | 11_SF  |     |   |                                                                                 |                        |                                                     | e 控制                                                                               |                   |              |          |                           |               |               |                               |                    |                   |     |      |       |    |   |   |            |
|       | ר או |     |    |    |       |      |      |      |        | -   |   | 510                                                                             |                        |                                                     | - 1                                                                                | 71/               | . , , ,      | , H      |                           |               |               |                               |                    |                   |     |      |       |    |   |   |            |



|       |    |            | 0: no SR ctrl;                   |
|-------|----|------------|----------------------------------|
|       |    |            | 1: SR ctrl.                      |
|       |    |            | 注: 当管脚为 SDIO1_CCMD 功能时,          |
|       |    |            | 3.3V 时推荐配置为 1;                   |
|       |    |            | 1.8V 时推荐配置为 0。当管脚为其他功能时,推荐配置为 1; |
| [7:1] | -  | reserved   | 保留。                              |
|       |    |            | NF_CSN0 管脚的具体复用情况。               |
| [0]   | RW | ioshare_11 | 0: NF_CSN0;                      |
|       |    |            | 1: SDIO1_CCMD。                   |

NF\_REN 管脚复用控制寄存器。

|       |                         |     |    | Of  | ffset | Ad   | dress | S    |    |      |    |    |                                        |      | Reg                                              | iste                        | r Na | me |    |              |    |               |   |              | То | tal I | Rese | t Va | alue |   |   |            |
|-------|-------------------------|-----|----|-----|-------|------|-------|------|----|------|----|----|----------------------------------------|------|--------------------------------------------------|-----------------------------|------|----|----|--------------|----|---------------|---|--------------|----|-------|------|------|------|---|---|------------|
|       |                         |     |    |     | 0x    | .030 | )     |      |    |      |    |    |                                        |      | io                                               | shaı                        | re_1 | 2  |    |              |    |               |   |              |    | 0x0   | 000  | )D0  | 0    |   |   |            |
| Bit   | 31                      | 30  | 29 | 28  | 27    | 26   | 25    | 24   | 23 | 22   | 21 | 20 | 19                                     | 18   | 17                                               | 16                          | 15   | 14 | 13 | 12           | 11 | 10            | 9 | 8            | 7  | 6     | 5    | 4    | 3    | 2 | 1 | 0          |
| Name  |                         |     |    |     |       |      |       |      | re | serv | ed |    |                                        |      |                                                  |                             |      |    |    | ioctrl_12_PD |    | ioctrl_12_DSx |   | ioctrl_12_SR |    |       | re   | serv | ed   |   |   | ioshare_12 |
| Reset | 0                       | 0   | 0  | 0   | 0     | 0    | 0     | 0    | 0  | 0    | 0  | 0  | 0                                      | 0    | 0                                                | 0                           | 0    | 0  | 0  | 0            | 1  | 1             | 0 | 1            | 0  | 0     | 0    | 0    | 0    | 0 | 0 | 0          |
|       | Bits                    | 3   |    | Aco | cess  | 3    | Na    | me   |    |      |    |    | De                                     | scri | ipti                                             | on                          |      |    |    |              |    |               |   |              |    |       |      |      |      |   |   |            |
|       | [31:                    | :13 | ]  |     |       |      | rese  | erve | d  |      |    |    | 保旨                                     | 留。   |                                                  |                             |      |    |    |              |    |               |   |              |    |       |      |      |      |   |   |            |
|       | [12]                    | ]   |    | RW  | 1     |      | ioct  | rl_1 | 2_ | _PD  |    |    | 0:                                     | 不    | 定能<br>使<br>使<br>能。                               |                             |      |    |    |              |    |               |   |              |    |       |      |      |      |   |   |            |
|       | [11:9] RW ioctrl_12_DSx |     |    |     |       |      |       |      |    |      |    |    | 000<br>001<br>010<br>011<br>100<br>101 | );   | E制<br>112m<br>111m<br>9m<br>8m<br>4m<br>4m<br>4m | nA;<br>A;<br>A;<br>A;<br>A; |      |    |    |              |    |               |   |              |    |       |      |      |      |   |   |            |

1 封装与管脚

| 1! | A |
|----|---|
| Y. |   |

|       |    |              | 注: 当管脚为 NF_REN 功能时,         |
|-------|----|--------------|-----------------------------|
|       |    |              | 两层板设计推荐配置为111;              |
|       |    |              | 四层板设计推荐配置为110;              |
|       |    |              | 当管脚为 SDIO1_CCLK_OUT 功能时,    |
|       |    |              | 3.3V 模式下两层板设计推荐配置为 110;     |
|       |    |              | 3.3V 模式下四层板设计推荐配置为 101;     |
|       |    |              | 1.8V 模式下两层板设计推荐配置为 101;     |
|       |    |              | 1.8V 模式下四层板设计推荐配置为 010;     |
|       |    |              | 当管脚为其他功能时,推荐配置为111;         |
|       |    |              | slew rate 控制使能信号。           |
|       |    |              | 0: no SR ctrl;              |
|       |    |              | 1: SR ctrl o                |
| [8]   | RW | ioctrl_12_SR | 注: 当管脚为 SDIO1_CCLK_OUT 功能时, |
|       |    |              | 3.3V 模式下推荐配置为 1;            |
|       |    |              | 1.8V 模式下推荐配置为 0;            |
|       |    |              | 当管脚为其他功能时,推荐配置为1;           |
| [7:1] | -  | reserved     | 保留。                         |
|       |    |              | NF_REN 管脚的具体复用情况。           |
| [0]   | RW | ioshare_12   | 0: NF_REN;                  |
|       |    |              | 1: SDIO1_CCLK_OUT。          |

### ioshare\_13

NF\_RDY0 管脚复用控制寄存器。

|       |                       | Offset Address<br>0x034 |    |    |     |      |      |      |    |    |    |    |    |      | Reg  | iste | r Na       | me |    |    |    |    |   |   | То | tal F | Rese | t Va | llue |   |   |   |
|-------|-----------------------|-------------------------|----|----|-----|------|------|------|----|----|----|----|----|------|------|------|------------|----|----|----|----|----|---|---|----|-------|------|------|------|---|---|---|
|       |                       |                         |    |    | 0   | x034 | ļ    |      |    |    |    |    |    |      | io   | shar | re_1       | 3  |    |    |    |    |   |   |    | 0x0   | 000  | 1700 | )    |   |   |   |
| Bit   | 31                    | 30                      | 29 | 28 | 27  | 26   | 25   | 24   | 23 | 22 | 21 | 20 | 19 | 18   | 17   | 16   | 15         | 14 | 13 | 12 | 11 | 10 | 9 | 8 | 7  | 6     | 5    | 4    | 3    | 2 | 1 | 0 |
| Name  | ress                  |                         |    |    |     |      |      |      |    |    |    |    |    |      |      |      | ioshare_13 |    |    |    |    |    |   |   |    |       |      |      |      |   |   |   |
| Reset | 0                     | 0                       | 0  | 0  | 0   | 0    | 0    | 0    | 0  | 0  | 0  | 0  | 0  | 0    | 0    | 0    | 0          | 0  | 0  | 1  | 0  | 1  | 1 | 1 | 0  | 0     | 0    | 0    | 0    | 0 | 0 | 0 |
|       | Bit                   | s                       |    | Ac | ces | ss   | Na   | me   |    |    |    |    | De | scri | ipti | on   |            |    |    |    |    |    |   |   |    |       |      |      |      |   |   |   |
|       | [31                   | :13                     | ]  |    |     |      | rese | erve | ed |    |    |    | 保旨 | 留。   |      |      |            |    |    |    |    |    |   |   |    |       |      |      |      |   |   |   |
|       | [12] RW ioctrl_13_OPU |                         |    |    |     |      |      |      |    |    |    |    |    | 立付   | 能    | 0    |            |    |    |    |    |    |   |   |    |       |      |      |      |   |   |   |



|        |    |               | 0: 不使能;                |
|--------|----|---------------|------------------------|
|        |    |               | 1: 使能。                 |
| [11]   | RW | reserved      | 保留。                    |
|        |    |               | 驱动控制:                  |
|        |    |               | 00: 4mA;               |
|        |    |               | 01: 3mA;               |
|        |    |               | 10: 2mA;               |
| [10:9] | RW | ioctrl_13_DSx | 11: 1mA;               |
|        |    |               | 注: 当管脚为 NF_RDY0 功能时,   |
|        |    |               | 两层板设计推荐配置为11;          |
|        |    |               | 四层板设计推荐配置为10;          |
|        |    |               | 当管脚为其他功能时,推荐配置为11;     |
|        |    |               | slew rate 控制使能信号。      |
|        |    |               | 0: no SR ctrl;         |
|        |    |               | 1: SR ctrl。            |
| [8]    | RW | ioctrl_13_SR  | 注: 当管脚为 SDIO1_RST 功能时, |
|        |    |               | 两层板设计推荐配置为0;           |
|        |    |               | 四层板设计推荐配置为1;           |
|        |    |               | 当管脚为其他功能时,推荐配置为1;      |
| [7:1]  | RW | reserved      | 保留。                    |
|        |    |               | NF_RDY0 管脚的具体复用情况。     |
| [0]    | RW | ioshare_13    | 0: NF_RDY0;            |
|        |    |               | 1: SDIO1_RST。          |

JTAG\_TMS 管脚复用控制寄存器。



|             |       |         | 0: | ffset A |      | S     |      |     |            |                      |                | I                    |                      |      | r Na<br>re_2   |      |            |              |          |                 |                | Т |   | Rese |    | alue<br>0 |   |            |   |
|-------------|-------|---------|----|---------|------|-------|------|-----|------------|----------------------|----------------|----------------------|----------------------|------|----------------|------|------------|--------------|----------|-----------------|----------------|---|---|------|----|-----------|---|------------|---|
| D:4         | 21 2  | 20. 20. | 20 |         | _    | 24    | 22 / | 2 1 | <b>)</b> 1 | 20 1                 | <u> </u>       | 10                   |                      |      |                |      | 12         | 12           | 11       | 10 0            | 0              |   |   |      |    |           |   | 1          | 0 |
| Bit<br>Name | 31 3  | 30 29   | 28 | 27 26   | 25   | 24    | rese |     |            | 20   1               |                | 18                   | 17                   | 16   | 15             | 14   | 13         | ioctrl_21_PU | reserved | ioctrl_21_DSx 6 | ioctrl 21 SR & |   |   | serv | ed | 3         | 2 | ioshare_21 | 0 |
| Reset       | 0 (   | 0 0     | 0  | 0 0     | 0    | 0     | 0    | 0   | 0          | 0 (                  | )              | 0                    | 0                    | 0    | 0              | 0    | 0          | 1            | 0        | 1 1             | 1              | 0 | 0 | 0    | 0  | 0         | 0 | 0          | 0 |
|             | Bits  |         | Ac | cess    | Na   | me    |      |     |            | D                    | es             | cri                  | pti                  | on   |                |      |            |              |          |                 |                |   |   |      |    |           |   |            |   |
|             | [31:1 | 13]     | -  |         | res  | erve  | d    |     |            | 伢                    | 图              |                      |                      |      |                |      |            |              |          |                 |                |   |   |      |    |           |   |            |   |
|             | [12]  |         | RW | V       | ioc  | trl_2 | 21_I | U   |            | 0                    | -              |                      | 能更能                  |      |                |      |            |              |          |                 |                |   |   |      |    |           |   |            |   |
|             | [11]  |         | RV | V       | res  | erve  | d    |     |            | 伢                    | 图              |                      |                      |      |                |      |            |              |          |                 |                |   |   |      |    |           |   |            |   |
|             | [10:9 | )]      | RW | V       | ioc  | trl_2 | 21_I | Sx  |            | 00<br>01<br>10<br>11 | ):<br> :<br> : | 4n<br>3n<br>2n<br>1n | mA<br>mA<br>mA<br>mA | ;    | 置为             | j 11 | l <b>;</b> |              |          |                 |                |   |   |      |    |           |   |            |   |
|             | [8]   |         | RW | V       | ioc  | trl_2 | 21_5 | R   |            | 0 :<br>1 :           | 1              | no S                 | SR<br>ctrl           | ctrl | 引使<br>l;<br>置为 |      |            | ਹ <b>਼</b>   |          |                 |                |   |   |      |    |           |   |            |   |
|             | [7:3] |         | RV | V       | res  | erve  | d    |     |            | 伢                    | 图              | 1.                   |                      |      |                |      |            |              |          |                 |                |   |   |      |    |           |   |            |   |
|             | [2:0] |         | RW | V       | iosl | hare  | :_21 |     |            | 00<br>10             | )0:<br>)1:     | : J                  | TA<br>GPI            | .G_  | TM<br>_4;      | IS;  | J<br>具     | 体多           | 夏用       | 情况              | 0              |   |   |      |    |           |   |            |   |

JTAG\_TRSTN 管脚复用控制寄存器。



|       |       |       | O      | ffset Ac |      |      |       |     |   |                                                  |                |                      | giste<br>oshar             |           |      |    |              |          |               |              |   |    | Rese |    |   |   |            |   |
|-------|-------|-------|--------|----------|------|------|-------|-----|---|--------------------------------------------------|----------------|----------------------|----------------------------|-----------|------|----|--------------|----------|---------------|--------------|---|----|------|----|---|---|------------|---|
| Bit   | 31 3  | 30 29 | 28     | 27 26    | 25   | 24   | 23 22 | 21  | 2 | 20 19                                            | 18             | 17                   | 7 16                       | 15        | 14   | 13 | 12           | 11       | 10 9          | 8            | 7 | 6  | 5    | 4  | 3 | 2 | 1          | 0 |
| Name  |       |       |        |          |      |      | reser | ved |   |                                                  |                |                      |                            |           |      |    | ioctrl_22_PD | reserved | ioctrl_22_DSx | ioctrl_22_SR |   | re | serv | ed |   |   | ioshare_22 |   |
| Reset | 0     | 0 0   | 0      | 0 0      | 0    | 0    | 0 0   | 0   | ( | 0 0                                              | 0              | 0                    | 0                          | 0         | 0    | 0  | 1            | 0        | 1 1           | 1            | 0 | 0  | 0    | 0  | 0 | 0 | 0          | 0 |
|       | Bits  |       | Ac     | cess     | Naı  | ne   |       |     |   | De                                               | scr            | ip                   | tion                       |           |      |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [31:  | 13]   |        |          | rese | rve  | d     |     |   | 保旨                                               | 留。             |                      |                            |           |      |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [12]  |       | 立仮 不 使 | 使        | 能;   |      |       |     |   |                                                  |                |                      |                            |           |      |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [11]  |       | RV     | V        | rese | rve  | d     |     |   | 保旨                                               | 習。             |                      |                            |           |      |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [10:9 | 9]    | RW     | V        | ioct | rl_2 | 22_D  | Sx  |   | 驱 <sup>2</sup><br>00:<br>01:<br>10:<br>11:<br>注: | 4:<br>3:<br>2: | m/<br>m/<br>m/<br>m/ | A;<br>A;<br>A;             | 置为        | 1 11 | ;  |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [8]   |       | RW     | V        | ioct | rl_2 | 22_SI | 2   |   | 0:<br>1:                                         | no<br>SR       | SI<br>C c1           | 控制<br>R ctr<br>trl。<br>p配置 | l;        |      |    | <u>.</u>     |          |               |              |   |    |      |    |   |   |            |   |
|       | [7:3] | ]     | RV     | V        | rese | rve  | d     |     |   | 保旨                                               | 留。             |                      |                            |           |      |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [2:0] | ]     | RW     | V        | iosh | are  | _22   |     |   | 000<br>101                                       | ):             | JT<br>GF             | RST<br>AG_<br>PIO0<br>录留。  | TR<br>_5; |      |    | 具化           | 本复       | 用情            | 况。           |   |    |      |    |   |   |            |   |

JTAG\_TCK 管脚复用控制寄存器。



|       |      |    |    | Of |     | t Adox |     | S     |     |      |    |    |                   |              |             | egiste<br>iosha                       |     |     |    |              |          |    |               |              |   | otal l<br>0x0 |      |    | alue<br>0 |   |            |   |
|-------|------|----|----|----|-----|--------|-----|-------|-----|------|----|----|-------------------|--------------|-------------|---------------------------------------|-----|-----|----|--------------|----------|----|---------------|--------------|---|---------------|------|----|-----------|---|------------|---|
| Bit   | 31   | 30 | 29 | 28 | 27  | 26     | 25  | 24    | 23  | 22   | 21 | 20 | 19                | 18           | 1           | 7 16                                  | 15  | 14  | 13 | 12           | 11       | 10 | 0 9           | 8            | 7 | 6             | 5    | 4  | 3         | 2 | 1          | 0 |
| Name  |      |    |    |    |     |        |     |       | res | erve | ed |    |                   |              |             |                                       |     |     |    | ioctrl_23_PD | reserved |    | ioctrl_23_DSx | ioctrl 23 SR |   | re            | serv | ed |           |   | ioshare_23 |   |
| Reset | 0    | 0  | 0  | 0  | 0   | 0      | 0   | 0     | 0   | 0    | 0  | 0  | 0                 | 0            | (           | 0 0                                   | 0   | 0   | 0  | 1            | 0        | 1  | 1             | 1            | 0 | 0             | 0    | 0  | 0         | 0 | 0          | 0 |
|       | Bits | ,  |    | Ac | ces | s      | Na  | me    |     |      |    |    | De                | scr          | ip          | otion                                 |     |     |    |              |          |    |               |              |   |               |      |    |           |   |            |   |
|       | [31: | 13 | ]  | -  |     |        | res | erve  | ed  |      |    |    | 保                 | 留。           |             |                                       |     |     |    |              |          |    |               |              |   |               |      |    |           |   |            |   |
|       |      |    |    |    |     |        |     |       |     |      |    |    | 下                 | 垃赁           | ŧ           | 能。                                    |     |     |    |              |          |    |               |              |   |               |      |    |           |   |            |   |
|       | [12] |    |    | RW | V   |        | ioc | trl_2 | 23_ | PD   |    |    | 0:                | 不            | 使           | 〔能;                                   |     |     |    |              |          |    |               |              |   |               |      |    |           |   |            |   |
|       |      |    |    |    |     |        |     |       |     |      |    |    | 1:                | 使            | 能           | 300                                   |     |     |    |              |          |    |               |              |   |               |      |    |           |   |            |   |
|       | [11] |    |    | RW | V   |        | res | erve  | d   |      |    |    | 保                 | 留。           |             |                                       |     |     |    |              |          |    |               |              |   |               |      |    |           |   |            |   |
|       | [10: | 9] |    | RW | V   |        | ioc | trl_2 | 23_ | DS:  | x  |    | 00:<br>01:<br>10: | 3i 2i 1i     | m<br>m<br>m | A;<br>A;<br>A;                        | 置力  | J 1 | 1; |              |          |    |               |              |   |               |      |    |           |   |            |   |
|       | [8]  |    |    | RW | V   |        | ioc | trl_2 | 23_ | SR   |    |    | 0:<br>1:          | no<br>SR     | S           | e 控制<br>R ctr<br>ctrl。<br>荐配。         | 1;  |     |    | ਹ <b>਼</b>   |          |    |               |              |   |               |      |    |           |   |            |   |
|       | [7:3 | ]  |    | RW | V   |        | res | erve  | ed  |      |    |    | 保                 | 習。           |             |                                       |     |     |    |              |          |    |               |              |   |               |      |    |           |   |            |   |
|       | [2:0 | ]  |    | RW | V   |        | ios | hare  | 23  | 3    |    |    | 000<br>101        | ): .<br>l: ( | JT<br>G     | ΓCK<br>ΓAG <sub>-</sub><br>PIO(<br>保留 | _TC | ΊK; |    | 体多           | 夏用       | 情  | <b></b>       | )            |   |               |      |    |           |   |            |   |

JTAG\_TDI 管脚复用控制寄存器。



|       |       |       | Ot   | ffset Ad |       |     |        |    |    |                                                  |                |                | giste<br>oshar             |           |     |    |              |          |               |              |   |    | Rese |    |   |   |            |   |
|-------|-------|-------|------|----------|-------|-----|--------|----|----|--------------------------------------------------|----------------|----------------|----------------------------|-----------|-----|----|--------------|----------|---------------|--------------|---|----|------|----|---|---|------------|---|
| Bit   | 31 3  | 30 29 | 28   | 27 26    | 25 2  | 24  | 23 22  | 21 | 20 | 19                                               | 18             | 17             | 7 16                       | 15        | 14  | 13 | 12           | 11       | 10 9          | 8            | 7 | 6  | 5    | 4  | 3 | 2 | 1          | 0 |
| Name  |       |       |      |          |       |     | reserv | ed |    |                                                  |                |                |                            |           |     |    | ioctrl_24_PU | reserved | ioctrl_24_DSx | ioctrl_24_SR |   | re | serv | ed |   |   | ioshare_24 |   |
| Reset | 0     | 0 0   | 0    | 0 0      | 0 (   | 0   | 0 0    | 0  | 0  | 0                                                | 0              | 0              | 0                          | 0         | 0   | 0  | 1            | 0        | 1 1           | 1            | 0 | 0  | 0    | 0  | 0 | 0 | 0          | 0 |
|       | Bits  |       | Ac   | cess     | Nan   | ne  |        |    |    | De                                               | scr            | ipt            | ion                        |           |     |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [31:1 | 13]   | -    |          | reser | ve  | d      |    |    | 保旨                                               | 留。             |                |                            |           |     |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [12]  |       | 立何不使 | 使i       | 能;    |     |        |    |    |                                                  |                |                |                            |           |     |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [11]  |       | RW   | V        | reser | ve  | d      |    |    | 保旨                                               | 留。             |                |                            |           |     |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [10:9 | 9]    | RW   | V        | ioctr | 1_2 | 4_DS   | Sx |    | 驱 <sup>2</sup><br>00:<br>01:<br>10:<br>11:<br>注: | 41<br>31<br>21 | mÆ<br>mÆ<br>mÆ | A;<br>A;                   | 置为        | 111 | ;  |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [8]   |       | RW   | V        | ioctr | 1_2 | 4_SR   |    |    | 0:<br>1:                                         | no<br>SR       | SF             | 控制<br>R ctr<br>rl。<br>异配量  | l;        |     |    | ュ。           |          |               |              |   |    |      |    |   |   |            |   |
|       | [7:3] |       | RW   | V        | reser | ve  | d      |    |    | 保旨                                               | 留。             |                |                            |           |     |    |              |          |               |              |   |    |      |    |   |   |            |   |
|       | [2:0] |       | RW   | V        | iosha | are | _24    |    |    | 000<br>101                                       | ): .           | JT.<br>GP      | DI 管<br>AG_<br>PIO0<br>R留。 | TD<br>_7; |     | 具体 | 本复           | 用化       | 青况。           |              |   |    |      |    |   |   |            |   |

JTAG\_TDO 管脚复用控制寄存器。



|       |      |     |    | Of | ffset<br>0x | Ad |      | S     |       |     |    |                          |                | Regis<br>iosh                   |           |   |    |    |              |          |               |              | Т | otal i | Rese  |     |   |   |            |   |
|-------|------|-----|----|----|-------------|----|------|-------|-------|-----|----|--------------------------|----------------|---------------------------------|-----------|---|----|----|--------------|----------|---------------|--------------|---|--------|-------|-----|---|---|------------|---|
| Bit   | 31   | 30  | 29 | 28 | 27          | 26 | 25   | 24    | 23 22 | 21  | 20 | 19                       | 18             | 17 1                            | 6 1       | 5 | 14 | 13 | 12           | 11       | 10 9          | 8            | 7 | 6      | 5     | 4   | 3 | 2 | 1          | 0 |
| Name  |      |     |    |    |             |    |      |       | reser | ved |    |                          |                |                                 |           |   |    |    | ioctrl_25_PD | reserved | ioctrl_25_DSx | ioctrl 25 SR |   | re     | eserv | red |   |   | ioshare_25 |   |
| Reset | 0    | 0   | 0  | 0  | 0           | 0  | 0    | 0     | 0 0   | 0   | 0  | 0                        | 0              | 0 (                             | )         | 0 | 0  | 0  | 0            | 0        | 1 1           | 1            | 0 | 0      | 0     | 0   | 0 | 0 | 0          | 0 |
|       | Bit  | s   |    | Ac | cess        | 5  | Na   | me    |       |     |    | Des                      | scri           | ptio                            | n         |   |    |    |              |          |               |              |   |        |       |     |   |   |            |   |
|       | [31  | :13 | ]  |    |             |    | rese | erve  | ed    |     |    | 保旨                       | 習。             |                                 |           |   |    |    |              |          |               |              |   |        |       |     |   |   |            |   |
|       |      |     |    |    |             |    |      |       |       |     |    | 下扌                       | 立使             | 能。                              |           |   |    |    |              |          |               |              |   |        |       |     |   |   |            |   |
|       | [12  | ]   |    | RW | J           |    | ioc  | trl_  | 25_PI | )   |    | 0:                       | 不              | 使能                              |           |   |    |    |              |          |               |              |   |        |       |     |   |   |            |   |
|       |      |     |    |    |             |    |      |       |       |     |    | 1:                       | 使i             | 能。                              |           |   |    |    |              |          |               |              |   |        |       |     |   |   |            |   |
|       | [11  | ]   |    | RW | V           |    | rese | erve  | ed    |     |    | 保旨                       | 留。             |                                 |           |   |    |    |              |          |               |              |   |        |       |     |   |   |            |   |
|       | [10  | :9] |    | RW | V           |    | ioct | trl_: | 25_D  | Sx  |    | 00:<br>01:<br>10:<br>11: | 41<br>31<br>21 | E制:<br>mA;<br>mA;<br>mA;<br>mA; | 1]置       | 为 | 11 | ţ  |              |          |               |              |   |        |       |     |   |   |            |   |
|       | [8]  |     |    | RW | V           |    | ioc  | trl_ː | 25_SI | ₹   |    | 0:<br>1:                 | no<br>SR       | ite 控<br>SR c<br>ctrl。<br>连荐酉   | trl;      |   |    | 言号 | <u>.</u>     |          |               |              |   |        |       |     |   |   |            |   |
|       | [7:: | 3]  |    | RW | I           |    | rese | erve  | ed    |     |    | 保旨                       | 習。             |                                 |           |   |    |    |              |          |               |              |   |        |       |     |   |   |            |   |
|       | [2:0 | 0]  |    | RW | I           |    | iosl | hare  | e_25  |     |    | 000<br>101               | ):             | _TDC<br>JTAC<br>GPIC<br>保留      | i_T<br>2_ | D |    | 具′ | 体多           | 夏用       | 情况            | 0            |   |        |       |     |   |   |            |   |

I2C2\_SCL 管脚复用控制寄存器。



|       |                                                            |                                         |    | O  |    | set A |     | ess  |     |      |      |    |    |                      |                          |                  | egist<br>iosh                   |                 |           |    |    |              |          |     |               |   |              |   |    | Rese |    | alue<br>00 |   |            |   |
|-------|------------------------------------------------------------|-----------------------------------------|----|----|----|-------|-----|------|-----|------|------|----|----|----------------------|--------------------------|------------------|---------------------------------|-----------------|-----------|----|----|--------------|----------|-----|---------------|---|--------------|---|----|------|----|------------|---|------------|---|
| Bit   | 31                                                         | 30                                      | 29 | 28 | 2  | 7 2   | 6 2 | 25 2 | 24  | 23   | 22   | 21 | 20 | 0 19                 | 18                       | 1                | 17 16                           | 5 1             | 5         | 14 | 13 | 12           | 11       | . 1 | 0 9           |   | 8            | 7 | 6  | 5    | 4  | 3          | 2 | 1          | 0 |
| Name  |                                                            |                                         |    |    |    |       |     |      |     | rese | erve | ed |    |                      |                          |                  |                                 |                 |           |    |    | ioctrl_31_PD | reserved |     | ioctrl_31_DSx | 1 | ioctrl_31_SR |   | re | serv | ed |            |   | ioshare_31 |   |
| Reset | 0                                                          | 0                                       | 0  | 0  | (  | 0 0   | )   | 0    | 0   | 0    | 0    | 0  | 0  | 0                    | 0                        | (                | 0 0                             | (               | )         | 0  | 0  | 0            | 0        |     | 1 1           |   | 1            | 0 | 0  | 0    | 0  | 0          | 0 | 0          | 0 |
|       | Bits                                                       | s                                       |    | Ac | CE | ess   | N   | Var  | ne  |      |      |    |    | Dε                   | SCI                      | ip               | otior                           | 1               |           |    |    |              |          |     |               |   |              |   |    |      |    |            |   |            |   |
|       | [31                                                        | [31:13] - reserved [12] RW ioctrl_31_PD |    |    |    |       |     |      |     |      |      |    |    | 保                    | 留。                       |                  |                                 |                 |           |    |    |              |          |     |               |   |              |   |    |      |    |            |   |            |   |
|       | [31:13] - reserved [12] RW ioctrl_31_PD                    |                                         |    |    |    |       |     |      |     |      |      |    |    | 0:                   |                          | 使                | 能。<br>定能;<br>:                  |                 |           |    |    |              |          |     |               |   |              |   |    |      |    |            |   |            |   |
|       | [11                                                        | [31:13] - reserved [12] RW ioctrl_31_PI |    |    |    |       |     |      |     |      |      |    |    | 保                    | 留。                       |                  |                                 |                 |           |    |    |              |          |     |               |   |              |   |    |      |    |            |   |            |   |
|       | Bits Access Name  [31:13] - reserved  [12] RW ioctrl_31_PD |                                         |    |    |    |       |     |      |     |      |      | X  |    | 00<br>01<br>10<br>11 | : 4<br>: 3<br>: 2<br>: 1 | m<br>m<br>m<br>m |                                 | 置               | 为         | 11 | ;  |              |          |     |               |   |              |   |    |      |    |            |   |            |   |
|       | [8] RW ioctrl_31_DS: [8] RW ioctrl_31_SR [7:3] RW reserved |                                         |    |    |    |       |     |      |     |      |      |    |    | 0:<br>1:             | no<br>SF                 | S<br>R           | e 控<br>SR ct<br>ctrl。<br>荐配     | rl;             |           |    |    | コ <b>ナ</b> 。 |          |     |               |   |              |   |    |      |    |            |   |            |   |
|       | [7:3                                                       | 3]                                      |    | RV | V  |       | re  | ese  | rve | d    |      |    |    | 保                    | 留。                       |                  |                                 |                 |           |    |    |              |          |     |               |   |              |   |    |      |    |            |   |            |   |
|       | [2:0                                                       | 0]                                      |    | RV | V  |       | ic  | osh  | are | :_31 |      |    |    | 000<br>100<br>110    | 0:<br>0:<br>0:           | Pl<br>I2<br>G    | CL f<br>MC_<br>C2_<br>PIO<br>保留 | P\<br>SC<br>2_0 | WN<br>CL; | 10 |    | 复            | 用·l      | 情   | <br>况。        |   |              |   |    |      |    |            |   |            |   |

I2C2\_SDA 管脚复用控制寄存器。



|       |      |     |    | Ot |    | et Ad<br>0x080 |      | 3    |      |      |    |    |                      |                          |                      | egist<br>iosh                  |                |          |    |    |              |                |   |               |              |   |    | Rese |    | alue<br>0 |   |            |   |
|-------|------|-----|----|----|----|----------------|------|------|------|------|----|----|----------------------|--------------------------|----------------------|--------------------------------|----------------|----------|----|----|--------------|----------------|---|---------------|--------------|---|----|------|----|-----------|---|------------|---|
| Bit   | 31   | 30  | 29 | 28 | 27 | 7 26           | 25   | 24   | 23   | 22   | 21 | 20 | 0 19                 | 18                       | 3 1                  | 17 1                           | 5 1            | 15       | 14 | 13 | 12           | 11             | 1 | 0 9           | 8            | 7 | 6  | 5    | 4  | 3         | 2 | 1          | 0 |
| Name  |      |     |    |    |    |                |      |      | res  | erve | ed |    |                      |                          |                      |                                |                |          |    |    | ioctrl_32_PD | reserved       |   | ioctrl_32_DSx | ioctrl 32_SR |   | re | serv | ed |           |   | ioshare_32 |   |
| Reset | 0    | 0   | 0  | 0  | 0  | 0              | 0    | 0    | 0    | 0    | 0  | 0  | 0                    | 0                        |                      | 0 0                            |                | 0        | 0  | 0  | 0            | 0              | 1 | 1             | 1            | 0 | 0  | 0    | 0  | 0         | 0 | 0          | 0 |
|       | Bits | 3   |    | Ac | ce | ss             | Naı  | me   |      |      |    |    | Dε                   | SC1                      | rip                  | otio                           | 1              |          |    |    |              |                |   |               |              |   |    |      |    |           |   |            |   |
|       | [31: | 13  | ]  | -  |    |                | rese | rve  | ed   |      |    |    | 保                    | 留。                       | )                    |                                |                |          |    |    |              |                |   |               |              |   |    |      |    |           |   |            |   |
|       | [12] | ]   |    | RW | V  |                | ioct | rl_: | 32_1 | PD   |    |    |                      | 不                        | 使                    | 能。<br>b能;                      |                |          |    |    |              |                |   |               |              |   |    |      |    |           |   |            |   |
|       | [11] |     |    | RW | V  |                | rese | rve  | ed   |      |    |    | 保                    | 留。                       | )                    |                                |                |          |    |    |              |                |   |               |              |   |    |      |    |           |   |            |   |
|       | [10: | :9] |    | RW | V  |                | ioct | rl_: | 32_] | DS:  | x  |    | 00<br>01<br>10<br>11 | : 4<br>: 3<br>: 2<br>: 1 | lm<br>3m<br>2m<br>lm | 制:<br>iA;<br>iA;<br>iA;<br>iA; | 置              | 上为       | 11 | Ι; |              |                |   |               |              |   |    |      |    |           |   |            |   |
|       | [8]  |     |    | RW | V  |                | ioct | rl_: | 32_5 | SR   |    |    | 0:<br>1:             | no<br>SI                 | S<br>R               | e 控<br>SR co<br>ctrl。<br>荐配    | rl;            |          |    |    | <u>コ</u> 。   |                |   |               |              |   |    |      |    |           |   |            |   |
|       | [7:3 | ]   |    | RW | V  |                | rese | rve  | ed   |      |    |    | 保                    | 留。                       | )                    |                                |                |          |    |    |              |                |   |               |              |   |    |      |    |           |   |            |   |
|       | [2:0 | )]  |    | RW | V  |                | iosh | nare | e_32 |      |    |    | 000<br>00<br>100     | 0:<br>1:<br>0:           | P<br>G<br>I2         | DA<br>MC_<br>PIO<br>2C2_<br>保留 | PV<br>2_<br>SI | WN<br>7; | М1 |    | 本复           | 用 <sup>1</sup> | 情 | 况。            |              |   |    |      |    |           |   |            |   |

SPDIF\_OUT 管脚复用控制寄存器。



|       |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |     |    |    |    |      |     |      |      |       |    |    |                          |                            |                 | giste<br>osha          |          |             |    |              |          |   |               |              | 7 |   |   | Rese |     | alue |   |   |            |
|-------|------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----|----|----|----|------|-----|------|------|-------|----|----|--------------------------|----------------------------|-----------------|------------------------|----------|-------------|----|--------------|----------|---|---------------|--------------|---|---|---|------|-----|------|---|---|------------|
| Bit   | 31                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                         | 30  | 29 | 28 | 2  | 7 26 | 25  | 24   | 23   | 22    | 21 | 20 | 19                       | 18                         | 17              | 16                     | 15       | 14          | 13 | 12           | 11       | 1 | 0 9           | 8            | , | 7 | 6 | 5    | 4   | 3    | 2 | 1 | 0          |
| Name  |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |     |    |    |    |      |     |      | res  | serve | ed |    |                          |                            |                 |                        |          |             |    | ioctrl 43 PD | reserved |   | ioctrl_43_DSx | ioetrl 43 SR |   |   | 1 | rese | rve | d    |   |   | ioshare_43 |
| Reset | 0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          | 0   | 0  | 0  | 0  | 0    | 0   | 0    | 0    | 0     | 0  | 0  | 0                        | 0                          | 0               | 0                      | 0        | 0           | 0  | 1            | 0        |   | l 1           | 1            |   | 0 | 0 | 0    | 0   | 0    | 0 | 0 | 0          |
|       | Bits                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 3   |    | Ac | ce | ss   | Na  | me   |      |       |    |    | De                       | scr                        | ipt             | ion                    |          |             |    |              |          |   |               |              |   |   |   |      |     |      |   |   |            |
|       | [31:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 13  | ]  | -  |    |      | res | erve | ed   |       |    |    | 保旨                       | 留。                         |                 |                        |          |             |    |              |          |   |               |              |   |   |   |      |     |      |   |   |            |
|       | [12]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | ]   |    | RW | V  |      | ioc | trl_ | 43_  | PD    |    |    | 0:                       | 位 不 使                      | 使自              | 能;                     |          |             |    |              |          |   |               |              |   |   |   |      |     |      |   |   |            |
|       | 0x0AC   31 30 29 28   27 26 25 24   23   24   25   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   26   25   24   25   25   24   25   25   24   25   25 |     |    |    |    |      |     |      |      |       |    |    | 保旨                       | 留。                         |                 |                        |          |             |    |              |          |   |               |              |   |   |   |      |     |      |   |   |            |
|       | [10:                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | :9] |    | RW | V  |      | ioc | trl_ | 43_  | DS    | x  |    | 00:<br>01:<br>10:<br>11: | 动控<br>41<br>31<br>21<br>11 | mA<br>mA<br>mA  | .;<br>.;               | 置为       | <b>y</b> 11 | 1; |              |          |   |               |              |   |   |   |      |     |      |   |   |            |
|       | [8]                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |     |    | RW | V  |      | ioc | trl_ | 43_  | SR    |    |    | 0:<br>1:                 | no<br>SR                   | SR              | 控制<br>ctr<br>rl。<br>記記 | l;       |             |    | <u>コ</u> ,。  |          |   |               |              |   |   |   |      |     |      |   |   |            |
|       | [7:2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | 2]  |    | RW | V  |      | res | erve | ed   |       |    |    | 保旨                       | 留。                         |                 |                        |          |             |    |              |          |   |               |              |   |   |   |      |     |      |   |   |            |
|       | [1:0                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | )]  |    | RW | V  |      | ios | hare | e_4: | 3     |    |    | 00:<br>01:<br>10:        | 例<br>Si<br>G               | R留<br>PD<br>PI( |                        | OU<br>2; | Т;          |    | 人体           | 复月       | 刊 | 青况            | . 0          |   |   |   |      |     |      |   |   |            |

MUTE\_CTRL 管脚复用控制寄存器。

|       |      |     |    | Of |     | : Ad<br>::0B( |      | S                 |                  |       |    |    |                   |          |                | gistei<br>oshar    |     |      |    |              |            |               |              | T |   | Rese |     | <sup>7</sup> alue<br>00 |            |   |            |
|-------|------|-----|----|----|-----|---------------|------|-------------------|------------------|-------|----|----|-------------------|----------|----------------|--------------------|-----|------|----|--------------|------------|---------------|--------------|---|---|------|-----|-------------------------|------------|---|------------|
| Bit   | 31   | 30  | 29 | 28 | 27  | 26            | 25   | 24                | 23               | 22    | 21 | 20 | 19                | 18       | 17             | 16                 | 15  | 14   | 13 | 12           | 11         | 10 9          | 8            | 7 | 6 | 5    | 4   | 3                       | 2          | 1 | 0          |
| Name  |      |     |    |    |     |               |      |                   | res              | serve | ed |    |                   |          |                |                    |     |      |    | ioctrl_44_PD | reserved   | ioctrl_44_DSx | ioctrl_44_SR |   |   | re   | ser | ved                     |            |   | ioshare_44 |
| Reset | 0    | 0   | 0  | 0  | 0   | 0             | 0    | 0                 | 0                | 0     | 0  | 0  | 0                 | 0        | 0              | 0                  | 0   | 0    | 0  | 0            | 0          | 1 1           | 1            | 0 | 0 | 0    | 0   | 0                       | 0          | 0 | 0          |
|       | Bits | 3   |    | Ac | ces | s             | Na   | me                |                  |       |    |    | De                | scr      | ipt            | ion                |     |      |    |              |            |               |              |   |   |      |     |                         |            |   |            |
|       | [31: | 13  | ]  | -  |     |               | rese | erve              | ed               |       |    |    | 保                 | 留。       |                |                    |     |      |    |              |            |               |              |   |   |      |     |                         |            |   |            |
|       | [12] | ]   |    | RW | I   |               | ioc  | trl_ <sub>ʻ</sub> | 44_              | PD    |    |    | 0:                | 拉例不使     | 使自             | 能;                 |     |      |    |              |            |               |              |   |   |      |     |                         |            |   |            |
|       | [11] |     |    | RW | V   |               | rese | erve              | ed               |       |    |    | 保                 | 留。       |                |                    |     |      |    |              |            |               |              |   |   |      |     |                         |            |   |            |
|       | [10: | :9] |    | RW | J   |               | ioc  | trl_ <sub>-</sub> | 44_              | DS    | x  |    | 00:<br>01:<br>10: | 21       | mA<br>mA<br>mA | .;<br>.;           | 置 为 | J 11 | ;  |              |            |               |              |   |   |      |     |                         |            |   |            |
|       | [8]  |     |    | RW | V   |               | ioc  | trl_ <sub>ʻ</sub> | 44_              | SR    |    |    | 0:<br>1:          | no<br>SR | SR             | 控制<br>ctrl<br>rl。  | l;  |      |    | <u>ユ</u> ,   |            |               |              |   |   |      |     |                         |            |   |            |
|       | [7:1 | ]   |    | RW | 7   |               | rese | erve              | ed               |       |    |    | 保                 | 留。       |                |                    |     |      |    |              |            |               |              |   |   |      |     |                         | ioshare_44 |   |            |
|       | [0]  |     |    | RW | I   |               | iosl | hare              | e_4 <sup>4</sup> | 4     |    |    | 0:                | GP       | PIO            | ETRI<br>4_3<br>E_C | ;   |      | 的。 | 具体           | <b>本</b> 复 | 用情况           | 己。           |   |   |      |     |                         |            |   |            |

HDMITX\_SDA 管脚复用控制寄存器。



|       |       |       | Ot                                                                                                                                       | ffset A |     | ess    |      |       |                      |                   |                      |                |               | egister<br>ioshar                              |            |    |    |              |          |   |               |              |   |    | Rese |    | alue<br>0 |   |            |   |
|-------|-------|-------|------------------------------------------------------------------------------------------------------------------------------------------|---------|-----|--------|------|-------|----------------------|-------------------|----------------------|----------------|---------------|------------------------------------------------|------------|----|----|--------------|----------|---|---------------|--------------|---|----|------|----|-----------|---|------------|---|
| Bit   | 31    | 30 29 | 28                                                                                                                                       | 27 20   | 5 2 | 5 24   | 23   | 3 22  | 21                   | 2                 | 20 19                | 18             | 17            | 7 16                                           | 15         | 14 | 13 | 12           | 11       | 1 | 0 9           | 8            | 7 | 6  | 5    | 4  | 3         | 2 | 1          | 0 |
| Name  |       |       |                                                                                                                                          |         |     |        | r    | eserv | ed                   |                   |                      |                |               |                                                |            |    |    | ioctrl_45_PD | reserved |   | ioctrl_45_DSx | ioctrl 45 SR |   | re | serv | ed |           |   | ioshare_45 |   |
| Reset | 0     | 0 0   | 0                                                                                                                                        | 0 0     | (   | 0 0    | 0    | 0     | 0                    |                   | 0 0                  | 0              | 0             | 0                                              | 0          | 0  | 0  | 0            | 0        | 1 | 1             | 1            | 0 | 0  | 0    | 0  | 0         | 0 | 0          | 0 |
|       | Bits  |       | Ac                                                                                                                                       | cess    | N   | Iam    | e    |       |                      |                   | Dε                   | scr            | ipt           | tion                                           |            |    |    |              |          |   |               |              |   |    |      |    |           |   |            |   |
|       | [31:  | 13]   | -                                                                                                                                        |         | re  | eserv  | ed   |       |                      |                   | 保                    | 留。             |               |                                                |            |    |    |              |          |   |               |              |   |    |      |    |           |   |            |   |
|       | [12]  |       | RW   ioctrl_45_PD   保留。   下拉使能。   RW   reserved   保留。   RW   reserved   保留。   RW   reserved   保留。   RW   RW   RW   RW   RW   RW   RW   R |         |     |        |      |       |                      |                   |                      |                |               |                                                |            |    |    |              |          |   |               |              |   |    |      |    |           |   |            |   |
|       | [11]  |       | 1: 使能。                                                                                                                                   |         |     |        |      |       |                      |                   |                      |                |               |                                                |            |    |    |              |          |   |               |              |   |    |      |    |           |   |            |   |
|       | [10:  | 9]    | RW                                                                                                                                       | V       | ic  | octrl_ | _DS  |       | 00<br>01<br>10<br>11 | : 4<br>: 3<br>: 2 | m/<br>m/<br>m/<br>m/ | A;<br>A;<br>A; | <b>置</b> 为    | 11                                             | l ;        |    |    |              |          |   |               |              |   |    |      |    |           |   |            |   |
|       | [8]   |       | RW                                                                                                                                       | V       | ic  | octrl_ | _45  | _SR   | -                    |                   | 0:<br>1:             | no<br>SR       | SI<br>C ct    | · 控制<br>R ctrl<br>trl。<br>孛配置                  | ļ <b>;</b> |    |    | <u>1</u> ,   |          |   |               |              |   |    |      |    |           |   |            |   |
|       | [7:3] | ]     | RW                                                                                                                                       | V       | re  | eserv  | ed   |       |                      |                   | 保                    | 留。             |               |                                                |            |    |    |              |          |   |               |              |   |    |      |    |           |   |            |   |
|       | [2:0  | ]     | RW                                                                                                                                       | V       | ic  | oshai  | re_4 | 45    |                      |                   | 00<br>00<br>01       | 0:<br>1:<br>0: | 保<br>HI<br>GF | X_SI<br>留;<br>DMIT<br>PIO4 <sub>2</sub><br>呆留。 | ΓX_<br>_4; |    |    | <b></b>      | 体        | 复 | 用情            | 况。           | 5 |    |      |    |           |   |            |   |

HDMITX\_SCL 管脚复用控制寄存器。

|       |                                                                              |     |    | Of |       |      | ;                 |      |      |    |    |                          |                  |                |                            |                        |             |    |              |          |               |    |              |   |    |      |    |   |   |            |   |
|-------|------------------------------------------------------------------------------|-----|----|----|-------|------|-------------------|------|------|----|----|--------------------------|------------------|----------------|----------------------------|------------------------|-------------|----|--------------|----------|---------------|----|--------------|---|----|------|----|---|---|------------|---|
| Bit   | 31                                                                           | 30  | 29 | 28 | 27 26 | 25   | 24                | 23   | 22   | 21 | 20 | 19                       | 18               | 1              | 7 16                       | 15                     | 14          | 13 | 12           | 11       | 10            | )  | 8            | 7 | 6  | 5    | 4  | 3 | 2 | 1          | 0 |
| Name  |                                                                              |     |    |    |       |      |                   | res  | erve | d  |    |                          |                  |                |                            |                        |             |    | ioctrl_46_PD | reserved | ioctrl_46_DSx |    | ioctrl_46_SR |   | re | serv | ed |   |   | ioshare_46 |   |
| Reset | 0                                                                            | 0   | 0  | 0  | 0 0   | 0    | 0                 | 0    | 0    | 0  | 0  | 0                        | 0                | (              | 0 0                        | 0                      | 0           | 0  | 0            | 0        | 1             | l  | 1            | 0 | 0  | 0    | 0  | 0 | 0 | 0          | 0 |
|       | Bits                                                                         | 5   |    | Ac | cess  | Naı  | me                |      |      |    |    | De                       | scr              | ip             | otion                      |                        |             |    |              |          |               |    |              |   |    |      |    |   |   |            |   |
|       | [31                                                                          | :13 | ]  | -  |       | rese | rve               | d    |      |    |    | 保旨                       | 留。               |                |                            |                        |             |    |              |          |               |    |              |   |    |      |    |   |   |            |   |
|       |                                                                              |     |    |    |       |      |                   |      |      |    |    | 下扫                       | 拉信               | 吏[             | 能。                         |                        |             |    |              |          |               |    |              |   |    |      |    |   |   |            |   |
|       | [12                                                                          | ]   |    | RW | I     | ioct | rl_4              | l6_1 | PD   |    |    | 0:                       | 不                | 使              | 〔能;                        |                        |             |    |              |          |               |    |              |   |    |      |    |   |   |            |   |
|       |                                                                              |     |    |    |       |      |                   |      |      |    |    | 1:                       | 使                | 能              |                            |                        |             |    |              |          |               |    |              |   |    |      |    |   |   |            |   |
|       | ume reserved ioctrl 46 PD ioctrl 46 DSx ioctrl 46 SR ioctrl 46 SR iosbare 46 |     |    |    |       |      |                   |      |      |    |    |                          |                  |                |                            |                        |             |    |              |          |               |    |              |   |    |      |    |   |   |            |   |
|       | [10                                                                          | :9] |    | RW | Į.    | ioct | rl_4              | l6_] | DSx  |    |    | 00:<br>01:<br>10:<br>11: | 4<br>3<br>2<br>1 | m.<br>m.<br>m. | A;<br>A;<br>A;<br>A;       | 置为                     | <b>y</b> 11 | Ι; |              |          |               |    |              |   |    |      |    |   |   |            |   |
|       | [8]                                                                          |     |    | RW | V     | ioct | rl_4              | 16_S | SR   |    |    | ):<br>1:                 | no<br>SR         | S:             | R ctr                      | 1;                     |             |    | ュ。           |          |               |    |              |   |    |      |    |   |   |            |   |
|       | [7:3                                                                         | 3]  |    | RW | I     | rese | rve               | d    |      |    |    | 保旨                       | 留。               |                |                            |                        |             |    |              |          |               |    |              |   |    |      |    |   |   |            |   |
|       | [2:0                                                                         | )]  |    | RW | V     | iosh | nare <sub>.</sub> | _46  |      |    |    | 001<br>010               | l:<br>):         | HI<br>GI       | X_S(<br>DMI<br>PIO4<br>保留。 | ΤΧ <sub>_</sub><br>_5; | SC          |    | 月            | 体多       | 夏用怕           | 青沙 | 己。           |   |    |      |    |   |   |            |   |

HDMITX\_HOTPLUG 管脚复用控制寄存器。



|       |                      |     |    | О  |    | et Ad<br>0x0B0 |      | S     |              |      |    |    |                          |             | R           | legiste<br>iosha               |           |             |    |              |          |    |               |              | То |    | Rese |     | alue<br>00 |   |   |            |
|-------|----------------------|-----|----|----|----|----------------|------|-------|--------------|------|----|----|--------------------------|-------------|-------------|--------------------------------|-----------|-------------|----|--------------|----------|----|---------------|--------------|----|----|------|-----|------------|---|---|------------|
| Bit   | 31                   | 30  | 29 | 28 | 2  | 7 26           | 25   | 24    | 23           | 22 2 | 21 | 20 | 0 19                     | 18          | 1           | 17 16                          | 15        | 14          | 13 | 12           | 11       | 1  | 0 9           | 8            | 7  | 6  | 5    | 4   | 3          | 2 | 1 | 0          |
| Name  |                      |     |    |    |    |                |      |       | reso         | erve | đ  |    |                          |             |             |                                |           |             |    | ioctrl_47_PD | reserved |    | ioctrl_47_DSx | ioctrl_47_SR |    |    | rese | rve | d          |   |   | ioshare_47 |
| Reset | 0                    | 0   | 0  | 0  | 0  | 0              | 0    | 0     | 0            | 0    | 0  | 0  | 0                        | 0           |             | 0 0                            | 0         | 0           | 0  | 0            | 0        | 1  | 1 1           | 1            | 0  | 0  | 0    | 0   | 0          | 0 | 0 | 0          |
|       | Bits                 | 3   |    | Ac | ce | ess            | Na   | me    |              |      |    |    | De                       | scr         | iŗ          | otion                          |           |             |    |              |          |    |               |              |    |    |      |     |            |   |   |            |
|       | [31:13] - reserved   |     |    |    |    |                |      |       |              |      |    |    |                          | 蛪。          |             |                                |           |             |    |              |          |    |               |              |    |    |      |     |            |   |   |            |
|       | [12] RW ioctrl_47_PD |     |    |    |    |                |      |       |              |      |    |    |                          | 拉位          | 吏           | 能。                             |           |             |    |              |          |    |               |              |    |    |      |     |            |   |   |            |
|       | [12] RW ioctrl_47_PD |     |    |    |    |                |      |       |              |      |    |    |                          | 不           | 付           | 吏能;                            |           |             |    |              |          |    |               |              |    |    |      |     |            |   |   |            |
|       |                      |     |    |    |    |                |      |       |              |      |    |    |                          | 使           | 能           | ۲.<br>۱۳۰                      |           |             |    |              |          |    |               |              |    |    |      |     |            |   |   |            |
|       | [11] RW reserved     |     |    |    |    |                |      |       |              |      |    |    |                          | 留。          |             |                                |           |             |    |              |          |    |               |              |    |    |      |     |            |   |   |            |
|       | [10:                 | :9] |    | RV | V  |                | ioct | trl_4 | <b>!</b> 7_] | OSx  |    |    | 00:<br>01:<br>10:<br>11: | 4<br>3<br>2 | m<br>m<br>m | nA;<br>nA;                     | 置为        | <b>J</b> 1: | Ι; |              |          |    |               |              |    |    |      |     |            |   |   |            |
|       | [8]                  |     |    | RV | V  |                | ioc  | trl_4 | 17_S         | SR   |    |    | 0:<br>1:                 | no<br>SR    | S           | e 控制<br>SR ctr<br>ctrl。<br>荐配』 | l;        |             |    | ਹ <b>਼</b>   |          |    |               |              |    |    |      |     |            |   |   |            |
|       | [7:2                 | 2]  |    | RV | V  |                | rese | erve  | d            |      |    |    | 保                        | 留。          |             |                                |           |             |    |              |          |    |               |              |    |    |      |     |            |   |   |            |
|       | [1:0                 | )]  |    | RV | V  |                | iosl | nare  | _47          |      |    |    | 01:<br>10:               | I           | HE<br>GP    | X_H<br>DMIT<br>PIO4_<br>保留。    | X_1<br>6; |             |    |              |          | 内丿 | 具体分           | 复用           | 目情 | 况。 | )    |     |            |   |   |            |

HDMITX\_CEC 管脚复用控制寄存器。

|       |      |     |    | Ot | ffset Ad |       |      |       |     |   |                          |                          |                | legister<br>ioshar              |           |             |    |              |          |               |              |   |   | Rese  |      |   |   |   |            |
|-------|------|-----|----|----|----------|-------|------|-------|-----|---|--------------------------|--------------------------|----------------|---------------------------------|-----------|-------------|----|--------------|----------|---------------|--------------|---|---|-------|------|---|---|---|------------|
| Bit   | 31   | 30  | 29 | 28 | 27 26    | 25 2  | 4 2  | 3 22  | 21  | 2 | 20 19                    | 18                       | 1              | 17 16                           | 15        | 14          | 13 | 12           | 11       | 10 9          | 8            | 7 | 6 | 5     | 4    | 3 | 2 | 1 | 0          |
| Name  |      |     |    |    |          |       | 1    | eser  | ⁄ed |   |                          |                          |                |                                 |           |             |    | ioctrl_48_PD | reserved | ioctrl_48_DSx | ioctrl_48_SR |   |   | rese. | rveo | ı |   |   | ioshare_48 |
| Reset | 0    | 0   | 0  | 0  | 0 0      | 0 (   | ) (  | 0     | 0   |   | 0 0                      | 0                        |                | 0 0                             | 0         | 0           | 0  | 0            | 0        | 1 1           | 1            | 0 | 0 | 0     | 0    | 0 | 0 | 0 | 0          |
|       | Bits | 5   |    | Ac | cess     | Nan   | ne   |       |     |   | De                       | scr                      | ip             | otion                           |           |             |    |              |          |               |              |   |   |       |      |   |   |   |            |
|       | [31  | :13 | ]  | -  |          | reser | ved  |       |     |   | 保                        | 留。                       |                |                                 |           |             |    |              |          |               |              |   |   |       |      |   |   |   |            |
|       |      |     |    |    |          |       |      |       |     |   | 下                        | 拉位                       | 吏间             | 能。                              |           |             |    |              |          |               |              |   |   |       |      |   |   |   |            |
|       | [12  | ]   |    | RW | V        | ioctr | L_48 | B_PI  | )   |   | 0:                       | 不                        | 使              | 吏能;                             |           |             |    |              |          |               |              |   |   |       |      |   |   |   |            |
|       |      |     |    |    |          |       |      |       |     |   | 1:                       | 使                        | 能              | ٤<br>١                          |           |             |    |              |          |               |              |   |   |       |      |   |   |   |            |
|       | [11] | ]   |    | RW | V        | reser | ved  |       |     |   | 保                        | 留。                       |                |                                 |           |             |    |              |          |               |              |   |   |       |      |   |   |   |            |
|       | [10  | :9] |    | RW | V        | ioctr | l_48 | 3_D\$ | Sx  |   | 00:<br>01:<br>10:<br>11: | : 4<br>: 3<br>: 2<br>: 1 | lm<br>Sm<br>2m | 制:<br>iA;<br>iA;<br>iA;<br>iA;  | 置为        | <b>J</b> 11 | Ι; |              |          |               |              |   |   |       |      |   |   |   |            |
|       | [8]  |     |    | RW | V        | ioetr | l_48 | 3_SF  | 2   |   | 0:<br>1:                 | no<br>SF                 | S<br>R         | e 控制<br>SR ctrl<br>ctrl。<br>荐配员 | l;        |             |    | <u>ਾ</u> ,   |          |               |              |   |   |       |      |   |   |   |            |
|       | [7:2 | 2]  |    | RW | V        | reser | ved  |       |     |   | 保                        | 留。                       |                |                                 |           |             |    |              |          |               |              |   |   |       |      |   |   |   |            |
|       | [1:( | )]  |    | RW | V        | iosha | ıre_ | 48    |     |   | 01:<br>10:               | : F                      | HE<br>GP       | X_CI<br>DMIT<br>PIO4_<br>保留。    | X_0<br>7; |             |    | <b></b>      | 体组       | 复用情           | 况。           |   |   |       |      |   |   |   |            |

FE\_LED\_ACT 管脚复用控制寄存器。



|       |                  |                      |    | Ot |      | t Adox |      | S     |     |                                                  |          |             |                   |          |                | egiste                       |            |    |    |              |          |               |              | Т |   | Reso |     | Valu<br>700 | e |   |            |
|-------|------------------|----------------------|----|----|------|--------|------|-------|-----|--------------------------------------------------|----------|-------------|-------------------|----------|----------------|------------------------------|------------|----|----|--------------|----------|---------------|--------------|---|---|------|-----|-------------|---|---|------------|
| Bit   | 31               | 30                   | 29 | 28 | 27   | 26     | 25   | 24    | 23  | 22                                               | 21       | 20          | 19                | 18       | 1              | 17 16                        | 15         | 14 | 13 | 12           | 11       | 10 9          | 8            | 7 | 6 | 5    |     | 4 3         | 2 |   | 1 0        |
| Name  |                  |                      |    |    |      |        |      |       | res | erve                                             | ed       |             |                   |          |                |                              |            |    |    | ioctrl_54_PD | reserved | ioctrl_54_DSx | ioctrl 54 SR |   |   | rese | erv | ved         |   |   | ioshare_54 |
| Reset | 0                | 0                    | 0  | 0  | 0    | 0      | 0    | 0     | 0   | 0                                                | 0        | 0           | 0                 | 0        | (              | 0 0                          | 0          | 0  | 0  | 0            | 0        | 1 1           | 1            | 0 | 0 | 0    |     | 0 0         | 0 | ( | 0 0        |
|       | Bits             | 5                    |    | Ac | ces  | ss     | Na   | me    |     |                                                  |          |             | De                | scr      | ip             | otion                        |            |    |    |              |          |               |              |   |   |      |     |             |   |   |            |
|       | [31:             | [31:13] - reserved   |    |    |      |        |      |       |     |                                                  |          |             |                   |          |                |                              |            |    |    |              |          |               |              |   |   |      |     |             |   |   |            |
|       |                  |                      |    |    |      |        |      |       |     |                                                  |          |             |                   |          |                | 能。                           |            |    |    |              |          |               |              |   |   |      |     |             |   |   |            |
|       | [12]             | [12] RW ioctrl_54_PD |    |    |      |        |      |       |     |                                                  |          |             |                   |          |                | 定能;                          |            |    |    |              |          |               |              |   |   |      |     |             |   |   |            |
|       |                  |                      |    |    |      |        |      |       |     |                                                  | 1:       | 使           | 能                 | <u>.</u> |                |                              |            |    |    |              |          |               |              |   |   |      |     |             |   |   |            |
|       | [11] RW reserved |                      |    |    |      |        |      |       |     |                                                  |          |             |                   |          |                |                              |            |    |    |              |          |               |              |   |   |      |     |             |   |   |            |
|       | [10:             | RW                   | V  |    | iocı | trl_5  | DS   | X     |     | 驱 <sup>2</sup><br>00:<br>01:<br>10:<br>11:<br>注: | 3i 2i 1i | m<br>m<br>m | iA;<br>iA;<br>iA; | 置为       | <b>y</b> 11    | ;                            |            |    |    |              |          |               |              |   |   |      |     |             |   |   |            |
|       | [8]              |                      |    | RW | V    |        | ioc  | trl_5 | 54_ | SR                                               |          |             | 0:<br>1:          | no<br>SR | S              | e 控制<br>R ctr<br>ctrl。<br>荐配 | 1;         |    |    | <u>ユ</u> 。   |          |               |              |   |   |      |     |             |   |   |            |
|       | [7:2             | 2]                   |    | RW | V    |        | rese | erve  | d   |                                                  |          |             | 保                 | 留。       |                |                              |            |    |    |              |          |               |              |   |   |      |     |             |   |   |            |
|       | [1:0             | )]                   |    | RW | V    |        | iosl | hare  | 54  | ŀ                                                |          |             | 01:<br>10:        | F        | E <sub>-</sub> | D_AC<br>_LEI<br>PIO2_<br>保留。 | D_A<br>.1; |    |    | 具化           | 本复       | <b></b> 用情    | 况。           |   |   |      |     |             |   |   |            |

FE\_LED\_BASE 管脚复用控制寄存器。



|       |      |     |    | Of |     | : Ad<br>:0D0 |      | S     |      |       |    |    |                   |          |                | istei<br>shar          |            |      |    |              |          |               |              | T |   | Rese |     | alue<br>00 |   |   |            |
|-------|------|-----|----|----|-----|--------------|------|-------|------|-------|----|----|-------------------|----------|----------------|------------------------|------------|------|----|--------------|----------|---------------|--------------|---|---|------|-----|------------|---|---|------------|
| Bit   | 31   | 30  | 29 | 28 | 27  | 26           | 25   | 24    | 23   | 22    | 21 | 20 | 19                | 18       | 17             | 16                     | 15         | 14   | 13 | 12           | 11       | 10 9          | 8            | 7 | 6 | 5    | 4   | 3          | 2 | 1 | 0          |
| Name  |      |     |    |    |     |              |      |       | res  | serve | ed |    |                   |          |                |                        |            |      |    | ioctrl_55_PD | reserved | ioctrl_55_DSx | ioctrl_55_SR |   |   | re   | ser | ved        |   |   | ioshare_55 |
| Reset | 0    | 0   | 0  | 0  | 0   | 0            | 0    | 0     | 0    | 0     | 0  | 0  | 0                 | 0        | 0              | 0                      | 0          | 0    | 0  | 0            | 0        | 1 1           | 1            | 0 | 0 | 0    | 0   | 0          | 0 | 0 | 0          |
|       | Bits | 3   |    | Ac | ces | s            | Na   | me    |      |       |    |    | De                | scr      | ipti           | on                     |            |      |    |              |          |               |              |   |   |      |     |            |   |   |            |
|       | [31: | 13  | ]  | -  |     |              | rese | erve  | ed   |       |    |    | 保                 | 留。       |                |                        |            |      |    |              |          |               |              |   |   |      |     |            |   |   |            |
|       | [12] | ]   |    | RW | I   |              | ioc  | trl_: | 55_  | PD    |    |    | 0:                | 拉 不 使    | 使負             | Ŀ;                     |            |      |    |              |          |               |              |   |   |      |     |            |   |   |            |
|       | [11] |     |    | RW | V   |              | rese | erve  | ed   |       |    |    | 保                 | 留。       |                |                        |            |      |    |              |          |               |              |   |   |      |     |            |   |   |            |
|       | [10: | :9] |    | RW | I   |              | ioct | trl_: | 55_  | DS    | x  |    | 00:<br>01:<br>10: | 21       | mA<br>mA<br>mA | ;                      | 置为         | j 11 | ;  |              |          |               |              |   |   |      |     |            |   |   |            |
|       | [8]  |     |    | RW | V   |              | ioc  | trl_: | 55_  | SR    |    |    | 0:<br>1:          | no<br>SR | SR<br>ctr      | 控制<br>ctrl<br>l。<br>配置 | l <b>;</b> |      |    | <u>.</u>     |          |               |              |   |   |      |     |            |   |   |            |
|       | [7:1 | ]   |    | RW | /   |              | rese | erve  | ed   |       |    |    | 保                 | 習。       |                |                        |            |      |    |              |          |               |              |   |   |      |     |            |   |   |            |
|       | [0]  |     |    | RW | I   |              | iosl | hare  | e_5: | 5     |    |    | 0:                | GP       | PIO            | BA<br>2_2<br>ED_       | ;          |      |    | 的具           | 体        | 复用情           | <b></b>      | 0 |   |      |     |            |   |   |            |

SDIO0\_CWPR 管脚复用控制寄存器。



|       |       |     |    | Of |          | t Ad<br>x0E0 | dress | 5     |      |      |    |    |                          |                |                | giste<br>oshar    |    |             |    |              |          |     |               |              |   | otal I<br>0x0 |     |      |     |   |   |            |
|-------|-------|-----|----|----|----------|--------------|-------|-------|------|------|----|----|--------------------------|----------------|----------------|-------------------|----|-------------|----|--------------|----------|-----|---------------|--------------|---|---------------|-----|------|-----|---|---|------------|
| Bit   | 31 3  | 0   | 29 | 28 | 27       | 26           | 25    | 24    | 23   | 22   | 21 | 20 | 19                       | 18             | 17             | 16                | 15 | 14          | 13 | 12           | 11       | 10  | 0 9           | 8            | 7 | 6             | 5   | 4    | 3   | 2 | 1 | 0          |
| Name  |       |     |    |    |          |              |       |       | res  | erve | ed |    |                          |                |                |                   |    |             |    | ioctrl_56_PD | reserved |     | ioctrl_56_DSx | ioctrl_56_SR |   |               | res | serv | red |   |   | ioshare_56 |
| Reset |       | 0   | 0  | 0  | 0        | 0            | 0     | 0     | 0    | 0    | 0  | 0  | 0                        | 0              | 0              | 0                 | 0  | 0           | 0  | 0            | 0        | 1   | 1             | 1            | 0 | 0             | 0   | 0    | 0   | 0 | 0 | 0          |
|       | Bits  |     |    | Ac | ces      | S            | Na:   | me    |      |      |    |    | De                       | scr            | ipt            | ion               |    |             |    |              |          |     |               |              |   |               |     |      |     |   |   |            |
|       | [31:1 | 13] |    | -  |          |              | rese  | erve  | d    |      |    |    | 保                        | 留。             |                |                   |    |             |    |              |          |     |               |              |   |               |     |      |     |   |   |            |
|       |       |     |    |    |          |              |       |       |      |      |    |    | 下                        | 拉伊             | も能             | . 0               |    |             |    |              |          |     |               |              |   |               |     |      |     |   |   |            |
|       | [12]  |     |    | RW | I        |              | ioct  | rl_:  | 56_  | PD   |    |    | 0:                       |                |                |                   |    |             |    |              |          |     |               |              |   |               |     |      |     |   |   |            |
|       |       |     |    |    |          |              |       |       |      |      |    |    |                          | 使              | 能。             |                   |    |             |    |              |          |     |               |              |   |               |     |      |     |   |   |            |
|       | [11]  |     |    | RW | <i>V</i> |              | rese  | erve  | d    |      |    |    | 保                        | 留。             |                |                   |    |             |    |              |          |     |               |              |   |               |     |      |     |   |   |            |
|       | [10:9 | 9]  |    | RW | V        |              | ioct  | trl_: | 56_  | DS   | x  |    | 00:<br>01:<br>10:<br>11: | 31<br>21<br>11 | mA<br>mA<br>mA | .;<br>.;          | 置为 | <b>J</b> 11 | 1; |              |          |     |               |              |   |               |     |      |     |   |   |            |
|       | [8]   |     |    | RW | V        |              | ioct  | trl_: | 56_  | SR   |    |    | 0:<br>1:                 | no<br>SR       | SR             | 控制<br>ctrl<br>rl。 | l; |             |    | ュ。           |          |     |               |              |   |               |     |      |     |   |   |            |
|       | [7:1] |     |    | RW | I        |              | rese  | erve  | ed   |      |    |    | 保旨                       | 留。             |                |                   |    |             |    |              |          |     |               |              |   |               |     |      |     |   |   |            |
|       | [0]   |     |    | RW | V        |              | iosł  | nare  | e_56 | Ó    |    |    | 0:                       | GP             | OI             | CWP<br>2_3<br>0_C | ;  |             |    | 具/           | 体复       | Į F | 用情;           | 况。           |   |               |     |      |     |   |   |            |

SDIO0\_CDATA1 管脚复用控制寄存器。



|       |          |     |    | O        |     | t Ac<br>x0E | ldres<br>4 | S    |       |     |   |    |     |         | Reg<br>io  | iste<br>shar |         |       |    |              |         |               |               |              |     | otal I<br>0x0 |     |      |    |   |   |            |
|-------|----------|-----|----|----------|-----|-------------|------------|------|-------|-----|---|----|-----|---------|------------|--------------|---------|-------|----|--------------|---------|---------------|---------------|--------------|-----|---------------|-----|------|----|---|---|------------|
| Bit   | 31       | 30  | 29 | 28       | 27  | 26          | 25         | 24   | 23 2  | 2 2 | 1 | 20 | 19  | 18      | 17         | 16           | 15      | 14    | 13 | 12           | 11      | 10            | 9             | 8            | 7   | 6             | 5   | 4    | 3  | 2 | 1 | 0          |
| Name  |          |     |    |          |     |             |            |      | resei | ved |   |    |     |         |            |              |         |       |    | ioctrl_57_PD |         | ioctrl_57_DSx |               | ioctrl_57_SR |     |               | res | serv | ed |   |   | ioshare_57 |
| Reset | 0        | 0   | 0  | 0        | 0   | 0           | 0          | 0    | 0 0   | 0   | ) | 0  | 0   | 0       | 0          | 0            | 0       | 0     | 0  | 0            | 1       | 1             | 1             | 1            | 0   | 0             | 0   | 0    | 0  | 0 | 0 | 0          |
|       | Bit      | s   |    | Ac       | ces | S           | Na         | me   | !     |     |   | I  | Des | scri    | ipti       | on           |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       | [31      | :13 | ]  | -        |     |             | res        | erve | ed    |     |   | 1  | 呆旨  | 習。      |            |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   | -  | 下扌  | 立何      | き能         | 0            |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       | [12      | ]   |    | RV       | V   |             | ioc        | trl_ | 57_P  | D   |   |    |     |         | 使負         |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   | ]  | :   | 使       | 能。         |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   | Į  | 区云  | 力挖      | 2制         | :            |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   | (  | 000 | ):      | 12n        | ıA;          |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   | (  | 01  | :       | 11n        | ıA;          |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   |    |     |         | 9m/        |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   |    |     |         | 8m         |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   |    |     |         | 5m/        |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       | [11      | :9] |    | RV       | V   |             | ioc        | trl_ | 57_D  | Sx  |   |    |     |         | 4m<br>2m   |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   |    |     |         | 2m2<br>1m2 |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   |    |     |         |            |              | 为 S     | DIC   | 00 | CI           | )<br>AC | A1            | 功             | 能            | 付,  |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   | 3  | 3.3 | ٧ t     | 左莫         | 下:           | 推着      | 孛配    | 置  | 为            | 111     | ;             |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   | ]  | .8  | V       | 左莫         | 下            | 两月      | 昙板    | 设  | 计扌           | 住荐      | 配             | 置え            | 勺 10         | 01; |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   |    |     |         |            |              |         |       |    |              |         |               |               | 勺 10         |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   | 3  | 当官  | <b></b> | 为          | 其何           | 也写      | 力能    | 时, | 推            | 達荐      | 配置            | <b>置</b> 为    | y 11         | 1;  |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   | 5  | lev | v ra    | ate :      | 控制           | 削使      | 能     | 信号 | ユ<br>ブ。      |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   |    |     |         | SR         |              | l;      |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       | _   |   |    |     |         | ctr        |              |         |       |    |              |         |               |               | Ala :        | . 1 |               |     |      |    |   |   |            |
|       | [8]      |     |    | RV       | V   |             | 10C        | trl_ | 57_S  | K   |   |    |     |         |            |              |         |       | _  | _            |         | A1            | 功             | 能印           | 可,  |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   |    |     |         | 左莫<br>左莫   |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |
|       |          |     |    |          |     |             |            |      |       |     |   |    |     |         |            |              |         |       |    |              |         | 配置            | 冒头            | y 1;         |     |               |     |      |    |   |   |            |
|       | [7:      | 1]  |    | RW       | V   |             | res        | erve | ed    |     |   |    |     | 習。      |            |              | <u></u> | * 110 |    | 11           | 11      | HO.E          | <b>-1</b> -/- |              |     |               |     |      |    |   |   |            |
|       | <u> </u> |     |    | <u> </u> |     |             | 1          |      |       |     |   |    |     |         |            |              |         |       |    |              |         |               |               |              |     |               |     |      |    |   |   |            |



|     |    |            | SDIO0_CDATA1 管脚的具体复用情况。 |
|-----|----|------------|-------------------------|
| [0] | RW | ioshare_57 | 0: GPIO3_0;             |
|     |    |            | 1: SDIO0_CDATA1。        |

SDIO0\_CDATA0 管脚复用控制寄存器。

|       |      |     |    | Of | ffset A | Add  | lress | 3    |     |       |    |          |                                                                   |                                         | Regi                                                      | ster                                  | Na             | me    |     |                  |                 |               |          |              | To         | tal I | Rese | t Va | alue |   |   |            |
|-------|------|-----|----|----|---------|------|-------|------|-----|-------|----|----------|-------------------------------------------------------------------|-----------------------------------------|-----------------------------------------------------------|---------------------------------------|----------------|-------|-----|------------------|-----------------|---------------|----------|--------------|------------|-------|------|------|------|---|---|------------|
|       |      |     |    |    | 0x0     | E8   |       |      |     |       |    |          |                                                                   |                                         | ios                                                       | har                                   | e_5            | 88    |     |                  |                 |               |          |              |            | 0x0   | 000  | 0F0  | 0    |   |   |            |
| Bit   | 31   | 30  | 29 | 28 | 27 2    | 26   | 25    | 24   | 23  | 22    | 21 | 20       | 19                                                                | 18                                      | 17                                                        | 16                                    | 15             | 14    | 13  | 12               | 11              | 10            | 9        | 8            | 7          | 6     | 5    | 4    | 3    | 2 | 1 | 0          |
| Name  |      |     |    |    |         |      |       |      | res | serve | ed |          |                                                                   |                                         |                                                           |                                       |                |       |     | ioctrl_58_PD     |                 | ioctrl_58_DSx |          | ioctrl_58_SR |            |       | re   | serv | ed   |   |   | ioshare_58 |
| Reset | 0    | 0   | 0  | 0  | 0       | 0    | 0     | 0    | 0   | 0     | 0  | 0        | 0                                                                 | 0                                       | 0                                                         | 0                                     | 0              | 0     | 0   | 0                | 1               | 1             | 1        | 1            | 0          | 0     | 0    | 0    | 0    | 0 | 0 | 0          |
|       | Bits | 3   |    | Ac | cess    |      | Naı   | me   |     |       |    |          | De                                                                | scri                                    | iptio                                                     | n                                     |                |       |     |                  |                 |               |          |              |            |       |      |      |      |   |   |            |
|       | [31: | :13 | ]  | _  |         | 1    | rese  | erve | ed  |       |    |          | 保旨                                                                | 習。                                      |                                                           |                                       |                |       |     |                  |                 |               |          |              |            |       |      |      |      |   |   |            |
|       | [12] | ]   |    | RW | I       | ioct | rl_;  | 58_  | PD  |       |    | 0:<br>1: | 不/<br>使i                                                          | 定能。<br>使能<br>能。                         | i;                                                        |                                       |                |       |     |                  |                 |               |          |              |            |       |      |      |      |   |   |            |
|       | [11: | :9] |    | RW | 7       | 1    | ioct  | rl_: | 58_ | DS    | x  |          | 001<br>010<br>011<br>100<br>101<br>110<br>111<br>注:<br>3.3<br>1.8 | " ; ; ; ; ; ; ; ; * * * * * * * * * * * | 12m<br>11m<br>9mA<br>8mA<br>5mA<br>14mA<br>自管式式式<br>算模式式式 | A;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;; | 准者<br>两层<br>四层 | 幸配 层板 | 置设设 | 为<br>计<br>计<br>计 | 111<br>住荐<br>住荐 | ;<br>配。<br>配。 | 置う<br>置う | 与 10<br>与 10 | 01;<br>00; |       |      |      |      |   |   |            |



| [8]   | RW | ioctrl_58_SR | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 当管脚为 SDIO0_CDATA0 功能时, 3.3V 模式下推荐配置为 1; 1.8V 模式下推荐配置为 0; 当管脚为其他功能时,推荐配置为 1; |
|-------|----|--------------|-----------------------------------------------------------------------------------------------------------------------------|
| [7:1] | RW | reserved     | 保留。                                                                                                                         |
| [0]   | RW |              | SDIO0_CDATA0 管脚的具体复用情况。<br>0: GPIO3_1;<br>1: SDIO0_CDATA0。                                                                  |

#### SDIO0\_CCLK\_OUT 管脚复用控制寄存器。

|       |      |                                  |    | Of  | ffset | Ado | dres | S    |     |      |    |    |                          |                      | Regi                            | istei    | Na  | me |    |              |    |               |   |              | То | tal F | Rese | t Va | lue |   |   |            |
|-------|------|----------------------------------|----|-----|-------|-----|------|------|-----|------|----|----|--------------------------|----------------------|---------------------------------|----------|-----|----|----|--------------|----|---------------|---|--------------|----|-------|------|------|-----|---|---|------------|
|       |      |                                  |    |     | 0x    | 0EC | C    |      |     |      |    |    |                          |                      | ios                             | shar     | e_5 | 9  |    |              |    |               |   |              |    | 0x0   | 0000 | )F0( | )   |   |   |            |
| Bit   | 31   | 30                               | 29 | 28  | 27    | 26  | 25   | 24   | 23  | 22   | 21 | 20 | 19                       | 18                   | 17                              | 16       | 15  | 14 | 13 | 12           | 11 | 10            | 9 | 8            | 7  | 6     | 5    | 4    | 3   | 2 | 1 | 0          |
| Name  |      |                                  |    |     |       |     |      |      | res | serv | ed |    |                          |                      |                                 |          |     |    |    | ioctrl_59_PD |    | ioctrl_59_DSx |   | ioctrl_59_SR |    |       | res  | serv | ed  |   |   | ioshare_59 |
| Reset | 0    | 0                                | 0  | 0   | 0     | 0   | 0    | 0    | 0   | 0    | 0  | 0  | 0                        | 0                    | 0                               | 0        | 0   | 0  | 0  | 0            | 1  | 1             | 1 | 1            | 0  | 0     | 0    | 0    | 0   | 0 | 0 | 0          |
|       | Bits | 5                                |    | Aco | cess  | 5   | Na   | me   |     |      |    |    | De                       | scri                 | ptio                            | on       |     |    |    |              |    |               |   |              |    |       |      |      |     |   |   |            |
|       | [31  | s Access Name<br>:13] - reserved |    |     |       |     |      |      |     |      |    |    | 保旨                       | 留。                   |                                 |          |     |    |    |              |    |               |   |              |    |       |      |      |     |   |   |            |
|       | [12] | ]                                |    | RW  | 7     |     | ioc  | trl_ | 59_ | PD   |    |    | 0:                       |                      | 定能。<br>使能<br>能。                 |          |     |    |    |              |    |               |   |              |    |       |      |      |     |   |   |            |
|       | [11  | [11:9] RW ioctrl_59_DSx          |    |     |       |     |      |      |     |      |    |    | 000<br>001<br>010<br>011 | ): 1<br>:: 1<br>): 9 | E制:<br>12m<br>11m<br>9m/<br>8m/ | A;<br>A; |     |    |    |              |    |               |   |              |    |       |      |      |     |   |   |            |



|       |    |              | 101: 4mA;                   |
|-------|----|--------------|-----------------------------|
|       |    |              | 110: 2mA;                   |
|       |    |              | 111: 1mA;                   |
|       |    |              | 注: 当管脚为 SDIO0_CCLK_OUT 功能时, |
|       |    |              | 3.3V 模式下推荐配置为 101;          |
|       |    |              | 1.8V 模式下推荐配置为 011;          |
|       |    |              | 当管脚为其他功能时,推荐配置为111;         |
|       |    |              | slew rate 控制使能信号。           |
|       |    |              | 0: no SR ctrl;              |
|       |    |              | 1: SR ctrl。                 |
| [8]   | RW | ioctrl_59_SR | 注: 当管脚为 SDIO0_CCLK_OUT 功能时, |
|       |    |              | 3.3V 模式下推荐配置为 1;            |
|       |    |              | 1.8V 模式下推荐配置为 0;            |
|       |    |              | 当管脚为其他功能时,推荐配置为1;           |
| [7:1] | RW | reserved     | 保留。                         |
|       |    |              | SDIO0_CCLK_OUT 管脚的具体复用情况。   |
| [0]   | RW | ioshare_59   | 0: GPIO3_2;                 |
|       |    |              | 1: SDIO0_CCLK_OUT。          |

#### SDIO0\_CCMD 管脚复用控制寄存器。

|       |     |    |                  | Of | ffset | Ado  | dress | S  |     |      |      |      |    |    | Reg      | isteı | Na  | me |    |              |    |               |   |              | То | tal I | Rese | t Va | lue |   |   |            |
|-------|-----|----|------------------|----|-------|------|-------|----|-----|------|------|------|----|----|----------|-------|-----|----|----|--------------|----|---------------|---|--------------|----|-------|------|------|-----|---|---|------------|
|       |     |    |                  |    | 02    | k0F0 | )     |    |     |      |      |      |    |    | io       | shar  | e_6 | 0  |    |              |    |               |   |              |    | 0x0   | 0000 | )F0  | 0   |   |   |            |
| Bit   | 31  | 30 | 29               | 28 | 27    | 26   | 25    | 24 | 23  | 22   | 21   | 20   | 19 | 18 | 17       | 16    | 15  | 14 | 13 | 12           | 11 | 10            | 9 | 8            | 7  | 6     | 5    | 4    | 3   | 2 | 1 | 0          |
| Name  |     |    |                  |    |       |      |       |    | res | serv | ed   |      |    |    |          |       |     |    |    | ioctrl_60_PD |    | ioctrl_60_DSx |   | ioctrl_60_SR |    |       | res  | serv | ed  |   |   | ioshare_60 |
| Reset | 0   | 0  | 0                | 0  | 0     | 0    | 0     | 0  | 0   | 0    | 0    | 0    | 0  | 0  | 0        | 0     | 0   | 0  | 0  | 0            | 1  | 1             | 1 | 1            | 0  | 0     | 0    | 0    | 0   | 0 | 0 | 0          |
|       | Bit | s  |                  | Ac | ces   | s    | Na    |    |     | De   | scri | ipti | on |    |          |       |     |    |    |              |    |               |   |              |    |       |      |      |     |   |   |            |
|       | [31 |    |                  |    |       |      |       |    |     |      |      |      |    |    |          |       |     |    |    |              |    |               |   |              |    |       |      |      |     |   |   |            |
|       | [12 | ]  | Bits Access Name |    |       |      |       |    |     |      |      |      |    |    | b能<br>使自 |       |     |    |    |              |    |               |   |              |    |       |      |      |     |   |   |            |



|        |    |            | 1: 使能。                                                                                                                                                                                                  |
|--------|----|------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| [11:9] | RW |            | 驱动控制: 000: 12mA; 001: 11mA; 010: 9mA; 011: 8mA; 100: 5mA; 101: 4mA; 110: 2mA; 111: 1mA; 注: 当管脚为 SDIOO_CCMD 功能时, 3.3V 模式下推荐配置为 111; 1.8V 模式下两层板设计推荐配置为 101; 1.8V 模式下四层板设计推荐配置为 100; 当管脚为其他功能时,推荐配置为 111; |
| [8]    | RW |            | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 当管脚为 SDIO0_CCMD 功能时, 3.3V 模式下推荐配置为 1; 1.8V 模式下推荐配置为 0; 当管脚为其他功能时,推荐配置为 1;                                                                               |
| [7:1]  | RW | reserved   | 保留。                                                                                                                                                                                                     |
| [0]    | RW | ioshare_60 | SDIO0_CCMD 管脚的具体复用情况。<br>0: GPIO3_3;<br>1: SDIO0_CCMD。                                                                                                                                                  |

SDIO0\_CDATA3 管脚复用控制寄存器。



|       |     |     |    | 0:   |     | et A | ddre | SS              |      |    |       |     |   |    |    |     | ]  |    | gist<br>osha     |     |     | e      |            |              |             |      |             |     |              | T   |   |     |      | Val<br>F00 |   |   |   |            |
|-------|-----|-----|----|------|-----|------|------|-----------------|------|----|-------|-----|---|----|----|-----|----|----|------------------|-----|-----|--------|------------|--------------|-------------|------|-------------|-----|--------------|-----|---|-----|------|------------|---|---|---|------------|
| 1     |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    |                  |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   | _ |   |            |
| Bit   | 31  | 30  | 29 | 28   | 27  | 7 2  | 6 25 | <u>-</u>        | 24   | 23 | 22    | 21  | _ | 20 | 19 | 1   | 8  | 17 | 16               | 13  | 1   | 4<br>— | 13         | 12           | 1           | 1 1  | 0           | 9   | 8            | 7   | 6 | - : | 5    | 4          | 3 | 2 | 1 | 0          |
| Name  |     |     |    |      |     |      |      |                 |      | re | eserv | ved |   |    |    |     |    |    |                  |     |     |        |            | ioctrl 61 PD | I<br>I      | 54   | 10cm 01 D3x |     | ioctrl_61_SR |     |   |     | rese | erve       | d |   |   | ioshare_61 |
| Reset | 0   | 0   | 0  | 0    | 0   | C    | 0    | _               | 0    | 0  | 0     | 0   | _ | 0  | 0  | (   | )  | 0  | 0                | 0   | C   | )      | 0          | 0            | 1           |      | l           | 1   | 1            | 0   | 0 | (   | 0    | 0          | 0 | 0 | 0 | 0          |
|       | Bit | s   |    | Ac   | ces | ss   | N    | aı              | ne   |    |       |     |   |    | De | esc | ri | pt | ior              |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       | [31 | :13 | 1  | _    |     |      | re   | se              | rve  | ed |       |     |   |    | 保  | 留   | 0  |    |                  |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       | _   |     |    |      |     |      |      |                 |      |    |       |     |   |    | -  | 拉   |    | i台 | Ř                |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       | [12 | 1   |    | RV   | V   |      | io   | et:             | rl ( | 61 | PΓ    | )   |   |    |    |     |    |    | i。<br>能;         |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       | L   | J   |    |      |     |      |      |                 | _    |    |       |     |   |    | 1: |     |    |    |                  |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    | 驱  | 动   | 控  | 纬  | ı  <u>.</u>      |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    | mА               | ;   |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    | 00 | 1:  | 1  | 1  | mΑ               | ;   |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    | 01 | 0:  | 9  | m  | ıA;              |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    | 01 | 1:  | 8  | ßn | ıA;              |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    | 10 | 0:  | 5  | īn | ıA;              |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       | Γ11 | :9] |    | RV   | V   |      | io   | ct <sup>.</sup> | rl ( | 61 | DS    | Sx  |   |    | 10 | 1:  | 4  | ln | ıA;              |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       | L   | ٠٠, |    | 10,1 | •   |      | 10   | <b>.</b>        | ``_` | 01 |       | )/L |   |    | 11 | 0:  | 2  | 2n | ıA;              |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    | ıA;              |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    | 別                |     |     |        |            | _            |             |      | 13          | 功   | 能            | 村,  |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    | 大下<br>4-         |     |     |        |            |              |             |      | - n         |     |              | 0.1 |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    | 十<br>十<br>十<br>十 |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    | 式下<br>y其         |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      | +    |                 |      |    |       |     |   |    |    |     |    | _  | 控控               |     |     |        |            |              | <b>ш1</b> . | ı Hı | . <u> </u>  | レノ  | , 1.         | 11; |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    | 红<br>Ct          |     | だ月頃 | 31     | <b>百</b> 7 | <b>J</b> 。   |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    | rl.              | 11; |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       | [8] |     |    | RV   | V   |      | io   | ct              | rl ( | 61 | SR    |     |   |    |    |     |    |    | .11。<br>計脚       | 为   | SD  | IC     | 00         | CI           | DΑ          | ΤA   | .3          | 功   | 能            | 村,  |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      | -               | _    |    |       |     |   |    |    |     |    |    | <br>大下           |     |     |        |            |              |             |      |             | . • |              | . 1 |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    |    |     |    |    | 大下               |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |
|       |     |     |    |      |     |      |      |                 |      |    |       |     |   |    | 当  | 管   | 胠  | リナ | 其                | 他   | 力自  | E.     | 村,         | , 扌          | 住才          | 幸配   | 置           | 武大  | 11;          |     |   |     |      |            |   |   |   |            |
|       | [7: | 1]  |    | RV   | V   |      | re   | se              | rve  | ed |       |     |   |    | 保  | 留   | 0  |    |                  |     |     |        |            |              |             |      |             |     |              |     |   |     |      |            |   |   |   |            |

用户指南 1 封装与管脚

|     |    |            | SDIO0_CDATA3 管脚的具体复用情况。 |
|-----|----|------------|-------------------------|
| [0] | RW | ioshare_61 | 0: GPIO3_4;             |
|     |    |            | 1: SDIO0_CDATA3。        |

## ioshare\_62

SDIO0\_CDATA2 管脚复用控制寄存器。

|       |     |     |    | Of |     | Ado<br>x0F8 | dres | S     |     |       |    |    |                            |                                             |                            | giste<br>sha                       |        |       |     |                  |                 |               |      |              |            | tal I<br>0x0 |    |      | alue<br>0 |   |   |            |
|-------|-----|-----|----|----|-----|-------------|------|-------|-----|-------|----|----|----------------------------|---------------------------------------------|----------------------------|------------------------------------|--------|-------|-----|------------------|-----------------|---------------|------|--------------|------------|--------------|----|------|-----------|---|---|------------|
| Bit   | 31  | 30  | 29 | 28 | 27  | 26          | 25   | 24    | 23  | 22    | 21 | 20 | 19                         | 18                                          | 17                         | 16                                 | 15     | 14    | 13  | 12               | 11              | 10            | 9    | 8            | 7          | 6            | 5  | 4    | 3         | 2 | 1 | 0          |
| Name  |     |     |    |    |     |             |      |       | res | servo | ed |    |                            |                                             |                            |                                    |        |       |     | ioctrl_62_PD     |                 | ioctrl_62_DSx |      | ioctrl_62_SR |            |              | re | serv | red       |   |   | ioshare_62 |
| Reset | 0   | 0   | 0  | 0  | 0   | 0           | 0    | 0     | 0   | 0     | 0  | 0  | 0                          | 0                                           | 0                          | 0                                  | 0      | 0     | 0   | 0                | 1               | 1             | 1    | 1            | 0          | 0            | 0  | 0    | 0         | 0 | 0 | 0          |
|       | Bit | s   |    | Ac | ces | s           | Na   | me    |     |       |    |    | De                         | scr                                         | ipt                        | ion                                |        |       |     |                  |                 |               |      |              |            |              |    |      |           |   |   |            |
|       | [31 | :13 | ]  | -  |     |             | res  | erve  | d   |       |    |    | 保旨                         | 留。                                          |                            |                                    |        |       |     |                  |                 |               |      |              |            |              |    |      |           |   |   |            |
|       | [12 | :9] |    | RW |     |             |      | trl_( |     |       |    |    | 0:<br>1:<br>驱 <sup>z</sup> | 不 使 勃 :: :: :: :: :: :: :: :: :: :: :: :: : | 能。<br>                     | 注;<br>mA;<br>mA;<br>A;<br>A;<br>A; |        |       |     |                  |                 |               |      |              |            |              |    |      |           |   |   |            |
|       |     |     |    |    |     |             |      |       |     |       |    |    | 注:<br>3.3<br>1.8<br>1.8    | : 当<br>V 材<br>V 材                           | 自<br>草<br>草<br>草<br>草<br>草 | 脚)                                 | 推荐两月四月 | 幸配 层板 | 置设设 | 为<br>计<br>计<br>计 | 111<br>住荐<br>住荐 | ;<br>配了<br>配了 | 置う置う | 与 10<br>与 10 | 01;<br>00; |              |    |      |           |   |   |            |



| [8]   | RW | ioctrl_62_SR | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 当管脚为 SDIO0_CDATA2 功能时, 3.3V 模式下推荐配置为 1; 1.8V 模式下推荐配置为 0; 当管脚为其他功能时,推荐配置为 1; |
|-------|----|--------------|-----------------------------------------------------------------------------------------------------------------------------|
| [7:1] | RW | reserved     | 保留。                                                                                                                         |
| [0]   | RW | ioshare_62   | SDIO0_CDATA2 管脚的具体复用情况。<br>0: GPIO3_5;<br>1: SDIO0_CDATA2。                                                                  |

## SDIO0\_CARD\_DETECT 管脚复用控制寄存器。

|       |      |     |    | Of | ffset | Ad  | dres | S     |     |      |    |    |                   |                | Reg                  | isteı  | Na  | me |    |              |          |               |              | То | tal I | Rese | t Va | lue |   |   |            |
|-------|------|-----|----|----|-------|-----|------|-------|-----|------|----|----|-------------------|----------------|----------------------|--------|-----|----|----|--------------|----------|---------------|--------------|----|-------|------|------|-----|---|---|------------|
|       |      |     |    |    | 0x    | oFC |      |       |     |      |    |    |                   |                | io                   | shar   | e_6 | 3  |    |              |          |               |              |    | 0x0   | 0000 | 0700 | )   |   |   |            |
| Bit   | 31   | 30  | 29 | 28 | 27    | 26  | 25   | 24    | 23  | 22   | 21 | 20 | 19                | 18             | 17                   | 16     | 15  | 14 | 13 | 12           | 11       | 10 9          | 8            | 7  | 6     | 5    | 4    | 3   | 2 | 1 | 0          |
| Name  |      |     |    |    |       |     |      |       | res | serv | ed |    |                   |                |                      |        |     |    |    | ioctrl_63_PD | reserved | ioctrl_63_DSx | ioctrl_63_SR |    |       | res  | serv | ed  |   |   | ioshare_63 |
| Reset | 0    | 0   | 0  | 0  | 0     | 0   | 0    | 0     | 0   | 0    | 0  | 0  | 0                 | 0              | 0                    | 0      | 0   | 0  | 0  | 0            | 0        | 1 1           | 1            | 0  | 0     | 0    | 0    | 0   | 0 | 0 | 0          |
|       | Bits | 5   |    | Ac | ces   | s   | Na   | me    |     |      |    |    | De                | scri           | pti                  | on     |     |    |    |              |          |               |              |    |       |      |      |     |   |   |            |
|       | [31  | :13 | ]  | -  |       |     | res  | erve  | ed  |      |    |    | 保旨                | 習。             |                      |        |     |    |    |              |          |               |              |    |       |      |      |     |   |   |            |
|       | [12  | ]   |    | RW | 7     |     | ioc  | trl_( | 63_ | PD   |    |    | 0:                |                | 更能<br>使能<br>能。       |        |     |    |    |              |          |               |              |    |       |      |      |     |   |   |            |
|       | [11] | ]   |    | RW | /     |     | res  | erve  | ed  |      |    |    | 保旨                | 習。             |                      |        |     |    |    |              |          |               |              |    |       |      |      |     |   |   |            |
|       | [10  | :9] |    | RW | 7     |     | ioc  | trl_0 | 63_ | DS   | X  |    | 00:<br>01:<br>10: | 41<br>31<br>21 | mA<br>mA<br>mA<br>mA | ;<br>; |     |    |    |              |          |               |              |    |       |      |      |     |   |   |            |

指南 1 封装与管脚

|       |    |               | 注:推荐配置为11;                   |
|-------|----|---------------|------------------------------|
|       |    |               | slew rate 控制使能信号。            |
| F01   | DW | in atml 62 CD | 0: no SR ctrl;               |
| [8]   | RW | ioctrl_63_SR  | 1: SR ctrl.                  |
|       |    |               | 注:推荐配置为1;                    |
| [7:1] | RW | reserved      | 保留。                          |
|       |    |               | SDIO0_CARD_DETECT 管脚的具体复用情况。 |
| [0]   | RW | ioshare_63    | 0: GPIO3_6;                  |
|       |    |               | 1: SDIO0_CARD_DETECT。        |

## ioshare\_64

## SDIO0\_CARD\_POWER\_EN 管脚复用控制寄存器。

|       |      |    |    | Of | ffset<br>0x | Add |      | S     |     |      |    |    |                                |                 | Reg<br>io                             | istei<br>shar    |    |    |    |              |          |             |               |              | То  | otal I<br>0x0 |    |         |    |   |   |            |
|-------|------|----|----|----|-------------|-----|------|-------|-----|------|----|----|--------------------------------|-----------------|---------------------------------------|------------------|----|----|----|--------------|----------|-------------|---------------|--------------|-----|---------------|----|---------|----|---|---|------------|
| Bit   | 31   | 30 | 29 | 28 | 27          | 26  | 25   | 24    | 23  | 22   | 21 | 20 | 19                             | 18              | 17                                    | 16               | 15 | 14 | 13 | 12           | 11       | 10          | 9             | 8            | 7   | 6             | 5  | 4       | 3  | 2 | 1 | 0          |
| Name  |      |    |    |    |             |     |      |       | re  | serv | ed |    |                                |                 |                                       |                  |    |    |    | ioctrl_64_PD | reserved |             | ioctrl_64_DSx | ioctrl 64 SR |     |               | re | serv    | ed |   |   | ioshare_64 |
| Reset | 0    | 0  | 0  | 0  | 0           | 0   | 0    | 0     | 0   | 0    | 0  | 0  | 0                              | 0               | 0                                     | 0                | 0  | 0  | 0  | 0            | 0        | 1           | 1             | 1            | 0   | 0             | 0  | 0       | 0  | 0 | 0 | 0          |
|       | Bits | 3  |    | Ac | cess        | ,   | Na   | me    |     |      |    |    | De                             | scri            | ipti                                  | on               |    |    |    |              |          |             |               |              |     |               |    |         |    |   |   |            |
|       | [31: | 13 | ]  | -  |             |     | res  | erve  | d   |      |    |    | 保旨                             | 留。              |                                       |                  |    |    |    |              |          |             |               |              |     |               |    |         |    |   |   |            |
|       | [12] |    |    | RW | 7           |     | ioc  | trl_( | 54_ | _PD  | 1  |    | 0:                             | 不               | b能<br>使自<br>能。                        | Ŀ;               |    |    |    |              |          |             |               |              |     |               |    |         |    |   |   |            |
|       | [11] |    |    | RW | I           |     | rese | erve  | d   |      |    |    | 保旨                             | 留。              |                                       |                  |    |    |    |              |          |             |               |              |     |               |    |         |    |   |   |            |
|       | [10: | 9] |    | RW | I           |     | ioc  | trl_6 | 54_ | DS   | X  |    | 00:<br>01:<br>10:<br>11:<br>注: | 41 31 21 11 ± ± | 控制<br>mA<br>mA<br>mA<br>mA<br>首<br>賞式 | ;<br>;<br>;<br>脚 |    |    |    |              |          | <b>)</b> _] | POV           | WEI          | R_E | IN J          | 功能 | <b></b> | ,  |   |   |            |



|       |    |          | 1.8V 模式下两层板设计推荐配置为 11;<br>1.8V 模式下四层板设计推荐配置为 10;<br>当管脚为其他功能时,推荐配置为 11;  |
|-------|----|----------|--------------------------------------------------------------------------|
| [8]   | RW |          | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 推荐配置为 1;                 |
| [7:1] | RW | reserved | 保留。                                                                      |
| [0]   | RW |          | SDIO0_CARD_POWER_EN 管脚的具体复用情况。<br>0: GPIO3_7;<br>1: SDIO0_CARD_POWER_EN。 |

USB\_BOOT 管脚复用控制寄存器。

|       |     |     |    | Of | ffse | et A | ddre | ess |      |     |      |    |    |                   |                      | Reg            | iste | r Na | me |    |              |          |    |              |              | То | tal I | Rese | t Va | llue |   |   |            |
|-------|-----|-----|----|----|------|------|------|-----|------|-----|------|----|----|-------------------|----------------------|----------------|------|------|----|----|--------------|----------|----|--------------|--------------|----|-------|------|------|------|---|---|------------|
|       |     |     |    |    | (    | )x13 | 8    |     |      |     |      |    |    |                   |                      | io             | shar | e_7  | 8  |    |              |          |    |              |              |    | 0x0   | 000  | 1700 | )    |   |   |            |
| Bit   | 31  | 30  | 29 | 28 | 27   | 7 26 | 2    | 5 2 | 24   | 23  | 22   | 21 | 20 | 19                | 18                   | 17             | 16   | 15   | 14 | 13 | 12           | 11       | 10 | 9            | 8            | 7  | 6     | 5    | 4    | 3    | 2 | 1 | 0          |
| Name  |     |     |    |    |      |      |      |     |      | res | serv | ed |    |                   |                      |                |      |      |    |    | ioctrl_78_PU | reserved |    | 10сп / 8 DSX | ioctrl_78_SR |    |       | res  | serv | ed   |   |   | ioshare_78 |
| Reset | 0   | 0   | 0  | 0  | 0    | 0    | C    | )   | 0    | 0   | 0    | 0  | 0  | 0                 | 0                    | 0              | 0    | 0    | 0  | 0  | 1            | 0        | 1  | 1            | 1            | 0  | 0     | 0    | 0    | 0    | 0 | 0 | 0          |
|       | Bit | s   |    | Ac | ce   | ss   | N    | ar  | ne   |     |      |    |    | De                | scri                 | ipti           | on   |      |    |    |              |          |    |              |              |    |       |      |      |      |   |   |            |
|       | [31 | :13 | 3] | -  |      |      | re   | se  | rve  | d   |      |    |    | 保旨                | 留。                   |                |      |      |    |    |              |          |    |              |              |    |       |      |      |      |   |   |            |
|       | [12 | ]   |    | RW | V    |      | io   | ctı | rl_7 | 78_ | PU   |    |    | 0:                | 拉使<br>不<br>使i        | 使쉵             |      |      |    |    |              |          |    |              |              |    |       |      |      |      |   |   |            |
|       | [11 | ]   |    | RW | V    |      | re   | se  | rve  | d   |      |    |    | 保旨                | 留。                   |                |      |      |    |    |              |          |    |              |              |    |       |      |      |      |   |   |            |
|       | [10 | :9] |    | RW | V    |      | io   | ctı | rl_7 | 78_ | DS   | X  |    | 00:<br>01:<br>10: | 动控<br>41<br>31<br>21 | mA<br>mA<br>mA | ·,   |      |    |    |              |          |    |              |              |    |       |      |      |      |   |   |            |

指南 1 封装与管脚

|             |    |              | 注: 推荐配置为 11;        |
|-------------|----|--------------|---------------------|
|             |    |              | slew rate 控制使能信号。   |
| го <b>л</b> | DW | ioatri 70 CD | 0: no SR ctrl;      |
| [8]         | RW | ioctrl_78_SR | 1: SR ctrl。         |
|             |    |              | 注:推荐配置为1;           |
| [7:1]       | RW | reserved     | 保留。                 |
|             |    |              | USB_BOOT 管脚的具体复用情况。 |
| [0]         | RW | ioshare_78   | 0: USB_BOOT;        |
|             |    |              | 1: GPIO2_5。         |

## ioshare\_79

#### SPI\_SCLK 管脚复用控制寄存器。

|       |      |     |    | Of  | ffset<br>0x | Ado |      | S     |     |      |    |    |                                |               | Reg<br>io                  | isteı<br>shar     |    |    |    |              |          |    |               |              | T |   |    |      | t Va<br>)700 |   |   |   |            |
|-------|------|-----|----|-----|-------------|-----|------|-------|-----|------|----|----|--------------------------------|---------------|----------------------------|-------------------|----|----|----|--------------|----------|----|---------------|--------------|---|---|----|------|--------------|---|---|---|------------|
| Bit   | 31   | 30  | 29 | 28  | 27          | 26  | 25   | 24    | 23  | 22   | 21 | 20 | 19                             | 18            | 17                         | 16                | 15 | 14 | 13 | 12           | 11       | 10 | ) 9           | 8            | 7 | ( | 5  | 5    | 4            | 3 | 2 | 1 | 0          |
| Name  |      |     |    |     |             |     |      |       | res | serv | ed |    |                                |               |                            |                   |    |    |    | ioctrl_79_PD | reserved |    | ioctrl_79_DSx | ioctrl 79 SR |   |   | re | eser | ved          |   |   | , | 10share_79 |
| Reset | 0    | 0   | 0  | 0   | 0           | 0   | 0    | 0     | 0   | 0    | 0  | 0  | 0                              | 0             | 0                          | 0                 | 0  | 0  | 0  | 0            | 0        | 1  | 1             | 1            | 0 | ( | )  | 0    | 0            | 0 | 0 | 0 | 0          |
|       | Bits | 3   |    | Aco | cess        | 5   | Na   | me    |     |      |    |    | De                             | scri          | ipti                       | on                |    |    |    |              |          |    |               |              |   |   |    |      |              |   |   |   |            |
|       | [31  | :13 | ]  | -   |             |     | rese | erve  | d   |      |    |    | 保旨                             | 留。            |                            |                   |    |    |    |              |          |    |               |              |   |   |    |      |              |   |   |   |            |
|       | [12] | ]   |    | RW  | 7           |     | ioc  | trl_´ | 79_ | PD   |    |    | 0:                             | 不             | 定能 使自能。                    |                   |    |    |    |              |          |    |               |              |   |   |    |      |              |   |   |   |            |
|       | [11] | ]   |    | RW  | I           |     | rese | erve  | ed  |      |    |    | 保旨                             | 留。            |                            |                   |    |    |    |              |          |    |               |              |   |   |    |      |              |   |   |   |            |
|       | [10  | :9] |    | RW  | 7           |     | ioc  | trl_´ | 79_ | DS   | X  |    | 00:<br>01:<br>10:<br>11:<br>注: | 41 31 21 11 ± | mA<br>mA<br>mA<br>mA<br>mA | ;<br>;<br>;<br>脚シ |    |    |    |              |          | 能  | 时,            |              |   |   |    |      |              |   |   |   |            |



|       |    |              | 四层板设计推荐配置为 10;<br>当管脚为其他功能时,推荐配置为 11;                                  |
|-------|----|--------------|------------------------------------------------------------------------|
| [8]   | RW | ioctrl_79_SR | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 推荐配置为 1;               |
| [7:2] | RW | reserved     | 保留。                                                                    |
| [1:0] | RW | ioshare_79   | SPI_SCLK 管脚的具体复用情况。 00: GPIO0_3; 01: SPI_SCLK; 10: UART2_CTSN; 其它: 保留。 |

SPI\_SDO 管脚复用控制寄存器。

|       | Offset Address       |         |    |    |    |      |      |      |     |     |    |    |            |          | Reg                  | ister | Na  | me |    |              |          |              |              |              | To | tal I | Rese  | t Va | lue |   |        |            |
|-------|----------------------|---------|----|----|----|------|------|------|-----|-----|----|----|------------|----------|----------------------|-------|-----|----|----|--------------|----------|--------------|--------------|--------------|----|-------|-------|------|-----|---|--------|------------|
|       |                      |         |    |    | 0: | x140 | )    |      |     |     |    |    |            |          | io                   | shar  | e_8 | 0  |    |              |          |              |              |              |    | 0x0   | 0000  | 0700 | )   |   |        |            |
| Bit   | 31                   | 30      | 29 | 28 | 27 | 26   | 25   | 24   | 23  | 22  | 21 | 20 | 19         | 18       | 17                   | 16    | 15  | 14 | 13 | 12           | 11       | 10           | 9            | 8            | 7  | 6     | 5     | 4    | 3   | 2 | 1      | 0          |
| Name  |                      |         |    |    |    |      |      |      | res | erv | ed |    |            |          |                      |       |     |    |    | ioctrl_80_PD | reserved | vSC 08 1400i | 10cul_00_D3A | ioctrl_80_SR |    | 1     | resei | rved |     |   | 00 1 . | loshare_80 |
| Reset | 0                    | 0       | 0  | 0  | 0  | 0    | 0    | 0    | 0   | 0   | 0  | 0  | 0          | 0        | 0                    | 0     | 0   | 0  | 0  | 0            | 0        | 1            | 1            | 1            | 0  | 0     | 0     | 0    | 0   | 0 | 0      | 0          |
|       | Bits Access          |         |    |    |    |      | Na   | me   |     |     |    |    | De         | scri     | pti                  | on    |     |    |    |              |          |              |              |              |    |       |       |      |     |   |        |            |
|       | [31                  | :13     | ]  | -  |    |      | rese | erve | ed  |     |    |    | 保旨         | 習。       |                      |       |     |    |    |              |          |              |              |              |    |       |       |      |     |   |        |            |
|       | [31:13] -<br>[12] RW |         |    |    |    |      | ioc  | trl_ | 80_ | PD  |    |    | 0:         |          | 更能<br>使能<br>能。       |       |     |    |    |              |          |              |              |              |    |       |       |      |     |   |        |            |
|       | [11                  | [11] RW |    |    |    |      | rese | erve | ed  |     |    |    | 保旨         | 留。       |                      |       |     |    |    |              |          |              |              |              |    |       |       |      |     |   |        |            |
|       | [10:9] RW            |         |    |    |    |      | ioc  | trl_ | 80_ | DS  | X  |    | 00:<br>01: | 41<br>31 | E制<br>mA<br>mA<br>mA | ;     |     |    |    |              |          |              |              |              |    |       |       |      |     |   |        |            |

1 封装与管脚

| Hi3798M V100<br>用户指南 | 智能网络终端媒体处理器 | 硬件 |
|----------------------|-------------|----|
|                      |             |    |

|       |    |              | 11: 1mA;<br>注: 推荐配置为 11;                                            |
|-------|----|--------------|---------------------------------------------------------------------|
| [8]   | RW | ioctrl_80_SR | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 推荐配置为 1;            |
| [7:2] | RW | reserved     | 保留。                                                                 |
| [1:0] | RW | ioshare_80   | SPI_SDO 管脚的具体复用情况。 00: GPIO4_0; 01: SPI_SDO; 10: UART2_RXD; 其它: 保留。 |

## ioshare\_81

#### SPI\_SDI 管脚复用控制寄存器。

|       |      | Offset Address<br>0x144 |    |    |     |      |       |      |     |      |    |    |            |                               | Reg                  | isteı | Na  | me |    |              |          |                 |              |              | То | tal 1 | Rese | et Va | lue |   |   |            |
|-------|------|-------------------------|----|----|-----|------|-------|------|-----|------|----|----|------------|-------------------------------|----------------------|-------|-----|----|----|--------------|----------|-----------------|--------------|--------------|----|-------|------|-------|-----|---|---|------------|
|       |      |                         |    |    | 02  | x144 | ļ<br> |      |     |      |    |    |            |                               | io                   | shar  | e_8 | 1  |    |              |          |                 |              |              |    | 0x0   | 000  | 070   | )   |   |   |            |
| Bit   | 31   | 30                      | 29 | 28 | 27  | 26   | 25    | 24   | 23  | 22   | 21 | 20 | 19         | 18                            | 17                   | 16    | 15  | 14 | 13 | 12           | 11       | 10              | 9            | 8            | 7  | 6     | 5    | 4     | 3   | 2 | 1 | 0          |
| Name  |      |                         |    |    |     |      |       |      | res | serv | ed |    |            |                               |                      |       |     |    |    | ioctrl_81_PD | reserved | : 204-1 81 D.C. | 10cul_01_D3x | ioctrl_81_SR |    |       | rese | rvec  | l   |   |   | ioshare_81 |
| Reset | 0    |                         |    |    |     |      | 0     | 0    | 0   | 0    | 0  | 0  | 0          | 0                             | 0                    | 0     | 0   | 0  | 0  | 0            | 0        | 1               | 1            | 1            | 0  | 0     | 0    | 0     | 0   | 0 | 0 | 0          |
|       | Bits | 5                       |    | Ac | ces | s    | Na    | me   |     |      |    |    | De         | scri                          | ipti                 | on    |     |    |    |              |          |                 |              |              |    |       |      |       |     |   |   |            |
|       | [31  |                         |    |    |     |      | rese  | erve | ed  |      |    |    | 保旨         | 辺。                            |                      |       |     |    |    |              |          |                 |              |              |    |       |      |       |     |   |   |            |
|       | [12] | 31:13] -<br>12] RW      |    |    |     |      | ioc   | trl_ | 81_ | PD   |    |    | 0:         | 不                             | 定能<br>使能<br>能。       |       |     |    |    |              |          |                 |              |              |    |       |      |       |     |   |   |            |
|       | [11] | 1] RW                   |    |    |     |      | res   | erve | ed  |      |    |    | 保旨         | 習。                            |                      |       |     |    |    |              |          |                 |              |              |    |       |      |       |     |   |   |            |
|       | [10  | 10:9] RW                |    |    |     |      | ioc   | trl_ | 81_ | DS   | X  |    | 00:<br>01: | 4 <sub>1</sub> 3 <sub>1</sub> | 控制<br>mA<br>mA<br>mA | ;     |     |    |    |              |          |                 |              |              |    |       |      |       |     |   |   |            |



|       |    |              | 11: 1mA;<br>注: 推荐配置为 11;                                                              |
|-------|----|--------------|---------------------------------------------------------------------------------------|
| [8]   | RW | ioctrl_81_SR | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 推荐配置为 1;                              |
| [7:2] | RW | reserved     | 保留。                                                                                   |
| [1:0] | RW | ioshare_81   | SPI_SDI 管脚的具体复用情况。<br>00: GPIO4_1;<br>01: SPI_SDI;<br>10: UART2_TXD;<br>11: I2C1_SCL。 |

SPI\_CSN0 管脚复用控制寄存器。

|       |           |                    |    | Of | ffset<br>02 | Ado<br>(148 |      | S    |     |      |            |          |                      |                | Reg | istei<br>shar |    |    |    |              |          |    |              |              |   |   | Rese |      |   |   |    |            |
|-------|-----------|--------------------|----|----|-------------|-------------|------|------|-----|------|------------|----------|----------------------|----------------|-----|---------------|----|----|----|--------------|----------|----|--------------|--------------|---|---|------|------|---|---|----|------------|
| Bit   | 31        | 30                 | 29 | 28 | 27          | 26          | 25   | 24   | 23  | 22   | 21         | 20       | 19                   | 18             | 17  | 16            | 15 | 14 | 13 | 12           | 11       | 10 | 9            | 8            | 7 | 6 | 5    | 4    | 3 | 2 | 1  | 0          |
| Name  |           |                    |    |    |             |             |      |      | res | serv | ed         |          |                      |                |     |               |    |    |    | ioctrl_82_PD | reserved | :  | 10cu1_62_D5X | ioctrl_82_SR |   |   | rese | rved | I |   | 00 | iosnare_82 |
| Reset | 0         |                    |    |    |             | 0           | 0    | 0    | 0   | 0    | 0          | 0        | 0                    | 0              | 0   | 0             | 0  | 0  | 0  | 0            | 0        | 1  | 1            | 1            | 0 | 0 | 0    | 0    | 0 | 0 | 0  | 0          |
|       | Bit       | its Access         |    |    |             | s           | Na   | me   |     |      |            |          | De                   | scri           | pti | on            |    |    |    |              |          |    |              |              |   |   |      |      |   |   |    |            |
|       | [31       |                    |    |    |             | res         | erve | ed   |     |      |            | 保旨       | 習。                   |                |     |               |    |    |    |              |          |    |              |              |   |   |      |      |   |   |    |            |
|       | [12       | 31:13] -<br>12] RW |    |    |             | ioc         | trl_ | 82_  | PD  |      |            |          | 不                    | 更能<br>使能<br>能。 |     |               |    |    |    |              |          |    |              |              |   |   |      |      |   |   |    |            |
|       | [11       | ]                  |    | RW | I           |             | res  | erve | ed  |      |            |          | 保旨                   | 習。             |     |               |    |    |    |              |          |    |              |              |   |   |      |      |   |   |    |            |
|       | [10:9] RW |                    |    |    | ioc         | trl_        | 82_  | DS   | X   |      | 00:<br>01: | 41<br>31 | E制<br>mA<br>mA<br>mA | ;              |     |               |    |    |    |              |          |    |              |              |   |   |      |      |   |   |    |            |

1 封装与管脚

|       |    |              | 11: 1mA;<br>注: 推荐配置为 11;                                                                 |
|-------|----|--------------|------------------------------------------------------------------------------------------|
| [8]   | RW | ioctrl_82_SR | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 推荐配置为 1;                                 |
| [7:2] | RW | reserved     | 保留。                                                                                      |
| [1:0] | RW | ioshare_82   | SPI_CSN0 管脚的具体复用情况。<br>00: GPIO6_0;<br>01: SPI_CSN0;<br>10: UART2_RTSN;<br>11: I2C1_SDA。 |

## ioshare\_83

## SPI\_CSN1 管脚复用控制寄存器。

|       |      | Offset Address 0x14C  30 29 28 27 26 25 24 23 22 2 |    |    |    |    |      |      |     |       |    |    |            |                               | Reg<br>io            | istei<br>shar |   |   |    |              |          |       |               |              |   |   | Rese |      |    |   |   |            |
|-------|------|----------------------------------------------------|----|----|----|----|------|------|-----|-------|----|----|------------|-------------------------------|----------------------|---------------|---|---|----|--------------|----------|-------|---------------|--------------|---|---|------|------|----|---|---|------------|
| Bit   | 31   | 30                                                 | 29 | 28 | 27 | 26 | 25   | 24   | 23  | 22    | 21 | 20 | 19         | 18                            |                      |               |   |   | 13 | 12           | 11       | 10    | 9             | 8            | 7 | 6 | 5    | 4    | 3  | 2 | 1 | 0          |
| Name  |      |                                                    |    |    |    |    |      |      | res | servo | ed |    |            |                               |                      |               |   |   |    | ioctrl_83_PD | reserved | 54.60 | 10ctrl_83_DSX | ioctrl_83_SR |   |   | res  | serv | ed |   |   | ioshare_83 |
| Reset | 0    |                                                    |    |    |    |    | 0    | 0    | 0   | 0     | 0  | 0  | 0          | 0                             | 0                    | 0             | 0 | 0 | 0  | 0            | 0        | 1     | 1             | 1            | 0 | 0 | 0    | 0    | 0  | 0 | 0 | 0          |
|       | Bits | its Access                                         |    |    |    |    | Na   | me   |     |       |    |    | De         | scri                          | ipti                 | on            |   |   |    |              |          |       |               |              |   |   |      |      |    |   |   |            |
|       | [31  |                                                    |    |    |    |    | rese | erve | ed  |       |    |    | 保旨         | 留。                            |                      |               |   |   |    |              |          |       |               |              |   |   |      |      |    |   |   |            |
|       | [12] | 2] RW                                              |    |    |    |    | ioc  | trl_ | 83_ | PD    |    |    | 0:         | 不                             | 更能<br>使自<br>能。       |               |   |   |    |              |          |       |               |              |   |   |      |      |    |   |   |            |
|       | [11] | ]                                                  | RW |    |    |    | rese | erve | ed  |       |    |    | 保旨         | 留。                            |                      |               |   |   |    |              |          |       |               |              |   |   |      |      |    |   |   |            |
|       | [10  | 10:9] RW                                           |    |    |    |    | ioc  | trl_ | 83_ | DS    | X  |    | 00:<br>01: | 4 <sub>1</sub> 3 <sub>1</sub> | 控制<br>mA<br>mA<br>mA | ;             |   |   |    |              |          |       |               |              |   |   |      |      |    |   |   |            |



|       |    |              | 11: 1mA;<br>注: 推荐配置为 11;                                 |
|-------|----|--------------|----------------------------------------------------------|
| [8]   | RW | ioctrl_83_SR | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 推荐配置为 1; |
| [7:1] | RW | reserved     | 保留。                                                      |
| [0]   | RW | ioshare_83   | SPI_CSN1 管脚的具体复用情况。<br>0: GPIO6_1;<br>1: SPI_CSN1。       |

SLIC\_RST 管脚复用控制寄存器。

|       |                                         |    |    | Of |    | : Ad<br>x15( |     | SS   |     |      |    |    |                          |                | Reg                  |             | r Na<br>re_8 |             |    |              |          |               |              |   | tal I<br>0x0 |     |      |    |   |   |            |
|-------|-----------------------------------------|----|----|----|----|--------------|-----|------|-----|------|----|----|--------------------------|----------------|----------------------|-------------|--------------|-------------|----|--------------|----------|---------------|--------------|---|--------------|-----|------|----|---|---|------------|
| Bit   | 31                                      | 30 | 29 | 28 | 27 | 26           | 25  | 24   | 23  | 22   | 21 | 20 | 19                       | 18             | 17                   | 16          | 15           | 14          | 13 | 12           | 11       | 10 9          | 8            | 7 | 6            | 5   | 4    | 3  | 2 | 1 | 0          |
| Name  |                                         |    |    |    |    |              |     |      | res | serv | ed |    |                          |                |                      |             |              |             |    | ioctrl_84_PD | reserved | ioctrl_84_DSx | ioctrl_84_SR |   |              | re: | serv | ed |   |   | ioshare_84 |
| Reset | 0                                       |    |    |    |    |              |     |      |     |      |    |    | 0                        | 0              | 0                    | 0           | 0            | 0           | 0  | 0            | 0        | 1 1           | 1            | 0 | 0            | 0   | 0    | 0  | 0 | 0 | 0          |
|       | Bit                                     |    |    |    |    |              |     |      |     |      |    |    | De                       | scri           | pti                  | on          |              |             |    |              |          |               |              |   |              |     |      |    |   |   |            |
|       | [31                                     |    |    |    |    |              |     |      |     |      |    |    | 保旨                       | 留。             |                      |             |              |             |    |              |          |               |              |   |              |     |      |    |   |   |            |
|       | [31:13] - reserved [12] RW ioctrl_84_PD |    |    |    |    |              |     |      |     |      |    |    | 0:                       |                | 更能<br>使能<br>能。       |             |              |             |    |              |          |               |              |   |              |     |      |    |   |   |            |
|       | [11                                     | ]  |    | RW | I  |              | res | erve | ed  |      |    |    | 保旨                       | 留。             |                      |             |              |             |    |              |          |               |              |   |              |     |      |    |   |   |            |
|       | [10:9] RW ioctrl_84_DSx                 |    |    |    |    |              |     |      |     |      | x  |    | 00:<br>01:<br>10:<br>11: | 41<br>31<br>21 | mA<br>mA<br>mA<br>mA | ;<br>;<br>; | 置为           | <b>y</b> 11 | l; |              |          |               |              |   |              |     |      |    |   |   |            |

1 封装与管脚

| [8]   | RW | ioctrl_84_SR | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 推荐配置为 1; |
|-------|----|--------------|----------------------------------------------------------|
| [7:1] | RW | reserved     | 保留。                                                      |
| [0]   | RW |              | SLIC_RST 管脚的具体复用情况。<br>0: GPIO6_2;<br>1: SLIC_RST。       |

## ioshare\_85

I2S0\_BCLK 管脚复用控制寄存器。

|       |      |                           |    | Of  |     | t Ad | ldres | S     |     |     |    |    |                                     |                                 | Reg                                                                                                                 |                                 |     |    |        |              |          |               |    |              |   |     |     | et V  |     |   |   |            |
|-------|------|---------------------------|----|-----|-----|------|-------|-------|-----|-----|----|----|-------------------------------------|---------------------------------|---------------------------------------------------------------------------------------------------------------------|---------------------------------|-----|----|--------|--------------|----------|---------------|----|--------------|---|-----|-----|-------|-----|---|---|------------|
|       |      |                           |    |     |     |      |       |       |     |     |    |    |                                     |                                 |                                                                                                                     |                                 | e_8 |    |        |              |          |               |    |              |   | UXU | 000 | 0070  |     |   |   |            |
| Bit   | 31 3 | 30                        | 29 | 28  | 27  | 26   | 25    | 24    | 23  | 22  | 21 | 20 | 19                                  | 18                              | 17                                                                                                                  | 16                              | 15  | 14 | 13     | 12           | 11       | 10            | 9  | 8            | 7 | 6   | 5   | 4     | 3   | 2 | 1 | 0          |
| Name  |      |                           |    |     |     |      |       |       | res | erv | ed |    |                                     |                                 |                                                                                                                     |                                 |     |    |        | ioctrl_85_PD | reserved | ioctrl 85 DSx |    | ioctrl_85_SR |   |     | re  | eserv | red |   |   | ioshare_85 |
| Reset | 0    | 0                         | 0  | 0   | 0   | 0    | 0     | 0     | 0   | 0   | 0  | 0  | 0                                   | 0                               | 0                                                                                                                   | 0                               | 0   | 0  | 0      | 0            | 0        | 1             | 1  | 1            | 0 | 0   | 0   | 0     | 0   | 0 | 0 | 0          |
|       | Bits |                           |    | Aco | ces | ss   | Na    | me    |     |     |    |    | De                                  | scri                            | ipti                                                                                                                | on                              |     |    |        |              |          |               |    |              |   |     |     |       |     |   |   |            |
|       | [31: | 13]                       |    | -   |     |      | res   | erve  | d   |     |    |    | 保旨                                  | 留。                              |                                                                                                                     |                                 |     |    |        |              |          |               |    |              |   |     |     |       |     |   |   |            |
|       | [12] | 1:13] - reserved 保留<br>下拉 |    |     |     |      |       |       |     |     |    |    |                                     |                                 |                                                                                                                     |                                 |     |    |        |              |          |               |    |              |   |     |     |       |     |   |   |            |
|       | [11] |                           |    | RW  | Į   |      | res   | erve  | d   |     |    |    | 保旨                                  | 留。                              |                                                                                                                     |                                 |     |    |        |              |          |               |    |              |   |     |     |       |     |   |   |            |
|       | [10: | 9]                        |    | RW  | V   |      | ioc   | trl_{ | 35_ | DS  | x  |    | 驱z<br>00:<br>01:<br>10:<br>11:<br>两 | 动挖<br>4i<br>3i<br>2i<br>1i<br>豊 | mA<br>mA<br>mA<br>mA<br>é<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t<br>t | ;<br>;<br>;<br>;<br>;<br>;<br>; | 住君  | 硘  | -<br>置 | 为 1          | 1;       | 力能印           | 寸, |              |   |     |     |       |     |   |   |            |



|       |       |              | 当管脚为其他功能时,推荐配置为11;   |
|-------|-------|--------------|----------------------|
|       |       |              | slew rate 控制使能信号。    |
| F01   | RW    | icatrl 95 CD | 0: no SR ctrl;       |
| [8]   | IX VV | ioctrl_85_SR | 1: SR ctrl.          |
|       |       |              | 注:推荐配置为1;            |
| [7:1] | RW    | reserved     | 保留。                  |
|       |       |              | I2S0_BCLK 管脚的具体复用情况。 |
| [0]   | RW    | ioshare_85   | 0: GPIO6_3;          |
|       |       |              | 1: I2S0_BCLK。        |

I2S0\_WS 管脚复用控制寄存器。

|       |                                         | Offset Address 0x158 |    |    |     |      |     |     |     |     |     |    |       |                          |                | Reg                  | iste | r Na | me   |    |              |          |    |               |              | То | tal I | Rese | et Va | lue |   |   |            |
|-------|-----------------------------------------|----------------------|----|----|-----|------|-----|-----|-----|-----|-----|----|-------|--------------------------|----------------|----------------------|------|------|------|----|--------------|----------|----|---------------|--------------|----|-------|------|-------|-----|---|---|------------|
|       |                                         |                      |    |    | (   | )x15 | 8   |     |     |     |     |    |       |                          |                | io                   | shaı | e_8  | 6    |    |              |          |    |               |              |    | 0x0   | 000  | 070   | )   |   |   |            |
| Bit   | 31                                      | 30                   | 29 | 28 | 27  | 26   | 25  | 5 2 | 4 2 | 23  | 22  | 21 | 20    | 19                       | 18             | 17                   | 16   | 15   | 14   | 13 | 12           | 11       | 10 | 9             | 8            | 7  | 6     | 5    | 4     | 3   | 2 | 1 | 0          |
| Name  |                                         |                      |    |    |     |      |     |     |     | res | erv | ed |       |                          |                |                      |      |      |      |    | ioctrl_86_PD | reserved |    | ioctrl_86_DSx | ioctrl_86_SR |    |       | re   | serv  | ed  |   |   | ioshare_86 |
| Reset | 0                                       | 0                    | 0  | 0  | 0   | 0    | 0   |     | 0   | 0   | 0   | 0  | 0     | 0                        | 0              | 0                    | 0    | 0    | 0    | 0  | 0            | 0        | 1  | 1             | 1            | 0  | 0     | 0    | 0     | 0   | 0 | 0 | 0          |
|       | Bit                                     | s                    |    | Ac | ces | ss   | N   | an  | ne  |     |     |    |       | De                       | scri           | ipti                 | on   |      |      |    |              |          |    |               |              |    |       |      |       |     |   |   |            |
|       | [31                                     | :13                  | ]  | -  |     |      | res | sei | ve  | d   |     |    |       | 保                        | 留。             |                      |      |      |      |    |              |          |    |               |              |    |       |      |       |     |   |   |            |
|       | [31:13] - reserved [12] RW ioctrl_86_PD |                      |    |    |     |      |     |     |     |     | 0:  | 不  | 能使能能。 |                          |                |                      |      |      |      |    |              |          |    |               |              |    |       |      |       |     |   |   |            |
|       | [11                                     | ]                    |    | RW | V   |      | res | sei | ve  | 1   |     |    |       | 保旨                       | 習。             |                      |      |      |      |    |              |          |    |               |              |    |       |      |       |     |   |   |            |
|       | [10                                     | :9]                  |    | RW | V   |      | io  | etr | 1_8 | 6_  | DS  | X  |       | 00:<br>01:<br>10:<br>11: | 41<br>31<br>21 | mA<br>mA<br>mA<br>mA | ;    | 置为   | J 11 | l; |              |          |    |               |              |    |       |      |       |     |   |   |            |

f南 1 封装与管脚

| [8]   | RW | ioctrl_86_SR | slew rate 控制使能信号。 0: no SR ctrl; 1: SR ctrl。 注: 推荐配置为 1; |
|-------|----|--------------|----------------------------------------------------------|
| [7:1] | RW | reserved     | 保留。                                                      |
| [0]   | RW |              | I2S0_WS 管脚的具体复用情况。<br>0: GPIO6_4;<br>1: I2S0_WS。         |

## ioshare\_87

I2S0\_DOUT0 管脚复用控制寄存器。

|       |                                         |     |    | Of | ffset<br>0x | Ad<br>150 |      | S    |    |       |    |                          |                |                            | Reg<br>io |    | r Na<br>re_8 |   |    |              |          |               |              | Т |   |   | set \ |     | ie  |     |            |
|-------|-----------------------------------------|-----|----|----|-------------|-----------|------|------|----|-------|----|--------------------------|----------------|----------------------------|-----------|----|--------------|---|----|--------------|----------|---------------|--------------|---|---|---|-------|-----|-----|-----|------------|
| Bit   | 31                                      | 30  | 29 | 28 |             |           |      | 24   | 23 | 22    | 21 | 20                       | 19             | 18                         |           |    |              |   | 13 | 12           | 11       | 10 9          | 8            | 7 | 6 |   |       |     | 3 2 | 2 1 | 0          |
| Name  |                                         |     |    |    |             |           |      |      | re | serve | ed |                          |                |                            |           |    |              |   |    | ioctrl_87_PD | reserved | ioctrl_87_DSx | ioctrl 87 SR |   |   | 1 | reser | ved | l   |     | ioshare_87 |
| Reset | 0                                       | 0   | 0  | 0  | 0           | 0         | 0    | 0    | 0  | 0     | 0  | 0                        | 0              | 0                          | 0         | 0  | 0            | 0 | 0  | 0            | 0        | 1 1           | 1            | 0 | 0 | ( | 0     | (   | ) ( | ) ( | 0          |
|       | Bits                                    | 3   |    | Ac | cess        | 3         | Na   | me   |    |       |    |                          | De             | scri                       | ipti      | on |              |   |    |              |          |               |              |   |   |   |       |     |     |     |            |
|       | [31                                     | :13 | ]  | -  |             |           | rese | erve | d  |       |    |                          | 保旨             | 留。                         |           |    |              |   |    |              |          |               |              |   |   |   |       |     |     |     |            |
|       | [31:13] - reserved [12] RW ioctrl_87_PD |     |    |    |             |           |      |      |    |       |    | 0:                       | 不              | b能<br>使自<br>能。             |           |    |              |   |    |              |          |               |              |   |   |   |       |     |     |     |            |
|       | [11]                                    | ]   |    | RW | I           |           | rese | erve | d  |       |    |                          | 保旨             | 留。                         |           |    |              |   |    |              |          |               |              |   |   |   |       |     |     |     |            |
|       | [10:9] RW ioctrl_87_DSx                 |     |    |    |             |           |      |      |    |       |    | 00:<br>01:<br>10:<br>11: | 41<br>31<br>21 | mA<br>mA<br>mA<br>mA<br>mA | ;         | 置为 | g 11         | ; |    |              |          |               |              |   |   |   |       |     |     |     |            |
|       | [8]                                     |     |    |    |             |           |      |      |    |       |    |                          |                |                            | ate {     |    |              | 能 | 信号 | ユ<br>ブ。      |          |               |              |   |   |   |       |     |     |     |            |



|       |    |          | 1: SR ctrl。<br>注: 推荐配置为 1;                             |
|-------|----|----------|--------------------------------------------------------|
| [7:1] | RW | reserved | 保留。                                                    |
| [0]   | RW |          | I2S0_DOUT0 管脚的具体复用情况。<br>0: GPIO6_5;<br>1: I2S0_DOUT0。 |

I2S0\_MCLK 管脚复用控制寄存器。

|       |      |     |    | Of  |     | t Ad<br>x160 | dress<br>) | ł     |     |     |    |    |     |     |      | egiste<br>iosha |    |    |    |              |          |    |               |              |   | otal I<br>0x0 |    |      | alue<br>0 |   |   |            |
|-------|------|-----|----|-----|-----|--------------|------------|-------|-----|-----|----|----|-----|-----|------|-----------------|----|----|----|--------------|----------|----|---------------|--------------|---|---------------|----|------|-----------|---|---|------------|
| Bit   | 31   | 30  | 29 | 28  | 27  | 26           | 25         | 24 2  | 3 2 | 22  | 21 | 20 | 19  | 18  | 3 1  | 7 16            | 15 | 14 | 13 | 12           | 11       | 10 | ) 9           | 8            | 7 | 6             | 5  | 4    | 3         | 2 | 1 | 0          |
| Name  |      |     |    |     |     |              |            | 1     | ese | rve | ed |    |     |     |      |                 |    |    |    | ioctrl 88 PD | reserved |    | ioctrl_88_DSx | ioctrl_88_SR |   |               | re | serv | /ed       |   |   | ioshare_88 |
| Reset | 0    | 0   | 0  | 0   | 0   | 0            | 0          | 0 (   | )   | 0   | 0  | 0  | 0   | 0   | C    | 0               | 0  | 0  | 0  | 0            | 0        | 1  | 1             | 1            | 0 | 0             | 0  | 0    | 0         | 0 | 0 | 0          |
|       | Bits | 3   |    | Aco | ces | s            | Naı        | ne    |     |     |    |    | De  | SC1 | rip  | tion            | -  |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       | [31  | :13 | ]  | -   |     |              | rese       | rved  |     |     |    |    | 保   | 留。  | o    |                 |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    | 下   | 拉伯  | 使負   | E.              |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       | [12  | ]   |    | RW  | V   |              | ioct       | rl_88 | 3_P | ď   |    |    | 0:  | 不   | 使    | 能;              |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    | 1:  | 使   | 能    | 0               |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       | [11  | ]   |    | RW  | V   |              | rese       | rved  |     |     |    |    | 保   | 留。  | )    |                 |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    | 驱   | 动   | 空制   | il:             |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    | 00  | : 4 | lm.  | A;              |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    | 01  | : 3 | 3m.  | Α;              |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    | 10  | : 2 | 2m.  | A;              |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       | [10  | :9] |    | RW  | V   |              | ioct       | rl_88 | 3_E | S   | X  |    | 11: |     |      |                 |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    |     |     |      | <b>宇脚</b>       |    |    | _  |              |          | 功能 | 能时            | ,            |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    |     |     |      | 设计              |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    |     |     |      | 设计              |    |    |    |              |          |    |               |              |   |               |    |      |           |   |   |            |
|       |      |     |    |     |     |              |            |       |     |     |    |    |     |     |      | 与其·             |    |    |    |              | Ē存       | "" | 重き            | J 11         | ; |               |    |      |           |   |   |            |
|       | [8]  |     |    | RW  | V   |              | ioct       | rl_88 | 3_S | R   |    |    | sle | W 1 | rate | 控制              | 制包 | も能 | 信号 | <u></u> -    |          |    |               |              |   |               |    |      |           |   |   |            |

月户指南 1 封装与管脚

|       |    |            | 0: no SR ctrl;       |
|-------|----|------------|----------------------|
|       |    |            | 1: SR ctrl.          |
|       |    |            | 注:推荐配置为1;            |
| [7:1] | RW | reserved   | 保留。                  |
|       |    |            | I2S0_MCLK 管脚的具体复用情况。 |
| [0]   | RW | ioshare_88 | 0: GPIO6_6;          |
|       |    |            | 1: I2S0_MCLK。        |

## ioshare\_89

I2S0\_DIN0 管脚复用控制寄存器。

|       |       |    |    | Ot |    | et Ad<br>0x164 |     | SS   |          |      |    |    |    |     | Reg        | iste<br>sha |    |          |    |              |          |               |              | 7           |   |   | Rese <sup>2</sup> |     |    |   |   |            |
|-------|-------|----|----|----|----|----------------|-----|------|----------|------|----|----|----|-----|------------|-------------|----|----------|----|--------------|----------|---------------|--------------|-------------|---|---|-------------------|-----|----|---|---|------------|
| Bit   | 31 3  | 30 | 29 | 28 | 27 | 7 26           | 25  | 24   | 23       | 22   | 21 | 20 | 19 | 18  | 17         | 16          | 15 | 14       | 13 | 12           | 11       | 10 9          | 8            | 3 7         | 7 | 6 | 5                 | 4   | 3  | 2 | 1 | 0          |
| Name  |       |    |    |    |    |                |     |      | re       | serv | ed |    |    |     |            |             |    |          |    | ioctrl_89_PD | reserved | ioctrl_89_DSx | iootrl 80 GP | 100ul 07 3K |   |   | res               | erv | ed |   |   | ioshare_89 |
| Reset | 0     | 0  | 0  | 0  | 0  | 0              | 0   | 0    | 0        | 0    | 0  | 0  | 0  | 0   | 0          | 0           | 0  | 0        | 0  | 0            | 0        | 1 1           | 1            | . (         | ) | 0 | 0                 | 0   | 0  | 0 | 0 | 0          |
|       | Bits  |    |    | Ac | ce | SS             | Na  | ıme  | <u> </u> |      |    |    | De | scr | ipti       | on          |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       | [31:  | 13 | ]  | -  |    |                | res | erv  | ed       |      |    |    | 保旨 | 留。  |            |             |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       |       |    |    |    |    |                |     |      |          |      |    |    | 下扌 | 立伎  | も 能        | 0           |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       | [12]  |    |    | RW | V  |                | ioc | trl_ | 89_      | PD   | 1  |    |    |     | 使負         |             |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       |       |    |    |    |    |                |     |      |          |      |    |    | 1: | 使   | 能。         |             |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       | [11]  |    |    | RW | V  |                | res | erv  | ed       |      |    |    | 保旨 | 留。  |            |             |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       |       |    |    |    |    |                |     |      |          |      |    |    | 驱z | 力控  | 計          | :           |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       |       |    |    |    |    |                |     |      |          |      |    |    |    |     | mΑ         |             |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       | [10:9 | 9] |    | RW | V  |                | ioc | trl_ | 89_      | DS   | X  |    |    |     | mΑ         |             |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       |       |    |    |    |    |                |     |      |          |      |    |    |    |     | mA<br>mA   |             |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       |       |    |    |    |    |                |     |      |          |      |    |    |    |     | iiz、<br>È荐 |             | 置丿 | ์<br>ป 1 | 1; |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       |       |    |    |    |    |                |     |      |          |      |    |    |    |     |            |             |    |          | 信号 | ュ。           |          |               |              |             |   |   |                   |     |    |   |   |            |
|       | [8]   |    |    | RW | V  |                | ioc | trl_ | 89_      | SR   |    |    |    |     | SR         |             |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |
|       |       |    |    |    |    |                |     |      |          |      |    |    | 1: | SR  | ctı        | 1.          |    |          |    |              |          |               |              |             |   |   |                   |     |    |   |   |            |



|       |    |          | 注:推荐配置为1;                                            |
|-------|----|----------|------------------------------------------------------|
| [7:1] | RW | reserved | 保留。                                                  |
| [0]   | RW |          | I2S0_DIN0 管脚的具体复用情况。<br>0: GPIO6_7;<br>1: I2S0 DIN0。 |

## SC\_IO\_REUSE\_SEL



## 注意

该寄存器的基地址和其他寄存器的基地址不一样,SC\_IO\_REUSE\_SEL 寄存器的基地址为  $0xF800\_0000$ 。

SC\_IO\_REUSE\_SEL 为 MCU 子系统管脚复用控制寄存器。

|       |                     |    |    | Of | ffset | Ado | dress | 3   |    |    |    |    |          |      | Reg                 | istei              | Na:       | me        |              |    |          |             |   |               | To | otal     | Rese          | t Va         | alue |          |                   |                   |
|-------|---------------------|----|----|----|-------|-----|-------|-----|----|----|----|----|----------|------|---------------------|--------------------|-----------|-----------|--------------|----|----------|-------------|---|---------------|----|----------|---------------|--------------|------|----------|-------------------|-------------------|
|       |                     |    |    |    | 0x    | 004 | 4     |     |    |    |    |    |          | SC   | _IO_                | _RE                | USE       | _SI       | EL           |    |          |             |   |               |    | 0x0      | 038_          | 000          | 0    |          |                   |                   |
| Bit   | 31                  | 30 | 29 | 28 | 27    | 26  | 25    | 24  | 23 | 22 | 21 | 20 | 19       | 18   | 17                  | 16                 | 15        | 14        | 13           | 12 | 11       | 10          | 9 | 8             | 7  | 6        | 5             | 4            | 3    | 2        | 1                 | 0                 |
| Name  |                     |    |    |    |       | 1   | reser | ved |    |    |    |    |          |      | led_data_padctrl_PD | led_clk_padctrl_PD | havrasar  | DOM 10001 | stb_gpio_sel | -  | reserved | ir_gpio_sel |   | csn0_gpio_sel |    | reserved | data_gpio_sel | clk_gpio_sel |      | reserved | uart_txd_gpio_sel | uart_rxd_gpio_sel |
| Reset | 0                   | 0  | 0  | 0  | 0     | 0   | 0     | 0   | 0  | 0  | 1  | 1  | 1        | 0    | 0                   | 0                  | 0         | 0         | 0            | 0  | 0        | 0           | 0 | 0             | 0  | 0        | 0             | 0            | 0    | 0        | 0                 | 0                 |
|       | Bits                | 5  |    | Ac | ces   | S   | Naı   | me  |    |    |    |    | De       | scri | pti                 | on                 |           |           |              |    |          |             |   |               |    |          |               |              |      |          |                   |                   |
|       | [31:18] RW reserved |    |    |    |       |     |       |     |    |    | 保旨 | 留。 |          |      |                     |                    |           |           |              |    |          |             |   |               |    |          |               |              |      |          |                   |                   |
|       | [17]                |    |    |    |       |     |       |     |    |    |    | _P | 0:<br>1: | 不使   | 使<br>能;             | Ŀ;                 | 管)<br>P21 |           |              |    |          |             |   | 下,            | 该  | bit      | 必多            | <b>页</b> 酢   | 已置   | 为        | 1;                |                   |



| [16]    | RW | led_clk_padctrl_PD | LED_CLK 管脚下拉控制使能: 0: 不使能; 1: 使能; 注意: 在 QFP216 32bitDDR 封装下,该 bit 必须配置为 1; |
|---------|----|--------------------|---------------------------------------------------------------------------|
| [15:14] | RW | reserved           | 保留                                                                        |
| [13]    | RW | stb_gpio_sel       | STANDBY_PWROFF 管脚复用控制:<br>0: STANDBY_PWROFF;<br>1: 选择 GPIO5_0;            |
| [12:11] | RW | reserved           | 保留。                                                                       |
| [10]    | RW |                    | IR_IN 管脚复用控制。<br>0: 选择 IR_IN;<br>1: 选择 GPIO5_1。                           |
| [9:8]   | RW | csn0 gnio sel      | LED_KEY0 管脚复用控制。<br>00:选择 LED_KEY0;<br>01:选择 GPIO5_2;<br>10:选择 RSTN_IN;   |
| [7:6]   | RW | reserved           | 保留                                                                        |
| [5]     | RW |                    | LED_DATA 管脚复用控制。<br>0:选择 GPIO5_5;<br>1:选择 LED DATA;                       |
| [4]     | RW | clk_gpio_sel       | LED_CLK 管脚复用控制。<br>0:选择 GPIO5_6;<br>1:选择 LED CLK;                         |
| [3:2]   | RW | reserved           | 保留。                                                                       |
| [1]     | RW |                    | UART0_TXD 管脚复用控制<br>0:选择 UART0_TXD;<br>1:选择 UART1_TXD;                    |
| [0]     | RW |                    | UART0_RXD 管脚复用控制<br>0:选择 UART0_RXD;<br>1:选择 UART1_RXD;                    |



## 1.5 软件复用管脚

## 1.5.1 MEM

MEM 的软件复用管脚如表 1-33 所示。

表1-33 MEM 的软件复用管脚

| Pin        | Pad 信号  | 复用控制寄<br>存器 | 复用信号 0  | 复用信号 1              | 复用信号 2    |
|------------|---------|-------------|---------|---------------------|-----------|
| U21<br>/69 | EBI_DQ7 | ioshare_0   | EBI_DQ7 | SDIO1_CDATA7        | BOOT_SEL0 |
| U23<br>/70 | EBI_DQ6 | ioshare_1   | EBI_DQ6 | SDIO1_CDATA6        | -         |
| U22<br>/71 | EBI_DQ5 | ioshare_2   | EBI_DQ5 | SDIO1_CDATA5        | -         |
| T20<br>/72 | EBI_DQ4 | ioshare_3   | EBI_DQ4 | SDIO1_CDATA4        | -         |
| T21<br>/73 | EBI_DQ3 | ioshare_4   | EBI_DQ3 | SDIO1_CDATA3        | -         |
| R21<br>/75 | EBI_DQ2 | ioshare_5   | EBI_DQ2 | SDIO1_CDATA2        | -         |
| R22<br>/76 | EBI_DQ1 | ioshare_6   | EBI_DQ1 | SDIO1_CDATA1        | -         |
| R23<br>/77 | EBI_DQ0 | ioshare_7   | EBI_DQ0 | SDIO1_CDATA0        | -         |
| P21 /79    | NF_WEN  | ioshare_8   | NF_WEN  | SDIO1_CARD_DETECT   | GPIO0_0   |
| N20<br>/80 | NF_ALE  | ioshare_9   | NF_ALE  | SDIO1_CARD_POWER_EN | GPIO0_1   |
| N21<br>/81 | NF_CLE  | ioshare_10  | NF_CLE  | SDIO1_CWPR          | GPIO0_2   |
| N22<br>/82 | NF_CSN0 | ioshare_11  | NF_CSN0 | SDIO1_CCMD          | -         |
| N23<br>/84 | NF_REN  | ioshare_12  | NF_REN  | SDIO1_CCLK_OUT      | -         |
| M21<br>/85 | NF_RDY0 | ioshare_13  | NF_RDY0 | SDIO1_RST           | -         |

MEM 的软件复用管脚如表 1-34 所示。

#### 表1-34 MEM 的软件复用管脚描述

| 信号名               | 方向  | 说明                             |
|-------------------|-----|--------------------------------|
| BOOT_SEL0         | I   | 启动 memeory 类型选择,仅在上电的时候<br>有效, |
|                   |     | {BOOT_SEL1,BOOT_SEL0}:         |
|                   |     | 00: 保留;                        |
|                   |     | 01: Nandflash                  |
|                   |     | 10: SD                         |
|                   |     | 11: EMMC                       |
| EBI_DQ0           | I/O | NANDFLASH 数据总线                 |
| EBI_DQ1           | I/O | NANDFLASH 数据总线                 |
| EBI_DQ2           | I/O | NANDFLASH 数据总线                 |
| EBI_DQ3           | I/O | NANDFLASH 数据总线                 |
| EBI_DQ4           | I/O | NANDFLASH 数据总线                 |
| EBI_DQ5           | I/O | NANDFLASH 数据总线                 |
| EBI_DQ6           | I/O | NANDFLASH 数据总线                 |
| EBI_DQ7           | I/O | NANDFLASH 数据总线                 |
| GPIO0_0           | I/O | 通用输入输出                         |
| GPIO0_1           | I/O | 通用输入输出                         |
| GPIO0_2           | I/O | 通用输入输出                         |
| NF_ALE            | О   | NANDFlash 地址锁存信号               |
| NF_CLE            | О   | NANDFlash 命令锁存信号               |
| NF_CSN0           | О   | Nandflash 片选信号,低电平有效           |
| NF_RDY0           | I   | NandFlash 忙/空闲指示。              |
|                   |     | 1: 空闲;                         |
|                   |     | 0: 忙;                          |
| NF_REN            | О   | NANDFlash 读使能信号,低电平有效          |
| NF_WEN            | О   | NANDFlash 写使能信号,低电平有效          |
| SDIO1_CARD_DETECT | I   | 卡检查信号,低电平有效                    |



| 信号名                 | 方向  | 说明             |
|---------------------|-----|----------------|
| SDIO1_CARD_POWER_EN | О   | 电源使能控制信号,高电平有效 |
| SDIO1_CCLK_OUT      | О   | 输出给卡使用的工作时钟    |
| SDIO1_CCMD          | I/O | 卡命令, 默认处于高电平   |
| SDIO1_CDATA0        | I/O | 卡数据,默认处于高电平    |
| SDIO1_CDATA1        | I/O | 卡数据,默认处于高电平    |
| SDIO1_CDATA2        | I/O | 卡数据,默认处于高电平    |
| SDIO1_CDATA3        | I/O | 卡数据,默认处于高电平    |
| SDIO1_CDATA4        | I/O | 卡数据,默认处于高电平    |
| SDIO1_CDATA5        | I/O | 卡数据,默认处于高电平    |
| SDIO1_CDATA6        | I/O | 卡数据,默认处于高电平    |
| SDIO1_CDATA7        | I/O | 卡数据,默认处于高电平    |
| SDIO1_CWPR          | I   | 卡写保护检测信号,高电平有效 |
| SDIO1_RST           | 0   | EMMC 复位信号      |

## 1.5.2 JTAG

JTAG 的软件复用管脚如表 1-35 所示。

表1-35 JTAG 的软件复用管脚

| Pin         | Pad 信号     | 复用控制寄<br>存器 | 复用信号 0     | 复用信号 2  | 复用信号3   | 复用信号 |
|-------------|------------|-------------|------------|---------|---------|------|
| K21<br>/99  | JTAG_TMS   | ioshare_21  | JTAG_TMS   | GPIO0_4 | -       | -    |
| K20<br>/100 | JTAG_TRSTN | ioshare_22  | JTAG_TRSTN | -       | GPIO0_5 | -    |
| J21<br>/101 | JTAG_TCK   | ioshare_23  | JTAG_TCK   | -       | GPIO0_6 | -    |
| J23<br>/102 | JTAG_TDI   | ioshare_24  | JTAG_TDI   | -       | GPIO0_7 | -    |
| J22<br>/103 | JTAG_TDO   | ioshare_25  | JTAG_TDO   | -       | GPIO2_0 | -    |

JTAG 的软件复用管脚如表 1-36 所示。

#### 表1-36 JTAG 的软件复用管脚描述

| 信号名        | 方向  | 说明                                       |
|------------|-----|------------------------------------------|
| GPIO0_4    | I/O | 通用输入输出                                   |
| GPIO0_5    | I/O | 通用输入输出                                   |
| GPIO0_6    | I/O | 通用输入输出                                   |
| GPIO0_7    | I/O | 通用输入输出                                   |
| GPIO2_0    | I/O | 通用输入输出                                   |
| JTAG_TCK   | I   | JTAG 时钟输入                                |
| JTAG_TDI   | I   | JTAG 数据输入                                |
| JTAG_TDO   | О   | JTAG 数据输出                                |
| JTAG_TMS   | I/O | JTAG 模式选择输入,或软件跟踪的数据输出。两种模式选择在 CPU 中进行控制 |
| JTAG_TRSTN | I   | JTAG 复位输入                                |

## 1.5.3 AUDIO

#### □ 说明

QFP 封装不支持 MUTE\_SEL 和 I2S 功能。

AUDIO的软件复用管脚如表 1-37 所示。

表1-37 AUDIO 的软件复用管脚

| Pin         | Pad 信号     | 复用控制寄<br>存器 | 复用信号 0  | 复用信号 1     | 复用信号    | 复用信号3     |
|-------------|------------|-------------|---------|------------|---------|-----------|
| A20<br>/117 | SPDIF_OUT  | ioshare_43  | -       | SPDIF_OUT  | GPIO4_2 | BOOT_SEL1 |
| C19         | MUTE_CTRL  | ioshare_44  | GPIO4_3 | MUTE_CTRL  | -       | -         |
| C10         | I2S0_BCLK  | ioshare_85  | GPIO6_3 | I2S0_BCLK  | -       | -         |
| C9          | 12S0_WS    | ioshare_86  | GPIO6_4 | I2S0_WS    | -       | -         |
| A9          | I2S0_DOUT0 | ioshare_87  | GPIO6_5 | I2S0_DOUT0 | -       | -         |
| В9          | I2S0_MCLK  | ioshare_88  | GPIO6_6 | I2S0_MCLK  | -       | -         |



| Pin | Pad 信号    | 复用控制寄<br>存器 | 复用信号 0  | 复用信号 1    | 复用信号 | 复用信号3 |
|-----|-----------|-------------|---------|-----------|------|-------|
| A8  | I2S0_DIN0 | ioshare_89  | GPIO6_7 | I2S0_DIN0 | -    | -     |

AUDIO的软件复用管脚如表 1-38 所示。

## 表1-38 AUDIO 的软件复用管脚描述

| 信号名        | 方向  | 说明                                         |
|------------|-----|--------------------------------------------|
| BOOT_SEL1  | I   | 启动 memeory 类型选择,仅在上电的时候有效,                 |
|            |     | {BOOT_SEL1,BOOT_SEL0}:                     |
|            |     | 00: 保留;                                    |
|            |     | 01: Nandflash                              |
|            |     | 10: SD                                     |
|            |     | 11: EMMC                                   |
| GPIO4_2    | I/O | 通用输入输出                                     |
| GPIO4_3    | I/O | 通用输入输出                                     |
| GPIO6_3    | I/O | 通用输入输出                                     |
| GPIO6_4    | I/O | 通用输入输出                                     |
| GPIO6_5    | I/O | 通用输入输出                                     |
| GPIO6_6    | I/O | 通用输入输出                                     |
| GPIO6_7    | I/O | 通用输入输出                                     |
| I2S0_BCLK  | I/O | I2S 或 PCM 接口位流时钟                           |
| I2S0_DIN0  | I   | I2S 或 PCM 接口数据输入。                          |
| I2S0_DOUT0 | О   | I2S 或 PCM 接口数据输出。                          |
| I2S0_MCLK  | О   | I2S 或 PCM 接口主时钟,可以作为音频 CODEC 的工作时钟(低端 DAC) |
| I2S0_WS    | I/O | I2S 接收端左右声道选择信号(与 ADC 接口)                  |
| MUTE_CTRL  | О   | MUTE 控制信号                                  |
| SPDIF_OUT  | О   | SPDIF 数据输出                                 |

#### 1.5.4 I2C

I2C 的软件复用管脚如表 1-39 所示。

#### 表1-39 I2C 的软件复用管脚

| Pin         | Pad 信号   | 复用控制寄存器    | 复用信号 0   | 复用信号 1  | 复用信号 4   | 复用信号 6   |
|-------------|----------|------------|----------|---------|----------|----------|
| H22<br>/106 | I2C2_SCL | ioshare_31 | PMC_PWM0 | -       | I2C2_SCL | GPIO2_6  |
| H23<br>/107 | I2C2_SDA | ioshare_32 | PMC_PWM1 | GPIO2_7 | -        | I2C2_SDA |

I2C 的软件复用管脚如表 1-40 所示。

#### 表1-40 I2C 的软件复用管脚描述

| 信号名      | 方向  | 说明                                     |
|----------|-----|----------------------------------------|
| GPIO2_6  | I/O | 通用输入输出                                 |
| GPIO2_7  | I/O | 通用输入输出                                 |
| I2C2_SCL | I/O | I2C2 总线时钟,OD 输出                        |
| I2C2_SDA | I/O | I2C2 总线数据/地址,OD 输出                     |
| PMC_PWM0 | О   | PWM 输出信号 0,用法请参见芯片手册第 11 章 的 PWM 相关小节。 |
| PMC_PWM1 | О   | PWM 输出信号 1,用法请参见芯片手册第 11 章 的 PWM 相关小节。 |

## **1.5.5 HDMITX**

HDMITX 的软件复用管脚如表 1-41 所示。

#### 表1-41 HDMITX 的软件复用管脚

| Pin         | Pad 信号       | 复用控制寄存器    | 复用信号 1         | 复用信号 2  |
|-------------|--------------|------------|----------------|---------|
| A19<br>/121 | HDMITX_SDA   | ioshare_45 | HDMITX_SDA     | GPIO4_4 |
| D18<br>/122 | HDMITX_SCL   | ioshare_46 | HDMITX_SCL     | GPIO4_5 |
| B19         | HDMITX_HOTPL | ioshare_47 | HDMITX_HOTPLUG | GPIO4_6 |



| Pin         | Pad 信号     | 复用控制寄存器    | 复用信号 1     | 复用信号 2  |
|-------------|------------|------------|------------|---------|
| /119        | UG         |            |            |         |
| C18<br>/123 | HDMITX_CEC | ioshare_48 | HDMITX_CEC | GPIO4_7 |

HDMITX 的软件复用管脚如表 1-42 所示。

表1-42 HDMITX 的软件复用管脚描述

| 信号名            | 方向  | 说明                   |
|----------------|-----|----------------------|
| GPIO4_4        | I/O | 通用输入输出               |
| GPIO4_5        | I/O | 通用输入输出               |
| GPIO4_6        | I/O | 通用输入输出               |
| GPIO4_7        | I/O | 通用输入输出               |
| HDMITX_CEC     | I/O | HDMI TX 接口的控制通道信号    |
| HDMITX_HOTPLUG | I   | HDMI TX 接口的热插拔信号     |
| HDMITX_SCL     | I/O | HDMI TX 接口的 I2C 总线时钟 |
| HDMITX_SDA     | I/O | HDMI TX 接口的 I2C 总线数据 |

## 1.5.6 NET

NET 的软件复用管脚如表 1-43 所示。

表1-43 NET 的软件复用管脚

| Pin        | Pad 信号      | 复用控制寄存器    | 复用信号 0  | 复用信号1       | 复用信号 2  |
|------------|-------------|------------|---------|-------------|---------|
| B1<br>/150 | FE_LED_ACT  | ioshare_54 | -       | FE_LED_ACT  | GPIO2_1 |
| B2<br>/151 | FE_LED_BASE | ioshare_55 | GPIO2_2 | FE_LED_BASE | -       |

NET 的软件复用管脚如表 1-44 所示。

## Hi3798M V100 智能网络终端媒体处理器 硬件 用户指南

#### 表1-44 NET 的软件复用管脚描述

| 信号名         | 方向  | 说明                                                                                                          |
|-------------|-----|-------------------------------------------------------------------------------------------------------------|
| FE_LED_ACT  | О   | 网口链接状态指示信号: 1:链接已经建立; 0:没有链接建立。 此信号控制的 LED 闪烁,传输的数据包密集时 LED 闪烁迅速,传输数据包稀疏时 LED 闪烁缓慢。 OD/CMOS 类型可选,默认为 OD 输出; |
| FE_LED_BASE | O   | 网口链接状态指示信号: 1:链接已经建立; 0:没有链接建立。 OD/CMOS 类型可选,默认为 OD 输出;                                                     |
| GPIO2_1     | I/O | 通用输入输出                                                                                                      |
| GPIO2_2     | I/O | 通用输入输出                                                                                                      |

## 1.5.7 SDIO

SDIO 的软件复用管脚如表 1-45 所示。

表1-45 SDIO 的软件复用管脚

| Pin        | Pad 信号            | 复用控制寄存器    | 复用信号 0  | 复用信号 1            |
|------------|-------------------|------------|---------|-------------------|
| C1<br>/152 | SDIO0_CWPR        | ioshare_56 | GPIO2_3 | SDIO0_CWPR        |
| C2<br>/153 | SDIO0_CDATA1      | ioshare_57 | GPIO3_0 | SDIO0_CDATA1      |
| D3<br>/154 | SDIO0_CDATA0      | ioshare_58 | GPIO3_1 | SDIO0_CDATA0      |
| E3<br>/156 | SDIO0_CCLK_OUT    | ioshare_59 | GPIO3_2 | SDIO0_CCLK_OUT    |
| E2<br>/157 | SDIO0_CCMD        | ioshare_60 | GPIO3_3 | SDIO0_CCMD        |
| E1<br>/159 | SDIO0_CDATA3      | ioshare_61 | GPIO3_4 | SDIO0_CDATA3      |
| F2<br>/160 | SDIO0_CDATA2      | ioshare_62 | GPIO3_5 | SDIO0_CDATA2      |
| F1         | SDIO0_CARD_DETECT | ioshare_63 | GPIO3_6 | SDIO0_CARD_DETECT |



| Pin     | Pad 信号              | 复用控制寄存器    | 复用信号 0  | 复用信号 1              |
|---------|---------------------|------------|---------|---------------------|
| /161    |                     |            |         |                     |
| F3 /162 | SDIO0_CARD_POWER_EN | ioshare_64 | GPIO3_7 | SDIO0_CARD_POWER_EN |

SDIO 的软件复用管脚如表 1-46 所示。

#### 表1-46 SDIO 的软件复用管脚描述

| 信号名                 | 方向  | 说明                         |
|---------------------|-----|----------------------------|
| GPIO2_3             | I/O | 通用输入输出                     |
| GPIO3_0             | I/O | 通用输入输出                     |
| GPIO3_1             | I/O | 通用输入输出                     |
| GPIO3_2             | I/O | 通用输入输出                     |
| GPIO3_3             | I/O | 通用输入输出                     |
| GPIO3_4             | I/O | 通用输入输出                     |
| GPIO3_5             | I/O | 通用输入输出                     |
| GPIO3_6             | I/O | 通用输入输出                     |
| GPIO3_7             | I/O | 通用输入输出                     |
| SDIO0_CARD_DETECT   | I   | 卡检查信号, 低电平有效               |
| SDIO0_CARD_POWER_EN | О   | 电源使能控制信号,高电平有效,默认处<br>于低电平 |
| SDIO0_CCLK_OUT      | О   | 输出给卡使用的工作时钟                |
| SDIO0_CCMD          | I/O | 卡命令,默认处于高电平                |
| SDIO0_CDATA0        | I/O | 卡数据,默认处于高电平                |
| SDIO0_CDATA1        | I/O | 卡数据,默认处于高电平                |
| SDIO0_CDATA2        | I/O | 卡数据,默认处于高电平                |
| SDIO0_CDATA3        | I/O | 卡数据,默认处于高电平                |
| SDIO0_CWPR          | Ι   | 卡写保护检测信号,高电平有效             |

## 1.5.8 SYS

#### □ 说明

QFP 封装不支持 SLIC 功能。

SYS 的软件复用管脚如表 1-47 所示。

#### 表1-47 SYS 的软件复用管脚

| Pin         | Pad 信号   | 复用控制寄存器    | 复用信号 0   | 复用信号 1   |
|-------------|----------|------------|----------|----------|
| H21<br>/108 | USB_BOOT | ioshare_78 | USB_BOOT | GPIO2_5  |
| C11         | SLIC_RST | ioshare_84 | GPIO6_2  | SLIC_RST |

SYS 的软件复用管脚如表 1-48 所示。

#### 表1-48 SYS 的软件复用管脚描述

| 信号名      | 方向  | 说明                                         |
|----------|-----|--------------------------------------------|
| GPIO2_5  | I/O | 通用输入输出                                     |
| GPIO6_2  | I/O | 通用输入输出                                     |
| SLIC_RST | О   | SLIC 芯片复位信号                                |
| USB_BOOT | Ι   | BOOT 时,指示 USB 自举是否使能:<br>0: 使能;<br>1: 不使能; |

## 1.5.9 SPI

#### □ 说明

QFP 封装不支持 SPI 功能。

SPI 的软件复用管脚如表 1-49 所示。

#### 表1-49 SPI 的软件复用管脚

| Pin | Pad 信号   | 复用控制寄<br>存器 | 复用信号 0  | 复用信号 1   | 复用信号 2     | 复用信号3 |
|-----|----------|-------------|---------|----------|------------|-------|
| C12 | SPI_SCLK | ioshare_79  | GPIO0_3 | SPI_SCLK | UART2_CTSN | -     |
| B12 | SPI_SDO  | ioshare_80  | GPIO4_0 | SPI_SDO  | UART2_RXD  | -     |



| Pin | Pad 信号   | 复用控制寄存器    | 复用信号 0  | 复用信号 1   | 复用信号 2    | 复用信号3    |
|-----|----------|------------|---------|----------|-----------|----------|
| A12 | SPI_SDI  | ioshare_81 | GPIO4_1 | SPI_SDI  | UART2_TXD | I2C1_SCL |
| A11 | SPI_CSN1 | ioshare_83 | GPIO6_1 | SPI_CSN1 | -         | -        |

SPI 的软件复用管脚如表 1-50 所示。

#### 表1-50 SPI 的软件复用管脚描述

| 信号名        | 方向  | 说明                             |
|------------|-----|--------------------------------|
| GPIO0_3    | I/O | 通用输入输出                         |
| GPIO4_0    | I/O | 通用输入输出                         |
| GPIO4_1    | I/O | 通用输入输出                         |
| GPIO6_1    | I/O | 通用输入输出                         |
| I2C1_SCL   | I/O | I2C1 总线时钟,OD 输出                |
| SPI_CSN1   | О   | SPI 的片选 1 输出                   |
| SPI_SCLK   | О   | SPI 时钟信号                       |
| SPI_SDI    | I   | SPI 数据输入                       |
| SPI_SDO    | О   | SPI 数据输出                       |
| UART2_CTSN | I   | Modem 状态输入: Clear To Send.低有效。 |
| UART2_RXD  | I   | UART2 数据接收                     |
| UART2_TXD  | О   | UART2 数据发送                     |

# 2 电性能参数

## 2.1 功耗分布

Hi3798M V100 的功耗分布如表 2-1 所示。

表2-1 功耗参数

| 符号        | 描述       | 最小值 | 典型值 | 最大值 | 单位 |
|-----------|----------|-----|-----|-----|----|
| VDD       | 内核电源     | TBD | TBD | TBD | mA |
| VDD_CPU   | CPU 电源   | TBD | TBD | TBD | mA |
| DVDD33    | 接口电源     | TBD | TBD | TBD | mA |
| VDDIO_DDR | DDR 接口电源 | TBD | TBD | TBD | mA |

## 2.2 极限工作电压



#### 藝生

极限工作电压参数如表 2-2 所示,超过这些数值,可能导致芯片损坏,可能导致可靠性问题。

#### 表2-2 极限工作电压参数

| 符号      | 参数     | 最小值  | 最大值 | 单位 |
|---------|--------|------|-----|----|
| VDD     | 内核电源   | -0.5 | 1.8 | V  |
| VDD_CPU | CPU 电源 | -0.5 | 1.8 | V  |



| 符号             | 参数   | 最小值  | 最大值 | 单位 |
|----------------|------|------|-----|----|
| DVDD33         | 接口电源 | -0.5 | 4.6 | V  |
| DVDD33_STANDBY | 接口电源 | -0.5 | 4.6 | V  |
| DVDD3318_NF    | 接口电源 | -0.5 | 4.6 | V  |
| VDDIO_DDR      | 接口电源 | -0.5 | 4.6 | V  |
| VDDIO_CK_DDR   | 接口电源 | -0.5 | 4.6 | V  |

## 2.3 推荐工作条件

Hi3798MV100 的推荐工作条件如表 2-3 所示。

表2-3 推荐工作条件

| 符号                           | 描述                     | 最小值            | 典型值     | 最大值          | 单位 |
|------------------------------|------------------------|----------------|---------|--------------|----|
| VDD                          | 内部核电源                  | TBD            | TBD     | TBD          | V  |
| VDD_CPU                      | CPU 内核电源               | TBD            | TBD     | TBD          | V  |
| DVDD33                       | 接口电源                   | 3.125          | 3.3     | 3.6          | V  |
| DVDD33_STANDBY               | 常供电区接口电源               | 3.125          | 3.3     | 3.6          | V  |
| DVDD3318_NF                  | NAND Flash 接口电源        | 3.125/1<br>.71 | 3.3/1.8 | 3.6/1.9<br>8 | V  |
| VDDIO_DDR                    | DDR3 接口电源              | 1.425          | 1.5     | 1.575        | V  |
| VDDIO_CK_DDR                 | DDR3 时钟接口电源            | 1.425          | 1.5     | 1.575        | V  |
| AVDD_DDRPLL1<br>AVDD_DDRPLL2 | DDR3 PLL 3.3V 模拟<br>电源 | 3.125          | 3.3     | 3.6          | V  |
| AVDD11_PLL                   | PLL 1.1V 模拟电源          | 1.045          | 1.1     | 1.155        | V  |
| AVDD33_PLL                   | PLL 3.3V 模拟电源          | 3.125          | 3.3     | 3.465        | V  |
| AVDD33_USB2                  | USB2.0 3.3V 模拟电源       | 3.125          | 3.3     | 3.6          | V  |
| AVDD33_VDAC                  | VDAC 3.3V 模拟电源         | 3.125          | 3.3     | 3.465        | V  |
| AVDD33_ADAC                  | ADAC 3.3V 模拟电源         | 3.125          | 3.3     | 3.465        | V  |
| AVCC11_HDMITX                | HDMI TX 1.1V 模拟电源      | 1.045          | 1.1     | 1.155        | V  |
| AVDD33_USB0                  | USB2.0 3.3V 模拟电源       | 3.125          | 3.3     | 3.6          | V  |

| 符号          | 描述               | 最小值   | 典型值 | 最大值   | 单位 |
|-------------|------------------|-------|-----|-------|----|
| AVDD33_USB1 | USB2.0 3.3V 模拟电源 | 3.125 | 3.3 | 3.6   | V  |
| AVDD33_FE   | FE PHY 3.3V 模拟电源 | 3.125 | 3.3 | 3.465 | V  |
| AVDD11_FE   | FE PHY 1.1V 模拟电源 | 1.045 | 1.1 | 1.155 | V  |

## 2.4 DC/AC 电气参数

Hi3798MV100 DC 电气参数如表 2-4 所示。

#### 表2-4 DC 电气参数表(DVDD33=3.3V,部分接口支持5V输入兼容)

| 符号                | 参数      | 最小值   | 典型值 | 最大值        | 单位 | 说明                                            |
|-------------------|---------|-------|-----|------------|----|-----------------------------------------------|
| DVDD33            | 接口电压    | 3.125 | 3.3 | 3.6        | V  | -                                             |
| V <sub>IH</sub>   | 高电平输入电压 | 2.0   | -   | DVDD33+0.3 | V  | 不兼容 5V 输入,部分接口<br>支持 5V 输入,最大输入要<br>求不高于 5.5V |
| $V_{\rm IL}$      | 低电平输入电压 | -0.3  | -   | 0.8        | V  | -                                             |
| $I_L$             | 输入漏电流   | -     | -   | ±10        | μΑ | -                                             |
| $I_{OZ}$          | 三态输出漏电流 | -     | -   | ±10        | μΑ | -                                             |
| $V_{OH}$          | 高电平输出电压 | 2.4   | -   | -          | V  | -                                             |
| $V_{\mathrm{OL}}$ | 低电平输出电压 | -     | -   | 0.4        | V  | -                                             |
| R <sub>PU</sub>   | 内部上拉电阻  | 27    | 40  | 64         | kΩ | -                                             |
| R <sub>PD</sub>   | 内部下拉电阻  | 31    | 46  | 78         | kΩ | -                                             |
| R <sub>PU8k</sub> | 上拉电阻    | 7.1   | 8.5 | 10         | kΩ | -                                             |
| R <sub>PD8k</sub> | 下拉电阻    | 7.1   | 8.4 | 10         | kΩ | -                                             |

#### 表2-5 DC 电气参数表(DVDD3318\_NF=1.8V)

| 符号          | 参数   | 最小值  | 典型值 | 最大值  | 单<br>位 | 说明                    |
|-------------|------|------|-----|------|--------|-----------------------|
| DVDD3318_NF | 接口电压 | 1.71 | 1.8 | 1.98 | V      | 1.8v NAND<br>Flash 接口 |



| 符号                | 参数          | 最小值                   | 典型值 | 最大值                  | 单<br>位 | 说明 |
|-------------------|-------------|-----------------------|-----|----------------------|--------|----|
| $V_{\mathrm{IH}}$ | 高电平输入电<br>压 | 0.65*<br>DVDD3318_NF  | -   | DVDD3318_NF+0.3      | V      |    |
| V <sub>IL</sub>   | 低电平输入电<br>压 | -0.3                  | -   | 0.35*<br>DVDD3318_NF | V      | -  |
| $I_{L}$           | 输入漏电流       | -                     | -   | ±10                  | μΑ     | -  |
| $I_{OZ}$          | 三态输出漏电<br>流 | -                     | -   | ±10                  | μΑ     | -  |
| V <sub>OH</sub>   | 高电平输出电<br>压 | DVDD3318_NF-<br>0.45V | -   | -                    | V      | -  |
| V <sub>OL</sub>   | 低电平输出电<br>压 | -                     | -   | 0.45                 | V      | -  |
| R <sub>PU</sub>   | 内部上拉电阻      | 53                    | 89  | 163                  | kΩ     | -  |
| R <sub>PD</sub>   | 内部下拉电阻      | 54                    | 96  | 189                  | kΩ     | -  |
| R <sub>PU8k</sub> | 上拉电阻        | 7.4                   | 9   | 11                   | kΩ     | -  |
| R <sub>PD8k</sub> | 下拉电阻        | 7.1                   | 8.9 | 11                   | kΩ     | -  |

DDR3 模式下, DC 电气参数如表 2-6 所示。

#### 表2-6 DC 电气参数表(VDDIO\_DDR =1.5V, DDR3 模式)

| 符号                  | 参数      | 最小值                | 典型值               | 最大值                    | 单位 |
|---------------------|---------|--------------------|-------------------|------------------------|----|
| VDDIO_DDR           | 接口电压    | 1.425              | 1.5               | 1.575                  | V  |
| Vref                | 参考电压    | 0.49*<br>VDDIO_DDR | 0.5*<br>VDDIO_DDR | 0.51* VDDIO_DDR        | -  |
| VTT                 | 端接电压    | Vref-40mV          | Vref              | Vref+40mV              | mV |
| V <sub>IH(DC)</sub> | 高电平输入电压 | Vref+0.1           | -                 | VDDIO_DDR +0.3         | V  |
| V <sub>IL(DC)</sub> | 低电平输入电压 | -0.3               | -                 | Vref-0.1               | V  |
| V <sub>OH</sub>     | 高电平输出电压 | 0.8*VDDIO_DD<br>R  | -                 | (1+0.1) *<br>VDDIO_DDR | V  |
| V <sub>OL</sub>     | 低电平输出电压 | 0                  | -                 | 0.2*VDDIO_DDR          | V  |
| R <sub>ON</sub>     | 输出阻抗    | 34                 | -                 | 80                     | Ω  |

DDR3 模式下, AC 电气参数如表 2-7 所示。

#### 表2-7 AC 电气参数表(VDDIO\_DDR =1.5V, DDR3 模式)

| 符号                  | 参数      | 最小值               | 最大值               | 单位 |
|---------------------|---------|-------------------|-------------------|----|
| V <sub>IH(AC)</sub> | 高电平输入电压 | Vref + 0.15       | VDDIO_DDR+0.3     | V  |
| V <sub>IL(AC)</sub> | 低电平输入电压 | -                 | Vref-0.15         | V  |
| V <sub>OH</sub>     | 高电平输出电压 | VTT+0.1*VDDIO_DDR | -                 | V  |
| V <sub>OL</sub>     | 低电平输出电压 | -                 | VTT-0.1*VDDIO_DDR | V  |

## 2.5 上下电要求

Hi3798M V100 的上下电顺序如下:

- 先上 3v3\_standby, 然后上 1V5 和 1V1, 之后上 3V3\_MOS, 必须在 60ms 内完成上电。
- 低电压先下电, 3.3V 后下电。

## 3 原理图设计建议

## 3.1 小系统设计建议

## 3.1.1 Clocking 电路

通过芯片内部的反馈电路与外部的 24MHz 晶体振荡电路一起构成系统时钟, 晶振选型 频偏≤30ppm。推荐晶体连接方式及器件参数如图 3-1 所示。

图3-1 推荐晶体连接方式及器件参数





注意

晶体自身负载电容需与外部对地电容以及 PCB 走线负载电容匹配。

另外,系统时钟还可以直接由外部的晶振时钟电路产生时钟,通过 XIN 脚输入。

## 3.1.2 复位和 Watchdog 电路

Hi3798MV100 集成内部 POR(Power On Reset)电路,Watchdog 信号在芯片内部与POR 电路相连,无需外部复位电路。



## 3.1.3 JTAG Debug 接口

#### □ 说明

QFP 封装不支持 FUNC SEL 功能。

Hi3798MV100 JTAG 接口符合 IEEE1149.1 标准。PC 可通过此接口连接 Realview-ICE 仿真器,调试芯片。JTAG Debug 接口信号描述如表 3-1 所示。

表3-1 JTAG Debug 接口信号

| 信号名   | 信号描述                                                                  |
|-------|-----------------------------------------------------------------------|
| TCK   | JTAG 时钟输入,芯片内部下拉。建议单板下拉。                                              |
| TDI   | JTAG 数据输入,芯片内部上拉。建议单板上拉。                                              |
| TMS   | JTAG 模式选择输入,芯片内部上拉。建议单板上拉。                                            |
| TRSTN | JTAG 复位输入,芯片内部下拉。正常工作建议单板下拉。如果通过 JTAG 口连接 Realview-ICE 等调试仿真器,建议单板下拉。 |
| TDO   | JTAG 数据输出。建议单板上拉。                                                     |

JTAG 连接方式及标准连接器管脚定义及单板上拉电阻、下拉电阻的阻值如图 3-2 所示。

#### 图3-2 JTAG 连接方式及标准连接器管脚定义



Hi3798MV100 可以通过 FUNC\_SEL 管脚选择正常和测试两种工作模式,默认内部下拉,具体说明如表 3-2 所示。

#### 表3-2 FUNC\_SEL 模式说明

| FUNC_SEL | 模式说明                                          |
|----------|-----------------------------------------------|
| 0        | Hi3798MV100 正常工作模式,此时可通过 JTAG 对芯片进行调试,默认工作模式。 |
| 1        | Hi3798MV100 处于测试模式,此时可进行芯片 DFT 测试和板级互连测试。     |

## 3.1.4 硬件初始化系统配置电路

## □ 说明

QFP 封装不支持 JTAG\_SEL 功能。

Hi3798MV100 内部集成四核 Cortex-A7 CPU,支持从 NAND Flash、SD 卡、eMMC 三种启动模式,支持多种 NAND Flash 规格。根据需要选用硬件启动配置。单板通过上、下拉电阻实现。

硬件配置信号描述如下表 3-3 所示。

#### 表3-3 信号描述

| 信号名               | 方向 | 说明                                                                                           |
|-------------------|----|----------------------------------------------------------------------------------------------|
| JTAG_SEL          | I  | JTAG 管脚复用选择控制信号。 0: JTAG 管脚复用关系由管脚复用寄存器决定; 1: JTAG 管脚复用为 JTAG 功能,复用寄存器                       |
| BOOTSEL1/BOOTSEL0 | I  | 不起作用。 启动 memeory 类型选择,仅在上电的时候有效,{BOOT_SEL1,BOOT_SEL0}: 00: 保留; 01: NANDFlash 10: SD 11: EMMC |

## 3.1.5 DDR 电路设计

## 3.1.5.1 接口介绍

Hi3798MV100 DDRC 接口支持支持 DDR3 SDRAM 标准接口,接口电平标准为 SSTL-15。有如下特点:

● 提供 1 个 DDRC 接口;提供 1 个 DDR SDRAM 片选、1 个 ODT、2 组 CK,支持数据总线位宽 32bit/16bit 可配、地址总线最大支持 16bit。



- 支持 2 片主流 16bit DDR3 SDRAM 器件,最大容量 4Gb×2=8Gb=1GB; 4 片主流 8bit DDR3 器件最大容量 4Gb×4=16Gb=2GB; DDR 时钟频率: 800MHz。
- DDR3 SDRAM 器件的 A/C 和 DDRC 的 CK 支持 write leveling 功能, A/C 支持 2T Mode。
- 支持 Power Down、SELF Refresh 等低功耗模式。
- 支持 DDR3L,即在 DDR3L 时,支持 1.35V。

## 3.1.5.2 DDR 拓扑结构

Hi3798MV100 典型外接 DDR3 SDRAM 拓扑结构如图 3-3、图 3-4 所示。

#### 图3-3 Hi3798MV100 与 DDR3 SDRAM 的 T 型拓扑结构图



#### 图3-4 Hi3798MV100 与 DDR3 SDRAM 的 fly-by 拓扑结构图



## 3.1.5.3 匹配方式设计建议

## DQ、DQS、DM 双向信号

Hi3798MV100 DDR 应用中 DQ、DQS\_P/DQS\_N、DM 信号采用点对点拓扑方式,如表 3-4 所示。

表3-4 DQ、DQS P/DQS N、DM 拓扑设计推荐

| 信号       | 2 层板 PCB 设计 | 4 层板 PCB 设计 |
|----------|-------------|-------------|
| DQx      | 直连          | 直连          |
| DQSx_P/N | 直连          | 直连          |
| DM       | 直连          | 直连          |

## 差分时钟

Hi3798MV100 DDR 应用中差分时钟 DDR3\_CLK\_N、DDR3\_CLK\_P 信号支持一驱一、一驱二和一驱四三种应用:



2 层板 PCB 设计,采用一驱一结构,每对时钟分别驱动一颗 16bit DDR 颗粒。每根线上源端串联 33Ω 电阻,终端两线间跨接串联两个 100Ω 电阻,电阻间两个并联 470nF 电容到地。如图 3-5 所示。

## 图3-5 DDR3 应用中,差分时钟 DDR3 CLK N、DDR3 CLK P 一驱一应用



• 4层板 PCB 设计,采用一驱二或者一驱四 fly-by 结构。以一驱四结构为例,一对时钟驱动四颗 8bit DDR 颗粒。终端用 51Ω 匹配电阻上拉到 VTT,如图 3-6 所示。

#### 图3-6 DDR3 应用中,四负载,采用 Fly-by 结构,差分时钟 DDR3 CLK P/N 一驱四应用



## 地址信号、控制信号

2 层板 PCB 设计:

• A/C 信号采用一驱二 T 型拓扑, T 点后分别串联 33Ω, 如图 3-7 所示。

#### 图3-7 地址和控制信号一驱二应用



#### 4 层板 PCB 设计:

 ADDR, ODT, CSN 信号一驱四 fly-by 拓扑,驱动四颗 8bit DDR 颗粒,终端上拉 51Ω 到 VTT。

## 3.1.5.4 器件选型建议

Hi3798MV100 DDRC 接口 DDR3 最高工作频率支持到 800MHz,器件请在海思 《Hi3798MV100 兼容器件列表》中选择。

## 3.1.6 Flash 电路设计

## 3.1.6.1 接口介绍

- NAND接口,外接单片SLC、MLC NAND Flash,最大支持32GB,支持4bit、8bit、24bit、28bit、40bit、64bit ECC Mode,支持 randomization和 read retry 功能。
- SDIO 接口,外接单片 SD 卡或 eMMC,支持 eMMC4.41 接口协议。 NAND FLASH、eMMC 和 SD 卡共用一套管脚,三者只能选其一。

## 3.1.6.2 信号处理

### NAND Flash

NAND Flash 接口支持 8 位宽的 SLC 和 MLC 的 NAND Flash 器件,NAND Flash 接口上下拉和匹配设计推荐如图 3-6 所示。

表3-5 单片 NAND Flash 上下拉和匹配设计推荐

| 信号            | 内置上下拉 | 连接方式(2层板设计) | 连接方式(4 层板设计) |
|---------------|-------|-------------|--------------|
| DQ[0:7]       | NA    | 直连          | 直连           |
| NF_RDY/NF_CSN | 8kΩ上拉 | 直连          | 直连           |
| NF_WEN/NF_REN | NA    | 直连          | 直连           |
| NF_CLE/NF_ALE | NA    | 直连          | 直连           |



## eMMC Flash

eMMC Flash 接口支持 eMMC4.41 接口协议的器件,接口上下拉和匹配设计推荐如表 3-6 所示。

表3-6 单片 eMMC Flash 上下拉和匹配设计推荐

| 信号                                  | 内置上下拉 | 连接方式(2 层板设计)                             | 连接方式(4 层板设计)                                 |
|-------------------------------------|-------|------------------------------------------|----------------------------------------------|
| SDIO1_CLK                           | NA    | 3.3V I/O 串联 0Ω 电阻;<br>1.8V I/O 串联 75Ω 电阻 | 3.3V I/O 串联 0Ω 电<br>阻; 1.8V I/O 串联 22Ω<br>电阻 |
| SDIO1_CMD                           | NA    | 直连,上拉 47kΩ 到<br>eMMC_VDD                 | 直连,上拉 47kΩ 到<br>eMMC_VDD                     |
| SDIO1_DQ[7:0]                       | NA    | 直连,上拉 47kΩ 到<br>eMMC_VDD                 | 直连,上拉 47kΩ 到<br>eMMC_VDD                     |
| SDIO1_CWPR/<br>CCMD_ODPUL<br>LUP_EN | NA    | 直连                                       | 直连                                           |
| SDIO1_PWREN<br>_EN/CARD_DE<br>TECT  | NA    | 直连                                       | 直连                                           |

## SD卡

SD 卡接口上下拉和匹配设计推荐如表 3-6 所示。

表3-7 单片 SD 卡上下拉和匹配设计推荐

| 信号                             | 内置上下拉 | 连接方式(2 层板设计)           | 连接方式(4 层板设计)           |
|--------------------------------|-------|------------------------|------------------------|
| SDIO1_CLK                      | NA    | 串联 75 欧姆电阻             | 串联 22 欧姆电阻             |
| SDIO1_CMD                      | NA    | 直连,上拉 47kΩ 到<br>SD_VDD | 直连,上拉 47kΩ 到<br>SD_VDD |
| SDIO1_DQ[3:0]                  | NA    | 直连,上拉 47kΩ 到<br>SD_VDD | 直连,上拉 47kΩ 到<br>SD_VDD |
| SDIO1_CWPR/<br>CARD_DETEC<br>T | NA    | 上拉 47kΩ 到 SD_VDD       | 上拉 47kΩ 到 SD_VDD       |
| SDIO1_PWREN<br>_EN             | NA    | 直连                     | 直连                     |

## 3.2 电源设计建议

□ 说明

系统电源的设计,详细请参见 Hi3798MV100 DEMO 板原理图。

## 3.2.1 CPU/CORE 电源设计

Hi3798MV100 采用 CPU、CORE 独立电源域供电(管脚名: VDD\_CPU、VDD), 支持 AVS/DVFS 动态调频调压功能。两路电源使用独立 DC-DC/PMU 电源供电。 VDD CPU、VDD 两路电源的去耦电路请参考海思 Hi3798MV100 参考设计的原理图。

## 3.2.2 IO 电源设计

IO 电源(管脚名 DVDD33): 连接数字 3.3V 电源。

- 对于 BGA 封装,每 2~3 个 DVDD33 管脚处放置 1 个 100nF 去耦电容,并紧靠供电管脚摆放;
- 对于 QFP 封装,每1个 DVDD33 管脚处放置1个 100nF 去耦电容,并紧靠供电管脚摆放。详细设计请参考海思 Hi3798MV100 参考设计。

## 3.2.3 DDR 电源设计

DDR 电源设计如下:

- Hi3798MV100 DDRC 及接口符合 DDR3 SSTL-15 电平标准,内部集成 VREF 电路,产生参考电压 VDDIO DDR/2。
- Hi3798MV100 DDR PHY 内部时钟由独立的 PLL 产生,PLL 需要独立供电(管脚名 AVDD\_DDRPLL):通过磁珠连接数字 3.3V 电源,要求每个 DDR PLL 电源管脚放置一个 100nF 的陶瓷滤波电容,并紧靠供电管脚摆放;整个 DDR PLL 供电电源至少有一个 1μF 的对地滤波电容,详细设计请参考海思 Hi3798MV100 参考设计。
- Hi3798MV100 DDR 电源(管脚名 VDDIO\_DDR/VDDIO\_CK\_DDR): 连接 DDR 数字电源。要求 Hi3798MV100 DDR PHY 与所有对接的 DDR 颗粒采用同一电源 设计。
  - 对于 BGA 封装,在每  $1\sim2$  个电源管脚处放置一个 100nF 的陶瓷滤波电容,并紧靠供电管脚摆放:
  - 对于 QFP 封装,每1个电源管脚处放置1个100nF 去耦电容,并紧靠供电管脚摆放。

整个 DDR3 SDRAM 功能单元每个 DDR 颗粒供电电源至少有一个 10μF 的对地滤波电容。详细设计请参考海思 Hi3798MV100 参考设计。

建议单板上采用单独的 DC-DC 电路为 DDR3 颗粒和 Hi3798MV100 DDR PHY 电源管脚供电。通过 1kΩ 电阻(精度±1%)分压提供 VDDIO\_DDR/2 电压给 DDR3 颗粒 VREF 管脚供电,每个电源管脚和参考电源管脚旁边放 1 个 100nF 的去耦电容。DDR 颗粒端 VREFDQ 和 VREFCA 采用独立的 VREF 电压参考电路。

DDR3 电源分压网络参考设计如图 3-8 所示。



#### 图3-8 DDR3 电源分压网络参考设计图



## 3.2.4 PLL 电源设计

PLL 模拟电源 AVDD33\_PLL/AVDD11\_PLL,板级必须通过磁珠进行隔离,滤波电容应靠近管脚摆放。每种电源滤波电容需要一个1μF 以上的电容以及100nF 电容并联。

# 3.2.5 Standby 电源设计

板级需要提供 3.3V 常供电源到 DVDD33\_STANDBY 管脚, 待机时不关断。 Hi3798MV100 内部集成 3.3V 转 1.1V LDO, 用于待机时的内部的 1.1V 供电, 要求在 DVDD11 STANDBY DECAP 外接 2.2μF 电容到地, 滤波电容应靠近管脚摆放。

## 3.2.6 待机电路方案设计

Hi3798MV100 板级系统采用真待机方案,系统分为常供电区和可掉电区,两部分独立供电,如图 3-9 所示,常供电区电源由电源芯片直接提供,可掉电区电源则通过 STANDBY\_PWROFF 控制 MOS 开关电路,在待机状态切断供电。由于真待机方案 DDR 数据需要保存,DDR 电源不能断电,但在部分高安设计中,待机时要求 DDR 中数据清空,DDR 电源断电。海思参考设计是基于真待机方案设计,所有功耗数据基于真待机方案。

#### 图3-9 Hi3798MV100 板级待机电路方案框图



## 3.2.7 注意事项

电源设计的其它注意事项如下:

各模块电源的要求请参考"电性能参数"章节,保证电源输出电压加上纹波噪声仍然满足芯片的需求。

# 3.3 外围接口设计建议

## 3.3.1 SDIO 接口设计

Hi3798MV100 提供了一个 SDIO 接口控制器, 支持 SDIO3.0 协议:

- 采用单独的 3.3V 供电,与 3.3V IO 共用电源域。
- 内部集成 LDO, SDIO\_DVDD18\_DECAP 管脚外接 2.2μF 滤波电容到地,提供 SDIO3.0 协议的 1.8V IO 电平。

SDIO 接口匹配设计如表 3-8。



#### 表3-8 SDIO 接口匹配设计推荐

| 信号                      | 2层板匹配设计                                           | 4 层板匹配设计                                          |
|-------------------------|---------------------------------------------------|---------------------------------------------------|
| SDIO0_CDATA[7:0]        | 3.3V IO: 直连,上拉 47kΩ 到 SDIO<br>DVDD18 DECAP        | 直连,上拉 47kΩ 到 SDIO DVDD18<br>DECAP                 |
| SDIO0_CCMD              | 3.3V IO: 直连,上拉 47kΩ 到 SDIO<br>DVDD18 DECAP        | 直连,上拉 47kΩ 到 SDIO DVDD18<br>DECAP                 |
| SDIO0_CCLK              | 3.3V IO: 直连<br>1.8V IO: Hi3798MV100 端串连 75Ω<br>电阻 | 3.3V IO: 直连<br>1.8V IO: Hi3798MV100 端串连 22Ω<br>电阻 |
| SDIO0_CARD_POWE<br>R_EN | 直连                                                | 直连                                                |
| SDIO0_CARD_DETE<br>CT   | 直连,上拉 10K 到 3V3_MOS                               | 直连,上拉 10K 到 3V3_MOS                               |
| SDIO0_CWPR              | 直连                                                | 直连                                                |

## 3.3.2 网口设计

Hi3798MV100 内部集成一个 FE PHY,设计建议如下:

- FE\_TXN/P、FE\_RXN/P 信号按差分走线,差分阻抗 100Ω±10%,平行、等长走线,板级走线<5inch。</li>
- FE REXT 外接±1%精度的 10 kΩ 电阻到地,走线尽量短。
- AVDD33\_FE 和 AVSS\_FE 为模拟 3.3V 电源管脚和地, AVDD33\_FE 电源电压偏差 应控制在±5%以内,使用磁珠隔离 FE 模拟 3.3V 电源和单板数字 3.3V 电源,推 荐采用平面方式,以减小寄生效应、耦合噪声和供电阻抗,滤波电容就近放置,靠近 AVDD33 FE 和 AVSS FE 管脚。AVSS FE 在板级可与普通 VSS 短接。
- 内部集成 FE 1V1 LDO, AVDD11\_FE 为 LDO 的滤波管脚, 需要外接 2.2uF 电容到 地。

为了满足 ESD、浪涌保护要求,建议在电路设计时在 FE PHY 电路上设计保护电路。 为了避免保护器件对 FE PHY 走线信号造成影响,并能够达到良好的保护效果,建议 PCB 设计时采用如下原则:

- 保护器件建议放置在变压器内侧,在变压器和 PHY 之间,靠近变压器放置。
- 保护器件建议选用 TVS 管, 击穿电压 8kV, 响应时间小于 1ns。

## 3.3.3 USB 接口设计

□ 说明

QFP 封装不支持 USB3.0 功能。

## USB 功能单元供电电源设计建议

Hi3798MV100 集成了 3 路 USB 2.0 Host 接口和 1 路 USB3.0 接口。USB 功能单元的供电电源和地管脚分为 AVDD33\_USB01/2 和 AVSS\_USB, 分别对应 3.3V 电源和地。设计建议如下:

- AVDD33\_USB 和 AVSS\_USB 为模拟 3.3V 电源管脚和地,AVDD33\_USB 电源应控制在±5%以内。建议使用磁珠隔离 USB 模拟 3.3V 电源和单板数字 3.3V 电源,推荐采用平面方式,以减小寄生效应、耦合噪声和供电阻抗,滤波电容就近放置,靠近 AVDD33\_USB 和 AVSS\_USB 管脚。AVSS\_USB 在板级可与普通 VSS 短接。
- USB2.0\_REXT 管脚需要通过 135Ω±1%电阻连接到 VSS; USB3.0\_REXT 管脚需 要通过 200Ω±1%电阻连接到 VSS。
- USB 差分对的 PCB 走线控制差分阻抗 90Ω±10%, Hi3798MV100 距离连接器应尽量控制在 5inch 以内。
- 单个 USB 对外供电的 VBUS 供电线路上并联的电容容量之和需要大于 100μF。

## USB 保护电路设计建议

为了满足 ESD 保护等要求,在电路设计时需要考虑在 USB 电路上设计保护电路。为了避免保护器件对 USB 走线信号造成影响,并能够达到良好的保护效果,建议 PCB 设计时采用如下原则:

- 保护器件建议紧靠 USB 连接器端口放置。
- 保护器件建议选用低寄生电容的 TVS 管保护器件,击穿电压 8kV,响应时间小于 1ns。
- 建议保护器件的寄生电容小于 2pF。

## 3.3.4 音频 DAC 接口设计

- Audio DAC 的电源 AVDD33\_ADAC 在板级需要磁珠来隔离数字电源噪声,放置 1uF 滤波电容,靠管脚放置。
- ADAC\_VREFDAC 管脚外接 2.2μF 电容,靠管脚放置。

## 3.3.5 视频 DAC 接口设计

## 视频 DAC 功能单元供电电源设计建议

视频 DAC 电源包括模拟电源地 AVDD11\_VDAC/AVDD33\_VDAC/AVSS\_VDAC, 在板级要求隔离:

- 模拟电源 AVDD33\_VDAC 和 AVDD11\_VDAC 建议分别通过磁珠与单板 CORE 电源和数字 3.3V 电源隔离,滤波参考平面为 AVSS\_VDAC 模拟视频地,在靠近电源管脚和 AVSS 管脚附近放置滤波电容。
- 模拟视频地平面通过和数字地合并,采用同一个地平面。
- 模拟视频 1.1V 和 3.3V 电源电平偏差控制在±5%以内。



## 视频 DAC 接口设计

Hi3798MV100 提供一组 1 路 Video DAC,作为 CVBS 信号输出。

- VDAC\_REXT 外接 12kΩ(±1%)电阻到 AVSS\_VDAC。
- Video DAC 供电的 AVDD33\_VDAC 要用磁珠隔离噪声,电平偏差控制在±5%以内。

## 视频 DAC 接口保护电路设计建议

为了满足 ESD 保护等问题的要求,在电路设计时需要考虑在视频 DAC 输出端口上设计保护电路,建议 PCB 设计时采用如下原则:

- 保护器件建议紧靠视频输出端口连接器放置。
- 保护器件可以考虑使用 TVS 管或开关二极管等保护器件。

## 3.3.6 HDMI 接口设计

Hi3798MV100 提供了一个 HDMI TX 接口, 支持 HDMI1.4 协议:

- HDMI\_TX 模拟电源 AVCC11\_HDMITX、AVDD33\_HDMITX 在板级需要用磁珠来隔离数字电源噪声,连接到数字 1.1VCORE 电源和 3.3V I/O 电源上,滤波电容靠近管脚放置; AVSS 连接到数字 VSS 上,但要注意避开附近高频噪声。
- HDMI 四组差分信号上需要有 ESD 保护, ESD 器件靠近 HDMI 接口放置, 推介电容最大不超过 1pF。
- HDMI 接口专用的 I2C 信号,支持 3.3V 和 5V IO 电平。
- HDMI 接口电路注意防倒灌设计,详细见 Hi3798MV100DEMO 板原理图。

# **4** PCB 设计建议

# 4.1 层叠和布局

## 4.1.1 层叠

Hi3798MV100 采用 BGA 和 QFP 两种封装,在 PCB 设计时,可以采用四层 PCB 板的设计,建议如下分层:

- TOP 层:信号走线。
- 内一层: 地平面层。
- 内二层:电源平面层。
- BOTTOM 层:信号走线。

四层板 PCB 设计注意事项:

- 元器件布局在 TOP 层,信号线走 TOP 层和 BOTTOM,滤波小电容可放在 BOTTOM 层。
- 电源管脚走粗线。
- 保持内一层为一个完整的地平面层。
- 主芯片出线推荐过孔大小为 8mil,线宽为 5mil。

PCB 材料 FR-4,PCB 板厚度为 1.6 毫米,表层铜箔厚度为 1 盎司。Hi3798MV100 也支持二层 PCB 板设计,PCB 分层建议如下:

- TOP 层:信号走线和部分电源走线。
- BOTTOM 层: 地平面层和部分电源走线。

两层板 PCB 设计注意事项:

- 元器件布局在 TOP 层,信号线尽量走 TOP 层,滤波电容可放在 BOTTOM 层。
- 电源管脚走粗线。
- 尽量保持 BOTTOM 层为一个完整的地平面层。
- 主芯片出线推荐过孔大小为 8mil,线宽为 5mil。

PCB 材料 FR-4, PCB 板厚度为 1.2 毫米, 表层铜箔厚度为 1 盎司。



## 4.1.2 Fanout 封装设计建议

Hi3798MV100 TFBGA-395 两层板 Fanout 和四层板 Fanout 如图 4-1、图 4-2 所示。

图4-1 BGA-395 封装两层板 fanout



Hi3798MV100 的 IO、DDR、CORE、CPU 电源管脚都尽可能通过较为完整的电源平面层供电。

## 图4-2 BGA-395 封装四层板 fanout



Hi3798MV100 QFP 两层板 Fanout 和四层板 Fanout 如图 4-1、图 4-4 所示。



图4-3 QFP216 封装两层板 fanout







## 4.2 小系统 PCB 设计建议

## 4.2.1 小系统电源

## Core/CPU 电源

Hi3798MV100 CORE/CPU 电源布局建议每路电源尽量靠近芯片的电源输入区域,避免走长路径,以铺电源平面实现,CORE/CPU 布线最窄处要求 3A 的通流能力,建议每1-2 个 pin 要加一个去耦电容且靠近放置,不同容值的电容分散、均匀放置。尽量多加电源和地的过孔,增加 Top 层和电源、地层的耦合度。

AVS/DVFS 控制电路请完全参考海思 Hi3798MV100 参考设计,采用 DC-DC 时,VDD\_CPU、VDD\_CORE 的 DC-DC 调整电路中 RC 靠主芯片放置,且走线要包地处理。



详细设计请参考海思 Hi3798MV100 参考设计。

## DDR 电源

DDR3 SDRAM 的 VREF 电源必须和其它电源隔离,可以通过较宽的走线(20mil 及以上)连接,保证 1~2 个电源管脚尽可能就近摆放去耦电容,并且最好在 PCB 上对 VREF 加包地屏蔽处理。DDR3 颗粒 VDD 和 VDDIO 电源管脚与 Hi3798MV100 DDR VDDIO\_DDR 电源管脚连接到同一个电源网络,每 1~2 个电源管脚旁边尽可能就近摆放去耦电容,不同容值的电容分散、均匀放置。

VREF 参考电压设计建议如下:

- 根据 SSTL-15 协议要求, VREF 参考电压上的噪声不得超过±1%, 为了降低噪声, VREF 走线宽度尽量宽, 建议将 VREF 在电源平面层通过铜皮布线, 且不能作为信号线的参考平面。
- 每个 VREF pin 要加去耦电容且走线尽量宽,与其它信号线间隔 20mil~25mil。

DDR3 SDRAM 的 VTT 必须通过带状铜皮走线,尽量靠近 DDR 颗粒,不同容值的电容分散、均匀放置在带状铜皮上。

详细设计请参考海思 Hi3798MV100 参考设计。

## 4.2.2 时钟和复位电路

#### 时钟

Hi3798MV100 的 PLL 功能单元的供电电源和地分为 AVDD33\_PLL、AVDD11\_PLL、AVSS PLL。建议 PCB 设计时采用如下原则:

- AVDD33\_PLL 为 3.3V 的 PLL 电源,建议与单板数字 3.3V 电源用磁珠隔开,3.3V 电源电平偏差控制在±5%以内。
- AVDD11\_PLL 为 1.1V 的 PLL 电源,建议通过磁珠与数字 1.1V 电源隔离, 1.1V 电源电平偏差控制在±5%以内。
- VSS\_PLL 为 PLL 电路的参考地, AVDD33\_PLL 和 AVDD11\_PLL 电源的去藕电容要求以 VSS PLL 为参考地平面,滤波电容靠近管脚放置。
- 系统时钟的晶振电路走线长度须控制在 1000mil 以内,须做包地处理。

## 复位

Hi3798MV100 内置 POR (Power On Reset), 板级不需要复位电路。

## 4.2.3 DDR 信号设计

Hi3798MV100 DDR 在两层板和四层板上均支持最高频率 800MHz/1600Mbps,两层板和四层板的 DDR 布局布线均通过严格的 SI/PI 仿真,并提供两层板和四层板在不同应用场景下的 DDR 布局布线参考,要求客户必须完全拷贝海思 Hi3798MV100 参考设计 DDR 的布局布线。

DDR 布局布线主要参考以下设计原则:



- 所有 DDR3 SDRAM 信号走线必须分布在邻近地平面的走线层,避免信号走线穿越电源或地分割区域,必须保证 DDR 信号走线都有完整的参考平面。
- 信号走线及换层过孔附近放置与地连通的过孔和电容,减小不同参考层的耦合 度,保持良好的信号回流路径。
- 信号线尽量短,走线路径上尽量少打过孔,保证走线阻抗的连续性。
- 使用排组时,同一排组上的信号须属于同一 DDR 信号线组,尤其避免 DQS 与地址/控制线分布在同一个排阻上。
- 相邻信号走线间距保持在 2~3 倍线宽,即满足"3W"原则,两层板走线要求严格参考海思参考设计的包地处理。



## 注意

当进行不同设计工具转换、自动铺设铜皮时,需仔细检查 2 层板 top/botton 层信号走线的伴随地走线,不能有断线,要求完全 copy 海思 DEMO 设计。

- 避免时钟信号紧邻数据、地址总线。
- 避免地址信号紧邻数据信号。
- DDR3 SDRAM 信号与非 DDR3 SDRAM 信号走线间隔至少 20mil 且需要包地处理。
- 每个 VREF pin 要加去耦电容且走线尽量宽,与其他信号线间隔 20mil~25mil;

## 4.2.4 Flash 设计

### NAND Flash

信号线设计建议:

为减小信号反射,建议所有的信号线不要穿越电源和地分割区域,保持完整的电源地参考平面,2 层 PCB 板传输线阻抗控制在  $140\Omega\pm10\%$ ,4 层 PCB 板传输线阻抗控制在  $50\Omega\pm10\%$ 。建议 PCB 设计采用以下原则:

- 建议所有信号走线分布在邻近地平面的走线层,避免信号走线穿越电源或地分割 区域,尽量保证信号走线都有完整的参考平面。
- 在信号走线周围及换层过孔附近放置与地连通的过孔,保持良好的信号回流路径。
- 所有信号线尽量短,并且在走线路径上尽量少打过孔,保证走线阻抗的连续性。
- 相邻信号走线间距保持在2~3倍线宽。
- 各数据信号线尽量保持等长。

信号的 PCB 走线约束,如表 4-1 所示。



#### 表4-1 单片 NAND Flash PCB 走线约束推荐

| 信号                                          | 2层板 PCB 设计              | 4 层板 PCB 设计             |
|---------------------------------------------|-------------------------|-------------------------|
| NF_RDY/NF_CSN/NF<br>_CLE/NF_ALE/<br>DQ[0:7] | 140 Ω 阻抗,<br>走线长度<4inch | 50 Ω 阻抗,<br>走线长度<4inch  |
| NF_WEN/NF_REN                               | 单根包地,<br>走线长度<4inch     | 50 Ω 阻抗<br>走线长度<2.5inch |

## eMMC Flash/SD

eMMC/SD 设计的注意点同 Nand Flash。信号的匹配、走线约束,如下表 4-2 所示。

表4-2 单片 eMMC Flash PCB 走线约束推荐

| 信号            | 2层板 PCB 设计              | 4 层板 PCB 设计            |
|---------------|-------------------------|------------------------|
| SDIO1_CLK     | 单根包地,<br>走线长度<4inch     | 50 Ω 阻抗,<br>走线长度<4inch |
| SDIO1_CMD     | 140 Ω 阻抗,<br>走线长度<4inch | 50 Ω 阻抗,<br>走线长度<4inch |
| SDIO1_DQ[7:0] | 每四根线包地,<br>走线长度<4inch   | 50 Ω 阻抗,<br>走线长度<4inch |

# 4.3 典型外围接口 PCB 设计建议

## 4.3.1 SDIO 接口设计

SDIO3.0 接口信号线设计建议:

为减小信号反射,建议所有的信号线不要穿越电源和地分割区域,保持完整的电源地参考平面,建议 PCB 设计采用以下原则:

- 建议所有信号走线分布在邻近地平面的走线层,避免信号走线穿越电源或地分割 区域,尽量保证信号走线都有完整的参考平面。
- 在信号走线周围及换层过孔附近放置与地连通的过孔,保持良好的信号回流路 谷。
- 所有信号线尽量短,并且在走线路径上尽量少打过孔,保证走线阻抗的连续性。
- 相邻信号走线间距保持在 2~3 倍线宽。
- 各数据信号线尽量保持等长。

● 2.2uF滤波电容尽量靠近SDIO DVDD18 DECAP管脚放置。

信号的 PCB 走线约束,如表 4-3 所示。

#### 表4-3 SDIO3.0 接口 PCB 走线约束推荐

| 信号                            | 2层板 PCB 设计            | 4层板 PCB 设计       |
|-------------------------------|-----------------------|------------------|
| SDIO_CCMD<br>/SDIO_CDATA[0:3] | 140Ω阻抗,走线长<br>度<4inch | 50Ω阻抗,走线长度<4inch |
| SDIO_CCLK                     | 单根包地,走线长度<br><5inch   | 50Ω阻抗,走线长度<5inch |

## FE PHY 布线设计建议

为了保证良好的信号质量,FE PHY 端口数据信号 FE\_TXN/P、FE\_RXN/P 按照差分线方式走线,差分数据线组内走线控制等长,走线间距保持均匀,阻抗应控制在 100Ω±10%的均匀差分阻抗,并且避免靠近时钟芯片如时钟谐振器、时钟振荡器和时钟驱动器等,建议 PCB 布线设计采用以下原则:

- 10KΩ REXT 电阻尽量靠近芯片管脚放置。
- 差分数据线走线尽可能短、直,差分数据线对内走线长度严格等长。
- 差分数据线走线宽度恒定。
- 差分数据线走线间距恒定,走线尽可能在临近地平面的布线层走线且不要换层。
- 差分数据线走线应有完整的地平面层作为参考平面,不能跨平面分割,要求对差分信号线严格包地处理。
- 差分数据线走线应尽量用最少的过孔和拐角,拐角可考虑用圆弧或者 45 度角,避免直角,以减少反射和阻抗变化。
- 差分数据线走线上不允许有分叉。
- 避免邻近其它高速周期信号和大电流信号,并保证间距大于 50mil,以减小串扰。 此外,还应远离低速非周期信号,保证至少 20mil 的距离。

## 4.3.2 USB 接口设计

为了保证良好的信号质量,USB 端口数据信号线按照差分线方式走线,差分数据线走线控制等长,走线间距保持均匀,USB 差分数据线阻抗应控制在 90Ω±10%的均匀差分阻抗,并且避免靠近时钟芯片如时钟谐振器、时钟振荡器和时钟驱动器等。USB 走线长度建议控制在 5inch 以内。为了达到 USB2.0 高速 480MHz、USB3.0 5Gbit/s 的速度要求,建议 PCB 布线设计采用以下原则:

- REXT 电阻尽量靠近芯片管脚放置。
- 差分数据线走线尽可能短、直,差分数据线对内走线长度严格等长。
- 差分数据线走线宽度恒定。
- 差分数据线走线间距恒定,走线尽可能在临近地平面的布线层走线且不要换层。



- 差分数据线走线应有完整的地平面层作为参考平面,不能跨平面分割,两层板要求对差分信号线严格包地处理。
- 差分数据线走线应尽量用最少的过孔和拐角,拐角可考虑用圆弧或者 45 度角,避免直角,以减少反射和阻抗变化。
- 差分数据线走线上不允许有分叉。
- 避免邻近其它高速周期信号和大电流信号,并保证间距大于 50mil,以减小串扰。 此外,还应远离低速非周期信号,保证至少 20mil 的距离。

## 4.3.3 音频 DAC 接口设计

为了保证音频 DAC 输出的音频质量,建议 PCB 布线设计采用以下原则:

- 音频参考电压并联 2.2μF 滤波电容尽量靠近 ADAC VREFDAC 管脚放置。
- 音频 DAC 输出信号走线遵循 3W 原则,特别在两层板应用场景需要分别走伴随地隔离。
- 尽量不要使用视频模拟地平面作为其它信号走线的参考平面。
- 走线拐角可考虑用圆弧或者 45 度角,避免直角,以减少反射。

## 4.3.4 视频 DAC 接口设计

## 4.3.4.1 VDAC 接口

为了保证视频 DAC 输出的视频图像质量,建议 PCB 布线设计采用以下原则:

- 视频 DAC 输出端外接串联 75Ω 视频匹配电阻尽量靠近 Hi3798MV100 放置,減小 VDAC 驱动感抗。
- 模拟视频滤波电路尽量靠近 Hi3798MV100 放置。
- 视频 DAC 输出外置 12KΩ 校准电阻尽量靠近 VDAC REXT 管脚放置。
- 单路视频 DAC 设计为单负载驱动,如需驱动多个负载,输出多路视频信号,请考虑使用驱动器。
- 建议所有模拟信号线在靠近视频模拟地平面的走线层布线,且尽量不要换层走线。
- 尽量不要使用视频模拟地平面作为其它信号走线的参考平面。
- 走线拐角可考虑用圆弧或者 45 度角,避免直角,以减少反射。

## 4.3.5 HDMI 接口设计

Hi3798MV100集成了1路 HDMI 输出接口。

HDMI 接口各信号 PCB 走线约束推荐如表 4-4 所示。

#### 表4-4 HDMI 接口各信号 PCB 走线约束推荐

| 信号名称     | 2 层板 PCB 设计 | 4 层板 PCB 设计 |
|----------|-------------|-------------|
| TMDS_CLK | 100Ω差分阻抗    | 100Ω 差分阻抗   |
|          | 走线长度<5inch  | 走线长度<5inch  |

| 信号名称           | 2层板 PCB 设计 | 4层板 PCB 设计 |
|----------------|------------|------------|
| TMDS_DATA[2:0] | 100Ω差分阻抗   | 100Ω 差分阻抗  |
| 走线长度<5inch     |            | 走线长度<5inch |

#### 设计时注意如下事项:

- HDMI 四对差分线总的长度尽量短;差分线对内对间都要等长,对内最好控制在 10mil 以内,对间控制在 50mil 以内。
- 四对差分线严格控制 100Ω 阻抗。
- 四对差分线尽量不换层,不打过孔,走在 TOP 层。
- 确保四对差分线不跨越地和电源分割,其下方有完整的回流平面。
- 四对差分线之间尽量远离,最好能做包地处理。
- 弯度控制,避免突然弯转,绝对不能出现90度弯曲或T型走线。
- 过孔接地穿引,如果 HDMI 走线中出现了过孔,建议接地穿引(在靠近信号过孔增加一个接地孔,可以保持回流路径均匀连续)。
- HDMI 保护电路建议采用低容值 TVS 管, C<0.8pF。

## 4.3.6 其它

## PCB 信号完整性仿真设计建议

PCB 设计人员可以使用板级仿真工具,根据 Hi3798MV100 接口 IBIS 模型、对接器件 IBIS 模型、传输线模型以及板上拓扑结构完成信号完整性仿真分析。通过对仿真结果的分析,不断调整拓扑结构,以达到所需的信号质量要求,包括过冲、下冲、振铃、单调性等。

## 其它 PCB 设计注意事项

时钟信号如果带多个负载,无论频率高低,都需要特别注意其信号质量,应保证信号 边沿单调。

# 5 热设计建议

# 5.1 工作条件

Hi3798MV100的封装热阻如表 5-1、表 5-2、表 5-3、表 5-4 所示。



## 注意

热阻基于 JEDEC JESD51-2 标准给出,应用时的系统设计及环境可能与 JEDEC JESD51-2 标准不同,需要根据应用条件作出分析。

#### 表5-1 BGA 封装四层 PCB 封装热阻参数

| 参数                                                | 符号              | 最小值 | 典型值  | 最大值 | 单位            |
|---------------------------------------------------|-----------------|-----|------|-----|---------------|
| 极限环境温度                                            | $T_{A}$         | -20 | -    | 70  | $^{\circ}$ C  |
| 极限结温                                              | $T_{JMAX}$      | -   | -    | 125 | ${\mathbb C}$ |
| Junction-to-ambient thermal resistance            | $\theta_{JA}$   | -   | 23   | -   | °C/W          |
| Junction-to-board thermal resistance              | θ ЈВ            | -   | 9.62 | -   | °C/W          |
| Junction-to-case thermal resistance               | θ <sub>JC</sub> | -   | 5.53 | -   | °C/W          |
| Junction-to-top center of case thermal resistance | $\Psi_{ m JT}$  | -   | -    | -   | °C/W          |

#### 表5-2 BGA 封装两层 PCB 封装热阻参数

| 参数     | 符号         | 最小值 | 典型值 | 最大值 | 单位                     |
|--------|------------|-----|-----|-----|------------------------|
| 极限环境温度 | $T_A$      | -20 | -   | 70  | $^{\circ}\!\mathbb{C}$ |
| 极限结温   | $T_{JMAX}$ | -   | -   | 125 | ${\mathbb C}$          |



| 参数                                                | 符号              | 最小值 | 典型值  | 最大值 | 单位   |
|---------------------------------------------------|-----------------|-----|------|-----|------|
| Junction-to-ambient thermal resistance            | $\theta_{JA}$   | -   | 34.4 | -   | °C/W |
| Junction-to-board thermal resistance              | θ ЈВ            | -   | 15.2 | -   | °C/W |
| Junction-to-case thermal resistance               | θ <sub>JC</sub> | -   | 6.7  | -   | °C/W |
| Junction-to-top center of case thermal resistance | $\Psi_{ m JT}$  | -   | -    | -   | °C/W |

## 表5-3 QFP 封装四层 PCB 封装热阻参数

| 参数                                                | 符号             | 最小值 | 典型值 | 最大值 | 单位                     |
|---------------------------------------------------|----------------|-----|-----|-----|------------------------|
| 极限环境温度                                            | $T_{A}$        | -20 | -   | 70  | $^{\circ}$             |
| 极限结温                                              | $T_{JMAX}$     | -   | -   | 125 | $^{\circ}\!\mathbb{C}$ |
| Junction-to-ambient thermal resistance            | $\theta_{JA}$  | -   | 25  | -   | °C/W                   |
| Junction-to-board thermal resistance              | θ ЈВ           | -   | 9   | -   | °C/W                   |
| Junction-to-case thermal resistance               | θ ЈС           | -   | 6.5 | -   | °C/W                   |
| Junction-to-top center of case thermal resistance | $\Psi_{ m JT}$ | -   | -   | -   | °C/W                   |

## 表5-4 QFP 封装两层 PCB 封装热阻参数

| 参数                                                | 符号              | 最小值 | 典型值 | 最大值 | 单位                     |
|---------------------------------------------------|-----------------|-----|-----|-----|------------------------|
| 极限环境温度                                            | $T_A$           | -20 | -   | 70  | $^{\circ}\!\mathbb{C}$ |
| 极限结温                                              | $T_{JMAX}$      | -   | -   | 125 | $^{\circ}\!\mathbb{C}$ |
| Junction-to-ambient thermal resistance            | θ <sub>JA</sub> | -   | 27  | -   | °C/W                   |
| Junction-to-board thermal resistance              | θ ЈВ            | -   | 9.9 | -   | °C/W                   |
| Junction-to-case thermal resistance               | θ јС            | -   | 6.5 | -   | °C/W                   |
| Junction-to-top center of case thermal resistance | $\Psi_{ m JT}$  | -   | -   | -   | °C/W                   |

注: 热阻是 XX 层 PCB 板设计没有散热片条件下的参考值,具体温度跟单板的设计、大小、厚度、材质以及其他物理因素有关系。其中工作环境参数如表 5-5 所示。

#### 表5-5 推荐工作环境参数

| 参数   | 符号             | 最小值 | 典型值 | 最大值 | 单位            |
|------|----------------|-----|-----|-----|---------------|
| 环境温度 | T <sub>A</sub> | 0   | 25  | 55  | ${\mathbb C}$ |
| 长期工作 | $T_{JMAX}$     | -   | -   | 125 | ${\mathbb C}$ |

## 5.2 散热设计参考

## 常用散热片的分类

根据材料可分为:铝合金,铜合金,铝铜合金,陶瓷。

根据加工工艺可分为:铝挤压工艺,切削工艺,bonded 工艺,铸造工艺,机械压合工艺。

## 散热片材质及加工工艺选型建议

基于低成本考虑推荐选型铝合金材质的散热片。对散热片工艺类型的选择参考以下建议:

- 挤压的散热片要比铸铝散热片好一些。铸铝散热片中金属铝所占的比例为 25 30 %,其他为碳及其他金属的合金。挤压的散热片中金属铝所占的比例为 70 % 80%,其他为碳及其他金属的合金。因此铸铝散热片比挤压成形的散热器传热效率要低。
- 自然散热的条件下,黑色的比银白色的铝散热片的散热效果要好 3~8%左右,这是因为黑色热辐射的效果比白色的要强。
- 常见的散热片通常为黑色或阳极氧化处理。

综上,建议选用采用表面黑色经过阳极氧化处理的挤压的铝合金材质散热片。

## 散热片尺寸选择

铝质散热片的热阻计算公式

#### R = 1/hA

其中:

- A: 散热片面积
- h: 散热系数(与散热片的材质,厚度,密度,温差,风速等参数相关)

由以上公式得出散热片面积越大,热阻越小,由此得出以下经验数据:

厚 2mm 的铝板,表面积(平方厘米)和热阻( $^{℃}/W$ )的对应关系是:

- 500 cm<sup>2</sup> 对应 2.0°C/W
- 250 cm<sup>2</sup> 对应 2.9℃/W

- 100 cm<sup>2</sup> 对应 4.0°C/W
- 50 cm<sup>2</sup> 对应 5.2°C/W
- 25 cm<sup>2</sup> 对应 6.5°C/W

例如: XXX 芯片所需散热片的热阻计算公式:

## Rsa=(Tj-Ta)/Q -(Rjc+Rcs) (公式一)

- Ti: XXX 芯片最高承受结温(125℃)
- Ta: 产品长期工作最高工作环境温度(55℃)
- O: XXX 芯片功耗 (3.5W)
- Rsa: 散热片热阻 (需要考虑环境风速)
- Rcs: 导热介质(导热胶)的热阻(示例: 5℃/W)
- Ric: XXX 芯片封装热阻 (四层板 4.1℃/W、两层板 4.18℃/W)

由以上公式得到散热片的热阻要求,再对比散热片的热阻数据,可以得出所需要的散热片的散热面积。

#### XXX 四层 PCB 设计:

- Rjc=4.1 °C/W
- Tj=125°C

案例:在 55℃的环境温度中,盒子中的温升 15 度(参考值),Hi3798MV100 芯片采用 热阻为 5℃/W 的导热胶,那么所需要的散热片尺寸,由公式一可得:

#### Rsa =(125-55-15)/3.5 - (4.1+5)=6.6℃/W (O 按芯片最大功耗取值)

参考上边的数据,XXX 四层 PCB 设计散热面积 25  $\mathrm{cm}^2$  以上的散热片可以满足芯片散热需求。

#### □ 说明

以上规格选型仅作为参考,具体客户散热器规格选型需根据客户单板设计来定。

## 导热介质材料推荐

导热介质材料推荐如表 5-6 所示。

#### 表5-6 导热介质材料推荐表

| 散热器固定<br>方式 | 型号           | 导热系数<br>(w/m·k) | 应用环境温<br>度(℃) | 胶体类型      | 绝缘强度<br>(V/mil) | 阻燃性   | 承重能力<br>(g) |
|-------------|--------------|-----------------|---------------|-----------|-----------------|-------|-------------|
| 需机械固定       | GF2000       | 2               | -60~+200      | 硅橡胶       | 500             | UL9V0 | -           |
| 无需机械固<br>定  | Locotite 315 | 0.808           | -             | 丙烯酸树<br>脂 | 6000            | UL9V2 | -           |

## 散热器固定方式与质量关系

散热器固定方式跟散热器质量有关系,如:大质量的散热器不适合用导热胶粘接,散热器固定方式与质量关系请参考表 5-7 所示,可根据实际单板设计选择合适的安装方式。

#### 表5-7 散热器固定方式与质量关系

| 安装方式        | 质量    |           |         |  |
|-------------|-------|-----------|---------|--|
|             | m<85g | 85≤m<150g | m≥150 个 |  |
| 导热胶粘接       | √     | -         | -       |  |
| PUSH PIN 扣具 | ✓     | -         | -       |  |
| 弹簧+螺钉结构     | -     | ✓         | ✓       |  |
| 专用金属扣具(非优选) | √     | √         | √       |  |
| 塑料卡座(非优选)   | √     | -         | -       |  |

## 5.3 电路热设计参考

## 5.3.1 原理图

### 电源

整个单板电源树在保证稳定性的前提下效率较高,即要合理设计单板电源效率,少采用高压差 LDO 器件,减少电源自身在电源转换过程中所产生的热量。

单板为外接设备供电的电源(例如 SD 卡、USB 等),设计中可保留,不用时可以关断该功能。单板的主要 IC 必须支持 Power Down 功能。

大电流的电源需要选择高效率的 DC/DC 电路实现。CORE/CPU 电源和 DDR 的工作电流都较大,这些电源必须选择高效率的 DC/DC 电路实现。

## 闲置模块低功耗配置

在 Hi3798MV100 产品形态应用中,对于不使用的模块,此时应当将这些模块配置为 Power Down 模式或者默认状态。

## 芯片 SVB 控制

建议用户对芯片的 Core、CPU 电压进行 SVB 控制,依据芯片自身的工艺偏差情况,选择合适的电压,以此达到降低芯片功耗的目的。





## 注意

为了降低功耗,请在软件中打开主芯片的时钟门控功能。

## 5.3.2 PCB

## 器件布局

结合产品结构和热设计,器件布局建议如下:

- 单板上大功耗且易产生热量器件要均匀分布,避免局部过热,影响器件可靠性和效率,建议 Hi3798MV100 和电源部分不要放置太近。
- 合理设计结构,保证产品内部与外界有热交换途径。

## 走线

走线热设计建议如下:

- 芯片底下的过孔采用 FULL 孔连接,而不是普通的花孔连接,以提高单板散热效率:
- Hi3798MV100 的 1.1V/1.5V/3.3V 电源和地信号都通过平面铺铜的方式连接,在保证信号过流能力的前提下打更多过孔到这些铜皮上;
- 在热量大的器件正下方和周边尽量增大铜皮面积以保证单板利用 PCB 有效散热。 特别是电源部分的电感和供电芯片,注意其摆放位置不要过于密集,周边尽量增加铺铜面积。

# 6 焊接工艺建议

## 6.1 概述

## 【目的】Objective

本章规定了客户端在用海思芯片 SMT 时各温区温度基本设置。

## 【适用范围】Scope

海思芯片 Hi3798MV100 产品。

#### 【基本信息】Basic information

海思提供给客户端的产品均为 RoHS 产品(HixxxxRBCVxxx 中 R 表示为 RoHS),即均是 Lead-free(无铅)产品;本章主要介绍客户端在使用海思芯片做回流焊时工艺控制:主要是无铅工艺和混合工艺两类。

#### 【回流焊工艺控制】Reflow Chart

#### 定义说明:

- 海思芯片:海思给客户的芯片均为 ROHS 产品,均满足无铅要求。
- 无铅工艺: 所有器件(主板/所有 IC/电容电阻等)均为无铅器件,并使用无铅锡膏的 纯无铅工艺。
- 混合工艺: 指使用有铅锡膏和既有无铅 BGA 也有有铅 IC 的混合焊接工艺。

# 6.2 无铅回流焊工艺参数要求

无铅回流焊接工艺曲线如图 6-1 所示。

sec



图6-1 无铅回流焊接工艺曲线

无铅回流焊工艺参数如表 6-1 所示。

表6-1 无铅回流焊工艺参数

| 区域              | 时间      | 升温速率     | 峰值温度     | 降温速率                  |
|-----------------|---------|----------|----------|-----------------------|
| 预热区(40~150℃)    | 60~150s | ≤2.0°C/s | -        | -                     |
| 均温区(150~200℃)   | 60~120s | <1.0°C/s | -        | -                     |
| 回流区(>217℃)      | 60∼90s  | -        | 230-260℃ | -                     |
| 冷却区 (Tmax~180℃) | -       | -        | -        | 1.0°C/s≤Slope≤4.0°C/s |

#### 说明:

- 预热区:温度由 40  $^{\circ}$   $^{\circ}$   $^{\circ}$  150  $^{\circ}$  ,温度上升速率控制在 2  $^{\circ}$   $^{\circ}$   $^{\circ}$  左右,该温区时间为  $60 \sim 50 s_{\circ}$
- 均温区: 温度由 150℃~200℃, 稳定缓慢升温, 温度上升速率小于 1℃/s, 且该区 域时间控制在 60~120s (注意:该区域一定缓慢受热,否则易导致焊接不良)。
- 回流区: 温度由 217  $^{\circ}$   $^{\circ}$
- 冷却区:温度由 Tmax~180℃,温度下降速率最大不能超过 4℃/s。
- 温度从室温 25℃升温到 250℃时间不应该超过 6 分钟。
- 该回流焊曲线仅为推荐值,客户端需根据实际生产情况做相应调整。



● 回流时间以 60~90s 为目标,对于一些热容较大无法满足时间要求的单板可将回流时间放宽至 120s。封装体耐温标准参考 IPC/JEDEC J-STD-020D 标准,封装体测温方法参考 JEP 140 标准。

IPC/JEDEC J-STD-020D 标准, 封装体测温方法按照 JEP 140 标准要求: IPC/JEDEC 020D 中的无铅器件封装体耐温标准如表 6-2 所示。

表6-2 IPC/JEDEC 020D 中的无铅器件封装体耐温标准

| Package<br>Thickness | Volume mm³ <350 | Volume mm <sup>3</sup><br>350~2000 | Volume mm³ >2000 |
|----------------------|-----------------|------------------------------------|------------------|
| <1.6mm               | 260℃            | 260℃                               | 260℃             |
| 1.6mm~2.5mm          | 260℃            | 250℃                               | 245℃             |
| >2.5mm               | 250℃            | 245℃                               | 245℃             |

体积计算中不计入器件焊端 (焊球,引脚)和外部散热片。

回流焊接工艺曲线测量方法:

JEP140 推荐:对于厚度较小的器件,测量封装体温度时,直接将热电偶贴放在器件表面,对于厚度较大的器件,在器件表面钻孔埋入热电偶进行测量。由于量化器件厚度的要求,推荐全部采用在封装体表面钻孔埋入热电偶的方式(特别薄器件,无法钻孔除外)。如图 6-2 所示。

图6-2 封装体测温示意图



□ 说明

如果是 QFP 封装的芯片,直接将测温探头放在管脚处即可。



# 6.3 混合回流焊工艺参数要求

回流焊接过程中,如果出现器件混装现象,应首先保证无铅器件的正常焊接。具体要求如表 6-3 所示。

表6-3 混装回流焊工艺参数表

| 数值要求             |      | 有铅 BGA                                                               | 无铅 BGA   | 其它器件     |
|------------------|------|----------------------------------------------------------------------|----------|----------|
| 预热区(40~150℃)     | 时间   | 60~150s                                                              |          |          |
|                  | 升温斜率 | <2.5°C/s                                                             |          |          |
| 均温区(150~183℃)    | 时间   | 30~90s                                                               |          |          |
|                  | 升温斜率 | <1.0°C/s                                                             |          |          |
| 回流区 (>183℃)      | 峰值温度 | 210~240℃                                                             | 220∼240℃ | 210∼245℃ |
|                  | 时间   | 30~120s                                                              | 60~120s  | 30~120s  |
| 冷却区 (Tmax~150°C) | 降温斜率 | $1.0^{\circ}\text{C/s} \leq \text{Slope} \leq 4.0^{\circ}\text{C/s}$ |          |          |

## □ 说明

以上工艺参数要求均针对焊点温度。单板上焊点最热点和最冷点均需要满足以上规范要求。

曲线调制中,还需要满足单板上元器件的封装体耐温要求。封装体耐温标准按照 IPC/JEDEC J-STD-020D 标准,封装体测温方法按照 JEP 140 标准。

IPC/JEDEC 020D 中的有铅器件封装体耐温标准如表 6-4 所示。

表6-4 IPC/JEDEC 020D 中的有铅器件封装体耐温标准

| Package<br>Thickness | Volume mm <sup>3</sup> <350 | Volume mm³<br>≥350 |
|----------------------|-----------------------------|--------------------|
| <2.5mm               | 235℃                        | 220℃               |
| ≥2.5mm               | 220℃                        | 220℃               |

体积计算中不计入器件焊端(焊球,引脚)和外部散热片。

JEP140 标准规定测量封装体温度方法同无铅工艺,请参考 6.2 无铅回流焊工艺参数要求详细说明。

# **了** 潮敏参数

# 7.1 概述

## 【目的】Objective

规定了IC(潮敏产品)的使用原则,以确保产品使用规范。

#### 【使用范围】

海思生产的所有外销类产品。

#### 【术语解释】

- Floor life: 海思产品允许在车间保留的最长时间(环境 30℃/60% RH, 在拆开防潮 包装到 reflow 之前)
- Desiccant(干燥剂): 一种用于吸附潮气而保持干燥的材料
- Humidity Indicator Card (HIC): 湿度指示卡
- Moisture sensitivity level(MSL): 潮敏等级
- Moisture Barrier Bag (MBB): 防潮包装袋
- Solder Reflow: 回流焊
- Shelf Life: 存储期限

# 7.2 海思产品防潮包装

## 7.2.1 包装信息

干燥真空包装材料包含:

- 湿度指示卡 (HIC)
- 防潮袋 (MBB)
- 干燥剂



#### 图7-1 干燥真空包装材料示意图



## 7.2.2 潮敏产品进料检验

客户或者外协厂在生产使用(SMT)之前,打开真空袋子后:

- 如果 HIC 的最大指示点已经变化(不是蓝色或土黄色),产品必须参照表 7-2 进行 rebake。
- 如果 HIC 中 10%RH dot 是蓝色或土黄色的,表示产品很干燥,可以仅仅更换防潮剂后真空封装。
- 如果 HIC 中 10%RH dot 不是蓝色或土黄色, 5%RH dot 已经变红色或浅绿色,表示产品已经受潮,参考表 7-2 进行 rebake。

# 7.3 存放与使用

#### 【存放环境】

建议产品真空包装存放,存放在<30°C/60% RH下。

#### 【shelf life】(存储期限)

存放环境<30°C/60% RH 下,真空包装存放,shelf life(存储期限)≥12 个月。

#### [floor life]

在环境条件<30°C/60%下, floor life 参照表 7-1 如下。

#### 表7-1 floor life 参照表

| MSL | Floor life(out of bag) at factory ambient ≤30°C/60% RH or as stated |
|-----|---------------------------------------------------------------------|
| 1   | Unlimited at $\leq 30^{\circ}$ C/85% RH                             |

| MSL | Floor life(out of bag) at factory ambient ≤30°C/60% RH or as stated                      |  |  |  |  |
|-----|------------------------------------------------------------------------------------------|--|--|--|--|
| 2   | 1 year                                                                                   |  |  |  |  |
| 2a  | 4 weeks                                                                                  |  |  |  |  |
| 3   | 168 hours                                                                                |  |  |  |  |
| 4   | 72 hours                                                                                 |  |  |  |  |
| 5   | 48 hours                                                                                 |  |  |  |  |
| 5a  | 24 hours                                                                                 |  |  |  |  |
| 6   | Mandatory bake before use, must be reflowed within the time limit specified on the label |  |  |  |  |

## 【潮敏产品的使用】

- 产品在≦30℃/60%RH下连续或累计暴露超过2个小时,建议进行 rebake 后再真空干燥包装。
- 产品在≦30℃/60%RH 下暴露累计没有超过 2 个小时,可以不用 rebake,但要更换新的干燥剂,进行真空干燥包装。

本文没有提到的存储及使用原则,请直接参考 JEDEC J-STD-033A。

# 7.4 重新烘烤

#### 【适用产品】

海思所有 IC (潮敏产品)

#### 【使用范围】

需要重新烘烤的 IC (潮敏产品)

#### 【重新烘烤参考表】

#### 表7-2 重新烘烤参考表

| Body<br>thickness | level | bake@125℃ | bake@90°C≦5% RH | bake@40°C≦5% RH |
|-------------------|-------|-----------|-----------------|-----------------|
| ≤1.4mm            | 2a    | 3 hours   | 11 hours        | 5 days          |
|                   | 3     | 7hours    | 23 hours        | 9 days          |
|                   | 4     | 7 hours   | 23 hours        | 9 days          |
|                   | 5     | 7 hours   | 24 hours        | 10 days         |
|                   | 5a    | 10 hours  | 24 hours        | 10 days         |
| ≤2.0mm            | 2a    | 16 hours  | 2 days          | 22 days         |



| Body<br>thickness | level | bake@125℃ | bake@90°C≦5% RH | bake@40°C≦5% RH |
|-------------------|-------|-----------|-----------------|-----------------|
|                   | 3     | 17 hours  | 2 days          | 23 days         |
|                   | 4     | 20 hours  | 3 days          | 28 days         |
|                   | 5     | 25 hours  | 4 days          | 35 days         |
|                   | 5a    | 40 hours  | 6 days          | 56 days         |
| ≤4.5mm            | 2a    | 48 hours  | 7 days          | 67 days         |
|                   | 3     | 48 hours  | 8 days          | 67 days         |
|                   | 4     | 48 hours  | 10 days         | 67 days         |
|                   | 5     | 48 hours  | 10 days         | 67 days         |
|                   | 5a    | 48 hours  | 10 days         | 67 days         |

#### 说明:

- 此表中显示的均是受潮后,必须的最小的烘烤时间。
- 重新烘烤优先选择低温烘烤。
- 详细情况请参考 JEDEC。

# **8** 接口时序

## 8.1 DDR 接口时序

## 8.1.1 写操作时序

### DDR3\_DQS 相对于 DDR3\_DQ 的写操作时序

DDR3\_DQS 相对于 DDR3\_DQ 的写操作时序的主要时序参数是 tDS 和 tDH。

图8-1 DDR3 中 DDR3\_DQS 相对于 DDR3\_DQ 的写操作时序图



#### 补充说明:

上面的时序图适用于{DDR3\_DQS[1:0]、DDR3\_DQS\_N[1:0]、DDR3\_DQ[15:0]}、以及 {DDR3\_DQS[3:2]、DDR3\_DQS\_N[3:2]、DDR3\_DQ[31:16]}两个 16bit DQ 位段。

### DDR3\_DQS 相对于 DDR3\_CLK 的写操作时序

DDR3\_DQS 相对于 DDR3\_CLK 的写操作时序。DDR3 的时序如图 8-2 所示。

图8-2 DDR3 中 DDR3 DQS 相对于 DDR3 CLK(CMDADDR PHY)的写操作时序图





说明:在上图绿色箭头标识的地方,

要求 DDR3\_DQS[3:0]、DDR3\_DQS\_N[3:0]的相位,相对 DDR3\_CLK(CMDADDR PHY),其偏离不能超过 1/4\*T dram clock(即上图中的 DDR3\_CLK)。

### 命令和地址相对于 DDR3\_CLK 的写操作时序

命令和地址的采样时钟为 DDR3\_CLK。命令和地址相对于 DDR3\_CLK 的写操作时序 如图 8-3 所示。

#### 图8-3 命令和地址相对于 DDR3\_CLK(CMDADDR PHY)的写操作时序图



### 8.1.2 读操作时序

#### 命令和地址相对于 DDR3\_CLK 的读操作时序

"命令和地址相对于 DDR3 CLK 的读操作时序"与"的写操作时序"相同。

### DDR3 DOS 相对于 DDR3 DO 的读操作时序

DDR3\_DQS 相对于 DDR3\_DQ 的读操作时序分为 DDRn SDRAM 输出时序和 DDRPHY 端 DDR3 DQS 和 DDR3 DQ 的时序。

对于 DDRn SDRAM 输出时序,理想情况下,从颗粒出来的 DQS(连接芯片的 DDR3\_DQS)和 DDRPHY 输出的 DDR3\_CLK 是同相位的,但由于外部条件的干扰, DQS 到 DDRPHY 端的时候,相对于 DDR3\_CLK 会有 tDQSCK 的偏斜,该偏斜不能超过 0.35ns。

从颗粒出来的 DQ 相对于 DQS, 也会有相位的抖动, 衡量该抖动的时序参数有 tDQSQ 和 tQHS, 如图 8-4 所示, 其中: tDQSQ 是在 DDRPHY 端观测到的最晚有效的 DQ 相对于 DQS 的抖动, 其值不能超过 0.2ns; tQHS 是最早失效的 DQ 相对于下一次 DQS 翻转的抖动(也可表述为最早有效的 DQ 相对于 DQS 的抖动), 其值为 0.3ns。

DDRn SDRAM 输出时序如图 8-4 所示。

#### 图8-4 DDRn SDRAM 输出时序图



## 8.1.3 时序参数

DDR 接口时序满足 JEDEC(JESD79-2E 和 JESD79-3B)标准协议,本文中描述的时序都是 DDR PHY 侧输出的时序。

对于高清芯片,以 DDR3-1066 的时序参数为依据。

DDR3-1066 SDRAM 时钟参数如表 8-1 和表 8-2 所示。

表8-1 DDR3 时钟参数表

| 参数      | 典型值    | 单位  |
|---------|--------|-----|
| 存储器时钟频率 | 533.00 | MHz |
| 锁相环抖动   | 0.200  | ns  |
| 锁相环占空比  | 47.000 | %   |
| 时钟偏斜    | 0.100  | ns  |

表8-2 DDR3 SDRAM 存储器参数表(DDR3-1066)

| 参数                    | 符号     | 典型值   | 单位 |
|-----------------------|--------|-------|----|
| DQS 下降沿相对 DDR 时钟的建立时间 | tDSS   | 0.500 | ns |
| DQS 下降沿相对 DDR 时钟的保持时间 | tDSH   | 0.500 | ns |
| DQ/DM 相对于 DQS 的建立时间   | tDS    | 0.075 | ns |
| DQ/DM 相对于 DQS 的保持时间   | tDH    | 0.150 | ns |
| DQS 与 DQ 的偏斜          | tDQSQ  | 0.200 | ns |
| 地址和命令相对 DDR 时钟的建立时间   | tIS    | 0.200 | ns |
| 地址和命令相对 DDR 时钟的保持时间   | tIH    | 0.275 | ns |
| DQS 输出时相对 DDR 时钟的偏斜   | tDQSCK | 0.400 | ns |



## 8.2 NANDC 接口时序

## 8.2.1 命令周期时序

NANDC 命令周期时序如图 8-5 所示。

#### 图8-5 NANDC 命令周期时序图



#### □ 说明

NAND\_WE\_N 和 NAND\_RE\_N 的高电平宽度和低电平宽度是可以通过 NANDFLASH 控制器的 NF\_PULSE\_WIDTH 寄存器设置的,因此,NANDC 接口时序图中的部分参数会随着该寄存器的 设置不同而改变。在本节的参数表中,统一以"可以设置"表示。

NANDC 命令周期时序参数如表 8-3 所示。

表8-3 NANDC 命令周期时序参数表

| 参数             | 符号   | 最小值 | 最大值 | 单位 | 说明   |
|----------------|------|-----|-----|----|------|
| NAND_CLE 建立时间  | tCLS | 0   | -   | ns | -    |
| NAND_CLE 保持时间  | tCLH | 10  | -   | ns | 可以设置 |
| NAND_CE_N 建立时间 | tCS  | 0   | -   | ns | -    |
| NAND_CE_N 保持时间 | tCH  | 10  | -   | ns | 可以设置 |
| NAND_WE_N 脉冲宽度 | tWP  | 15  | -   | ns | 可以设置 |
| 数据建立时间         | tDS  | 10  | -   | ns | 可以设置 |
| 数据保持时间         | tDH  | 10  | -   | ns | 可以设置 |

## 8.2.2 地址周期时序

NANDC 地址周期时序如图 8-6 所示。

#### 图8-6 NANDC 地址周期时序图



NANDC 地址周期时序参数如表 8-4 所示。

表8-4 NANDC 地址周期时序参数表

| 参数             | 符号   | 最小值 | 最大值 | 单位 | 说明   |
|----------------|------|-----|-----|----|------|
| NAND_CE_N 建立时间 | tCS  | 0   | -   | ns | -    |
| NAND_WE_N 脉冲宽度 | tWP  | 15  | -   | ns | 可以设置 |
| NAND_ALE 建立时间  | tALS | 0   | -   | ns | -    |
| NAND_ALE 保持时间  | tALH | 10  | -   | ns | 可以设置 |
| 数据建立时间         | tDS  | 10  | -   | ns | 可以设置 |
| 数据保持时间         | tDH  | 10  | -   | ns | 可以设置 |

## 8.2.3 写数据时序

NANDC 写数据时序如图 8-7 所示。



#### 图8-7 NANDC 写数据时序图



NANDC 写数据时序参数如表 8-5 所示。

表8-5 NANDC 写数据时序参数表

| 参数                    | 符号   | 最小值 | 最大值 | 单位 | 说明   |
|-----------------------|------|-----|-----|----|------|
| NAND_CLE 保持时间         | tCLH | 10  | -   | ns | 可以设置 |
| NAND_CE_N 保持时间        | tCH  | 10  | -   | ns | 可以设置 |
| NAND_WE_N 脉冲宽度        | tWP  | 15  | -   | ns | 可以设置 |
| NAND_ALE 建立时间         | tALS | 0   | -   | ns | 可以设置 |
| 数据建立时间                | tDS  | 10  | -   | ns | 可以设置 |
| 数据保持时间                | tDH  | 10  | -   | ns | 可以设置 |
| NAND_WE_N 高电平保<br>持时间 | tWH  | 15  | -   | ns | 可以设置 |

## 8.2.4 读数据时序

NANDC 读数据时序如图 8-8 所示。

#### 图8-8 NANDC 读数据时序图



NANDC 读数据时序参数如表 8-6 所示。

表8-6 NANDC 读数据时序参数表

| 参数               | 符号   | 最小值 | 最大值 | 单位 | 说明   |
|------------------|------|-----|-----|----|------|
| NAND_RE_N 变低等待时间 | tRR  | 15  | -   | ns | 可以设置 |
| NAND_RE_N 脉冲宽度   | tRP  | 15  | -   | ns | 可以设置 |
| NAND_RE_N 高电平宽度  | tREH | 15  | -   | ns | 可以设置 |

注: tRR 延时是可以设置的。

## 8.3 Ethernet MAC 接口时序

## 8.3.1 MDIO 接口时序

MDIO 接口读时序如图 8-9 所示。

#### 图8-9 MDIO 接口读时序



MDIO 接口写时序如图 8-10 所示。



#### 图8-10 MDIO 接口写时序



MDIO 接口时序参数如图 8-11 所示。

图8-11 MDIO 接口接收时序参数



MDIO 接口时序参数说明如表 8-7 所示。

表8-7 MDIO 接口时序参数

| 参数            | 符号  | 信号   | 最小值 | 最大值   | 单位 |
|---------------|-----|------|-----|-------|----|
| MDIO 接收数据延迟时间 | Tov | MDIO | 166 | 20833 | ns |
| MDIO 时钟周期     | Тр  | MDC  | 333 | 41667 | ns |
| MDIO 发送数据建立时间 | Tsu | MDIO | 10  | -     | ns |
| MDIO 发送数据保持时间 | Thd | MDIO | 10  | -     | ns |

注: MDC 时钟周期 Tp 可通过调整 MDC 频率(MDIO\_RWCTRL[frq\_dv])进行改变,选择 Ethernet 工作时钟 150MHz 的 100 分频、50 分频或者其他分频。Tov 与 MDC 时钟周期 Tp 相关,约为 Tmdc/2。

## 8.4 SIO 接口时序

## 8.4.1 I<sup>2</sup>S 模式接口时序

 $I^2S$  接口接收时序如图 8-12 所示。

#### 图8-12 I<sup>2</sup>S 接口接收时序图



I<sup>2</sup>S 接口发送时序如图 8-13 所示。

#### 图8-13 I<sup>2</sup>S 接口发送时序图



 $I^2S$  接口时序参数如表 8-8 所示。

#### 表8-8 I2S 接口时序参数表

| 参数       | 符号       | 最小值 | 典型值 | 最大值 | 单位 |
|----------|----------|-----|-----|-----|----|
| 输入信号建立时间 | $T_{su}$ | 10  | -   | -   | ns |
| 输入信号保持时间 | $T_{hd}$ | 10  | -   | -   | ns |
| 输出信号延时   | $T_d$    | 0   | -   | 8   | ns |

## 8.4.2 PCM 模式接口时序

PCM 接口接收时序如图 8-14 所示。

#### 图8-14 PCM 接口接收时序图



PCM 接口发送时序如图 8-15 所示。



#### 图8-15 PCM 接口发送时序图



PCM 接口时序参数如表 8-9 所示。

#### 表8-9 PCM 接口时序参数表

| 参数       | 符号             | 最小值 | 典型值 | 最大值 | 单位 |
|----------|----------------|-----|-----|-----|----|
| 输入信号建立时间 | $T_{su}$       | 10  | -   | -   | ns |
| 输入信号保持时间 | $T_{hd}$       | 10  | -   | -   | ns |
| 输出信号延时   | T <sub>d</sub> | 0   | -   | 8   | ns |

## 8.5 I<sup>2</sup>C 时序

 $I^2C$  传输时序如图 8-16 所示。

#### 图8-16 I<sup>2</sup>C 传输时序图



I<sup>2</sup>C接口时序参数如表 8-10 所示。

#### 表8-10 I<sup>2</sup>C 接口时序参数表

| <del>\$</del> **h | ケケロ                   | 标准模式 |     | 快速模式 |     | 苗位  |  |
|-------------------|-----------------------|------|-----|------|-----|-----|--|
| 参数                | 符号                    | 最小值  | 最大值 | 最小值  | 最大值 | 单位  |  |
| SCL 时钟频率          | $f_{SCL}$             | 0    | 100 | 0    | 400 | KHz |  |
| 启动保持时间            | $t_{\mathrm{HD;STA}}$ | 4.0  | -   | 0.6  | -   | μs  |  |



| <b>♦</b> ₩.        | <i>የ</i> ተ ロ        | 标准模式        | ,    | 快速模式                 |     | * 1> |
|--------------------|---------------------|-------------|------|----------------------|-----|------|
| 参数                 | 符号                  | 最小值         | 最大值  | 最小值                  | 最大值 | 単位   |
| SCL 低电平周期          | $t_{LOW}$           | 4.7         | -    | 1.3                  | -   | μs   |
| SCL 高电平周期          | t <sub>HIGH</sub>   | 4.0         | -    | 0.6                  | -   | μs   |
| 启动建立时间             | t <sub>SU;STA</sub> | 4.7         | -    | 0.6                  | -   | μs   |
| 数据保持时间             | $t_{HD;DAT}$        | 0           | 3.45 | 0                    | 0.9 | μs   |
| 数据建立时间             | t <sub>SU;DAT</sub> | 250         | -    | 100                  | -   | ns   |
| SDA、SCL 上升时间       | $t_{\rm r}$         | -           | 1000 | 20+0.1C <sub>b</sub> | 300 | ns   |
| SDA、SCL 下降时间       | $t_{\mathrm{f}}$    | -           | 300  | 20+0.1C <sub>b</sub> | 300 | ns   |
| 结束建立时间             | t <sub>SU;STO</sub> | 4.0         | -    | 0.6                  | -   | μs   |
| 开始与结束之间的总线<br>释放时间 | $t_{ m BUF}$        | 4.7         | -    | 1.3                  | -   | μs   |
| 总线负载               | C <sub>b</sub>      | -           | 400  | -                    | 400 | pF   |
| 低电平噪声容限            | V <sub>nL</sub>     | $0.1V_{DD}$ | -    | $0.1V_{DD}$          | -   | V    |
| 高电平噪声容限            | V <sub>nH</sub>     | $0.2V_{DD}$ | -    | $0.2V_{DD}$          | -   | V    |

## 8.6 SPI 接口时序

#### □ 说明

图 8-17~图 8-19 中,以下缩略语或字母意义不变:

- MSB:Most Significant Bit
- LSB:Least Significant Bit
- SPI\_CK(0):spo=0
- SPI\_CK(1):spo=1

SPI 接口时钟时序如图 8-17 所示。

#### 图8-17 SPICK 时序





SPI 主模式下接口时序分别如图 8-18 和图 8-19 所示。

#### 图8-18 SPI 主模式下接口时序(sph=0)



#### 图8-19 SPI 主模式下接口时序(sph=1)



SPI 接口时序参数如表 8-11 所示。

表8-11 SPI 接口时序参数

| No | 参数                                                                         | 符号   | 最小值 | 典型值 | 最大值 | 单位 |
|----|----------------------------------------------------------------------------|------|-----|-----|-----|----|
| 1  | Cycle time, SPI_CK                                                         | tc   | -   | -   | -   | ns |
| 2  | Pulse duration, SPI_CK high (All Master Modes)                             | tw1  | -   | 1   | 1   | ns |
| 3  | Pulse duration. SPI_CK low (All Master Modes)                              | tw2  | -   | -   | -   | ns |
| 4  | Setup time, SPI_DI (input) valid<br>before SPI_CK (output)<br>falling edge | tsu1 | -   | -   | -   | ns |
| 5  | Setup time, SPI_DI (in put) valid<br>before SPICK (output)<br>rising edge  | tsu2 | -   | -   | -   | ns |



| No | 参数                                                                                         | 符号   | 最小值 | 典型值 | 最大值 | 单位 |
|----|--------------------------------------------------------------------------------------------|------|-----|-----|-----|----|
| 6  | Hold time, SPI_DI (input) valid after SPI_CK (output) falling edge                         | th1  | -   | -   | -   | ns |
| 7  | Hold time, SPI_DI (input) valid after SPI_CK (output) rising edge                          | th2  | -   | -   | -   | ns |
| 8  | Delay time, SPI_CK (output) rising edge to SPI_DO (output) transition                      | td1  | -   | -   | -   | ns |
| 9  | Delay time, SPI_CK (output) falling edge to SPI_DO (output) transition                     | td2  | -   | -   | -   | ns |
| 10 | Delay time, SPI_CS_N (output) falling edge to first SPI_CK (output) rising or falling edge | td3  | -   | -   | -   | ns |
| 11 | Delay time, SPI_CK (output) rising or falling edge to SPI_CS_N (output) rising edge        | td4  | -   | -   | -   | ns |
| 12 | Setup time, SPI_DI (input) valid before SPI_CK (output) rising edge                        | tsu3 | -   | -   | -   | ns |
| 13 | Setup time, SPI_DI (in put) valid before SPI_CK (output) falling edge                      | tsu4 | -   | -   | -   | ns |
| 14 | Hold time, SPI_DI (input) valid after SPI_CK (output) rising edge                          | th3  | -   | -   | -   | ns |
| 15 | Hold time, SPI_DI (input) valid after SPI_CK (output) falling edge                         | th4  | -   | -   | -   | ns |
| 16 | Delay time, SPI_CK (output) falling edge to SPI_DO (output) transition                     | td5  | -   | -   | -   | ns |
| 17 | Delay time, SPI_CK (output) rising edge to SPI_DO (output) transition                      | td6  | -   | -   | -   | ns |
| 18 | Delay time, SPI_CS_N (output) falling edge to first SPI_CK (output) rising or falling edge | td7  | -   | -   | -   | ns |
| 19 | Delay time, SPI_CK (output) rising or falling edge to SPI_CS_N (output) rising edge        | td8  | -   | -   | -   | ns |



## 8.7 MMC/SD/SDIO 接口时序

输出方向时序如图 8-20 所示。

图8-20 输出方向时序图



输入方向时序如图 8-21 所示。

图8-21 输入方向时序图



MMC 接口时序参数如表 8-12 所示。

表8-12 MMC 接口时序参数

| 参数       | 描述              | 最小值      | 最大值       | 单位 |
|----------|-----------------|----------|-----------|----|
| tCYC     | 卡时钟周期           | 10       | 34000*(1) | ns |
| tWH      | 卡时钟高电平时间        | 4.95     | 16999.8   | ns |
| tCCLK_IN | MMC 模块工作时钟周期    | 10~66.67 |           | ns |
| tCD      | SDIO_CMD 输出延时   | 1.9*(2)  | 6.7*(2)   | ns |
| tDD      | SDIO_DATA 输出延时  | 1.7*(2)  | 6.4*(2)   | ns |
| tCS      | SDIO_CMD 输入建立时间 | 3.1*(3)  | -         | ns |
| tCH      | SDIO_CMD 输入保持时间 | 0.7*(3)  | -         | ns |

8 接口时序

| 参数  | 描述               | 最小值     | 最大值 | 单位 |
|-----|------------------|---------|-----|----|
| tDS | SDIO_DATA 输入建立时间 | 3.3*(3) | -   | ns |
| tDH | SDIO_DATA 输入保持时间 | 0.7*(3) | -   | ns |

#### 说明:

- \*(1): SDIO 时钟源输入最低频率为 15MHz, 在 SDIO 模块内部,还可以将时钟源进一步做分频处理,最多做 510 分频,即 1000.0/15\*510=34ms,具体见 SDIO CLKDIV 寄存器。
- \*(2): a、输出驱动时钟选择相移 90°(可选 8 种相移: 0°、45°、90°、135°、180°、225°、270°、315°,具体见芯片手册的"PERI\_CRG39 bit[18:16]寄存器"); b、以上表格列出的参数仅适合 SD3.0 协议,按照 eMMC 协议,在 DDR50 模式下,要求 DATA 的输出延时最小要不小于 2.5ns,对接 eMMC 的情况下,可通过进一步调整驱动时钟相位,使 hold 满足。
- \*(3): 输入采样时钟选择相移 90 度(可选 8 种相移: 0 °、45 °、90 °、135 °、180 °、225 °、270 °、315 °,具体见芯片手册的 "PERI\_CRG39 bit[14:12]寄存器")。

A

**AAC** advanced audio coding

**AAF** anti-aliasing filter

**ABR** average bit rate

**AC** alternating current

**ACA** accessory charge adapter

ACC automatic contrast control

**ACD** auto command done

**ACM** adaptive coding and modulation

**ADP** attach detection protocol

ADC analog-to-digital converter

**AE** automatic exposure

**AEC** audio echo cancellation

**AES** advanced encryption standard

**AF** adaption field

**AGC** automatic gain control

**AHB** advanced high-performance bus

AI audio input

AIU audio input unit

**ALU** arithmetic logic unit

**AMBA** advanced microcontroller bus architecture

**AMP** asymmetric multi-processing

**ANI** automatic number identification

**ANR** automatic noise reduction



**AO** audio output

**AOU** audio output unit

**AP** access point

**APB** advanced peripheral bus

**API** application programming interface

APLL analog phase-locked loop

**APSK** amplitude phase shift keying

**AQTD** alternate queue transfer descriptor

**ARM** advanced RISC machines

**ARGB** alpha, red, green, blue

**ASF** advanced specification format

**ATA** advanced technology attachment

**ATAH** ATA host controller

ATAPI advanced technology attachment packet interface

**ATR** answer to reset

**ATTR** attribute

AUD audio

**AV** audio & video

**AVI** auxiliary video information

**AVS** audio video coding standard

**AWB** automatic white balance

**AXI** advanced eXtensible interface

В

**BB** baseband

**BCH** Bose-Chaudhuri-Hocquenghem

**BCM** byte counter modified

**BEP** boot entrance point

**BER** bit error rate

**BGA** ball grid array

**BIST** built-in self test

**BIU** bus interface unit

**BMC** bi-phase mark coding

**BND** bayonet nut connector

**BOM** bill of material **BPD** bit plan decoder

**BPSK** binary phase shift keying

**BRG** bridge

**BSP** board support package

**BVACT** bottom vertical active area **BVBB** bottom vertical back blank **BVFB** bottom vertical front blank

 $\mathbf{C}$ 

CA conditional access

**CABAC** context-based adaptive binary arithmetic coding

**CAR** committed access rate **CAS** column address signal.

**CAVLC** context adaptive variable length coding

**CBC** cipher block chaining

**CBR** constant bit rate

**CCB** change control board

**CCC** command completion coalescing

**CCD** charge-coupled device

**CCM** constant coding and modulation

CDcommand done or collision detection

**CDR** clock data recovery

**CEC** consumer electronics control

**CF** compact flash **CFB** cipher feedback

**CFR** crest factor reduction **CGI** common gate interface

**CGMS** copy generation management system

 $\mathbf{CI}$ common interface

CIC cascaded integrator comb



**CIU** card interface unit

CL CAS latency

CLK clock

**CML** current mode logic

**CMOS** complementary metal-oxide semiconductor

**CN** carrier noise

**CNG** comfort noise generator

CODEC coder/decoder
CP charge pump
CPL completion

**CPLD** complex programmable logic device

**CPU** central processing unit

**CR** carrier recovery

**CRAMFS** compressed ROM file system

CRC cyclic redundancy check
CRG clock and reset generator
CRS completion retry request

**CS** chip select

**CSA** common scramble algorithm

CSI camera serial interface
CSIX common switch interface
CSMD carrier sense multiple access

CTI chroma transient improvement

**CTR** counter

**CTS** clear to send

**CVBS** composite video broadcast signal

**CW** cipher word

D

**DAC** digital-to-analog converter

**DAG** digital automatic gain

**DAGC** digital automatic gain control

**DAV** DMA of audio and video

DC direct current

**DCD** data connect detection

**DCRC** data CRC error

**DDC** display data channel

**DDR** double data-rate

**DDRC** double data rate controller

**DHCP** dynamic host configuration protocol

**DEM** dynamic-element matching

**DES** data encryption standard

**DFT** design for test

DIP dual in-line package

DIS digital image stabilization

**DiSEqC** digital satellite equipment control

**DLL** delay locked loop

**DM** data mask

**DMA** direct memory access

**DMAC** direct memory access controller

**DNR** digital noise reduction

DP data path

**DPLL** digital phase-locked loop

DQ data input/output

**DQS** data strobe

DR design requirement

**DRAM** dynamic random access memory

DRC dynamic range compression

**DRM** digital rights management

**DRTO** data read timeout

**DSI** display serial interface

**DSU** dedicated scaling unit

**DTMF** dual tone multi frequency

DTO data transfer over

DVB digital video broadcasting

**DVB-S** digital video broadcasting-satellite



**DVD** digital versatile disc

**DVI** digital visual interface

**DVR** digital video recorder

**DWA** data weighted averaging

 $\mathbf{E}$ 

**E2PROM** electrically erasable programmable read-only memory

**EAV** end of active video

**EB** eviction buffer

**EBE** end-bit error

**EBI** external bus interface

ECB electronic codebook

**ECC** error correcting code

**ECM** entitlement control message

**ECS** embedded CPU subsystem

**ED** exposed die

**EDID** extended display identification data

**EEE** energy efficient Ethernet

**EHCI** enhanced host controller interface

**EMI** electromagnetic interference

**EMM** entitlement management message

**eMMC** embedded multimedia card

**EOP** end of PES

**EoS** Ethernet over SONET/SDH

**EP** end point

**EPG** electronic program guide

**EQU** equalizer

**ERR** error

**ES** element stream

eSATA external serial advanced technology attachment

**ESD** electrostatic discharge

**ESR** equivalent series resistance

**ETH** Ethernet

**ETU** elementary time unit

 $\mathbf{F}$ 

**FAS** frame aligning signal **FBE** feedback equalizer

FC switch fabric

**FCBGA** flip-chip ball grid array

**FCCSP** flip-chip chip scale package

**FEC** forward error correction

**FER** frame error rate **FFC** flexible flat cable

feed forward equalizer **FFE** 

**FIFO** first in first out

**FIQ** fast interrupt request

FIR finite impulse response

FIS frame information structure

**FOD** field order detect

**FPC** flexible printed connector

**FPU** floating-point unit

**FRUN** FIFO underrun/overrun error

**FSK** frequency shift keying **FTP** File Transfer Protocol

 $\mathbf{G}$ 

**GFP-F** frame-mapped generic framing procedure

**GFP-T** transparent generic framing procedure

**GHB** global history buffer

**GIC** generic interrupt controller

**GOP** group of picture GS generic stream

**GMAC** gigabit media access control

**GND** ground

**GPIO** general purpose input/output



**GPL** GNU general public license

**GPU** graphics processing unit

H

**HFB** 

**HBA** host bus adapter

**HBP** horizontal back porch

**HD** high definition

**HDCP** high-bandwidth digital content protection

**HDI** high density interconnector

**HDMI** high definition multimedia interface

**HFP** horizontal front porch

**HIAO** high-performance audio output interface

**HPW** horizontal pulse width

**HSTL** high speed transceiver logic

**HTML** hypertext markup language

**HACT** horizontal active area

**HL** high level

**HLDC** horizontal lens distortion correction

horizontal front blank

**HLE** hardware locked error

**HNP** host negotiation protocol

**HTO** data starvation-by-host timeout

**HP** high profile

**HSIC** high-speed inter-chip

**HSS** high-speed serializer/deserializer

**HTTP** Hypertext Transfer Protocol

**HTTPS** Hypertext Transfer Protocol Secure

**HVBB** horizontal back blank

I

I in-phase

**IBIS** input/output buffer information specification

IC integrated circuit

 $I^2C$ inter-integrated circuit

 $I^2S$ inter-IC sound I/O input/output

IOC I/O configuration ΙP Internet Protocol

**ISI** input stream identifier

**ISP** image signal processor

**IDE** integrated device electronic

**LDPC** low density parity check code

**IDR** intermediate data rate

IF intermediate frequency

**IGMP** Internet Group Management Protocol

**LMS** linear mean square

IP filter **IPF** 

IPv4 Internet Protocol Version 4

IR infrared

**IRQ** interrupt request

**ISI** input stream identifier

**ISP** image signal processor

**ISR** interrupt service routine

**ITCM** instruction tightly coupled memory

**ITLA** integrated tunable laser assembly

ITU International Telecommunication Union

IV initialization vector

J

JFFS2 journaling flash file system version 2

**JPEG** Joint Photographic Experts Group

JPEG encoder **JPGE** 

**JTAG** Joint Test Action Group

K

KLkey ladder



L

LCD liquid crystal display

LDO low dropout regulator

**LDPC** low-density parity check code

**LED** light emitting diode

**LFB** line fill buffer

**LFSR** linear feedback shifting register

LMR load mode register

LMS least mean square

LNB low noise block

LOS loss of signal

LPI low-power idle

LRB line read buffer

LSP least significant bit
LSP label switched path
LSN logic sector number

LTI luma transient improvement

**LVDS** low-voltage differential signaling

LVPECL low-voltage positive emitter coupled logic

LVTTL low-voltage transistor-transistor logic

**LVPECL** low-voltage positive emitter-coupled logic

 $\mathbf{M}$ 

MAC media access control

MBAFF macroblock adaptive frame field

MCE media control engine

MCU microprogrammed control unit

MD motion detection

MDDRC multiport DDRC

MDIO management data input/output

MDU motion detect unit
MF matched filter

**MQFN** mapped quad flat non-leaded **MHL** mobile high-definition link MII media independent interface

**MIPI** mobile industry processor interface

**MIPS** microprocessor without interlocked pipeline stages

**MLC** multi-level cell

**MLF** malformed

**MMB** media memory block

**MMC** multimedia card

**MMU** memory management unit

**MMZ** media memory zone

MP main profile

**MPI** MPP programming interface

**MPE** media processing engine

**MPLL** multiplying phase-locked loop

**MPP** media processing platform

**MRL** manually-operated retention latch

**MSB** most significant bit

**MSE** mean square error

**MSG** message

MVmotion vector

N

**NAL** network abstraction layer

**NANDC** NAND flash controller

NC not connect

**NCQ** native command queuing

**NLP** non-linear processor

NR noise reduction

NRZ non-return-to-zero

**NTSC** National Television Systems Committee

NVR network video recorder



 $\mathbf{o}$ 

**OCT** on-chip termination

**OD** open drain

**ODT** on-die termination

**OEN** output enable

**OFB** output feedback

**OHCI** open host controller interface

**OOB** out of band

**OP** operational amplifier

**OR** original requirement

**OSC** oscillator

**OSD** on screen display

**OTG** on-the-go

**OTP** one time programmable

**OTU** optical transponder unit

P

**PAD** packet assembler/disassembler

**PAFF** picture adaptive frame field

PAL phase alternating line

**PCB** printed circuit board

**PCI** peripheral component interconnect

**PCIe** peripheral component interconnect express

**PCIV** PCI view

**PCR** program clock reference

**PCM** pulse code modulation

**PDM** pulse density modulation

**PECL** positive emitter coupled logic

**PER** packet error rate

**PES** packetized elementary stream

**PG** power/ground

PHY physical
PID packet ID

PIM-DM protocol independent multicast dense mode

**PIM-SM** protocol independent multicast sparse mode

**PIO** programmable input/output

**SSA** secure software authentication

**PLL** phase-locked loop

**PLS** physical layer signaling

 $\mathbf{PM}$ port multiplexer

**PMoC** power management of chip

**PMP** personal media player

**POR** power-on reset

**PPP** Point-to-Point Protocol

**PPS** picture parameter set

**PRBS** pseudo random binary sequence

**PRDT** physical region descriptor table

**PSI** program specific information

**PSK** phase shift keying

**PSRAM** pseudo static random access memory

**RTCP** Real-time Transport Control Protocol

RTP Real-time Transport Protocol

PT packet type

**PTS** presentation time stamp

**PUB** PHY utility block

**PUSI** payload unit start indicator

**PWM** pulse width modulation

Q

Q quadrant

**QAM** quadrature amplitude modulation

**QDR** quad data rate QoS quality of service

**OP** quantizer parameter

**QPSK** quaternary phase shift keying R

**RAM** random access memory

**RAS** row address signal

**RC** resistor-capacitor

**RCA** Radio Corporation of America

**RCRC** response CRC error

**RE** response error

**RF** radio frequency

**RGB** red-green-blue

**RGMII** reduced gigabit media independent interface

**RH** relative humidity

**RoHS** restriction of the use of certain hazardous substances

**ROI** region of interest

**ROM** read-only memory

**ROP** raster operation

**RPR** resilient packet ring

**RLDRAM** reduced latency dynamic random access memory

**RMII** reduced media-independent interface

RS Reed-Solomon
RTC real-time clock

**RTO** response timeout

**RTS** request to send

**RVDS** RealView development suite

**RX** receive

**RXDR** receive FIFO data request

 $\mathbf{S}$ 

**SAP** service access point

SAD sum of absolute difference

**SAR** successive approximation

**SATA** serial advanced technology attachment

**SAV** start of active video

**SBE** start-bit error

**SBP** secure boot procedure

**SCD** start code detect

SCI smart card interface

**SCL** serial clock

**SCR** system clock reference

**SCS** secure chipset start-up

**SCU** snoop control unit

SD secure digital

**SDA** serial data

**SDB** set device bits

**SDH** synchronous digital hierarchy

**SDHC** secure digital high capacity

**SDI** serial digital interface

**SDIO** secure digital input/output

**SDK** software development kit

**SDRAM** synchronous dynamic random access memory

SDV system design verification

SI specific information

SIO sonic input/output

SLC single-level cell

**SMI** static memory interface

**SNAP** subnetwork access point

**SNR** signal-to-noise ratio

**SNTF** serial ATA notification

semiconductor optical amplifier **SOA** 

SoC system-on-chip

**SONET** synchronous optical network

start of PES **SOP** 

SP simple profile

**SPDIF** Sony/Philips digital interface

**SPI** serial peripheral interface

**SPS** sequence parameter set

**SRAM** static random access memory



**SRP** Session Request Protocol

**SSA** secure software authentication

**SSD** secure software download

**SSMC** synchronous static memory controller

**SSP** synchronous serial port

**SSRAM** synchronous static random access memory

**SSTL-18** stub series terminated logic for 1.8 V

**STA** station

**STB** set-top box

**STM-1** synchronous transport module level 1

**SVB** selective voltage bing

**SYNC** synchronization

SYS system

 $\mathbf{T}$ 

**TBD** to be determined

**TBGA** tape ball grid array

TC traffic class

**TCP** Transmission Control Protocol

**TD** TLP digest

**TDES** triple data encryption standard

**TDE** two-dimensional engine

**TE** tearing effect

**TEI** transport error indicator

**TFD** task file data

**TFPBGA** tape fine-pitch ball grid array

**TFT** thin-film technology

TI Texas Instruments

TLV type-length-value

**TOE** TCP/IP offload engine

**TP** transponder

**TPIT** TS packet index table

**TR** timing recovery

TT teletext TVtelevision

**TVACT** top vertical active area **TVBB** top vertical back blank **TVFB** top vertical front blank

**TVS** transient voltage suppressor

TX transmit

**TXDR** transmit FIFO data request

U

**UART** universal asynchronous receiver transmitter

universal boot loader **U-boot** UC unexpected completion **UDP** User Datagram Protocol **ULPI** UTMI low pin interface

**UPnP** universal plug and play

UR unsupported request **USB** universal serial bus

**USIM** universal subscriber identity module

**UTMI** USB 2.0 transceiver macrocell interface

 $\mathbf{V}$ 

**VACT** vertical active area

**VAD** voice activity detector

**VAPU** video analysis&process unit

**VBB** vertical back blank

**VBI** vertical blanking interval

**VBR** variable bit rate

**VCC** common connector voltage **VCO** voltage controller oscillator

**VCM** variable coding and modulation

**VCMP** video compress

**VCXO** voltage control crystal oscillator



**VDA** video detection analysis

**VDH** video decoder for high-definition

**VDM** video decoding module

VDEC video decoding
VDP video display

**VEDU** video encoding/decoding unit

**VENC** video encoding

**VFB** vertical front blank

**VFMW** video firmware

VFP vertical front porch
VGA video graphics array

VI video input

VIC vector interrupt controller

VICAP video capture
VIU video input unit

VLD valid

**VLL** virtual leased line

VO video output

VOIE voice encoder

VOU video output unit

**VPP** video pre-processing

**VPS** video programming system

**VPSS** video process subsystem

VPW vertical pulse width
VSA vertical sync start

**VQE** voice quality enhancement

**VQM** voice quality monitor

 $\mathbf{W}$ 

WDG watchdog
WE write enable
WFE wait for event
WFI wait for interrupt

weighted random early discard **WRED** 

WSS wide screen signaling

X

10 gigabit attachment unit interface **XAUI** 

Y

**YAFFS** yet another flash file system

YUV luminance-bandwidth-chrominance

 $\mathbf{Z}$ 

**ZME** zoom engine